Патенти з міткою «обчислень»
Модуль високоефективної багатопроцесорної системи з розширюваною областю обчислень
Номер патенту: 105438
Опубліковано: 25.03.2016
Автори: Ткач Максим Олександрович, Щербина Павло Олександрович, Іващенко Валерій Петрович, Волнянський Владислав Васильович, Башков Євген Олександрович, Швачич Геннадій Григорович
МПК: G06F 15/16
Мітки: модуль, високоефективної, областю, системі, обчислень, багатопроцесорної, розширюваною
Формула / Реферат:
Модуль високоефективної багатопроцесорної системи з розширюваною областю обчислень, що містить майстер-вузол і обчислювальні slave-вузли, призначений для побудови багатопроцесорних систем, який відрізняється тим, що містить два керовані комутатори SW1 (GigabitEthernet) та JB1(InfiniBand), систему локального збереження результатів та проміжних обчислень, механізм резервування ключових компонентів, а також передбачає мережеве завантаження...
Система та спосіб забезпечення обчислень, що масштабуються, між портативним обчислювальним пристроєм та стикувальною станцією портативного обчислювального пристрою
Номер патенту: 102738
Опубліковано: 12.08.2013
Автори: Тессітор Рональд Дж., Джилл Манджит Сінгх, Коллопі Томас Кевін
Мітки: пристрою, масштабуються, станцією, портативного, спосіб, забезпечення, обчислювального, обчислень, система, пристроєм, стикувальною, портативним, обчислювальним
Формула / Реферат:
1. Спосіб керування ядрами процесора в портативному обчислювальному пристрої (PCD), при цьому спосіб містить етапи, на яких:визначають, чи пристикований PCD до стикувальної станції PCD, коли PCD ввімкнений; іподають живлення на перше ядро процесора, коли PCD не пристикований до стикувальної станції PCD.2. Спосіб за п. 1, який додатково містить етапи, на яких: визначають вимоги додатку до процесора, коли додаток...
Пристрій для виконання обчислень в полі gf(2n)
Номер патенту: 73309
Опубліковано: 25.09.2012
Автори: Онай Микола Володимирович, Дичка Іван Андрійович
МПК: G06F 7/50
Мітки: пристрій, виконання, gf(2n, обчислень, полі
Формула / Реферат:
Пристрій для обчислення в полі GF(2n), що містить схему (1) перевірки на нуль, n-розрядну шину (14) першого операнда, n-розрядну шину (15) другого операнда, комбінаційний суматор (7) та n-розрядну шину (39) результату, який відрізняється тим, що додатково містить блок пам'яті (3) елементів поля GF(2n), мультиплексор (2) адрес, шифратор (4), n-розрядний регістр (5), n-розрядний регістр (6), групу з n елементів XOR (8), n-розрядний...