Завантажити PDF файл.

Формула / Реферат

Система формування команди проекту з функціональним резервуванням, яка має групу інформаційних входів, порогові елементи, керуючий вхід, два виходи пристрою, виходи результату, двійковий лічильник, блок пам'яті, k блоків множення векторів, елементи І, елемент Ш, керуючий вхід, виходи блока пам'яті, тригер, причому виходи першого двійкового лічильника з'єднані з входами першого блока пам'яті, виходи якого з'єднані з виходами результату та першими групами входів блоків множення векторів, вихід тригера з'єднаний з другим виходом, перший керуючий вхід з'єднаний з першим входом елемента І, вихід елемента І з'єднаний з підсумовуючим входом двійкового лічильника, вихід переносу якого з'єднаний з першим виходом та через перший елемент Ш з другим входом елемента І, і-та група інформаційних входів з'єднана з другою групою входів і-го блока множення векторів, виходи яких з'єднані з першими групами входів відповідного порогового елемента, виходи порогових елементів з'єднані з входами другого елемента І, вихід якої з'єднаний з входом тригера, другий керуючий вхід з'єднаний з третім входом першого елемента І, яка відрізняється тим, має шину значень кількості рішень, другий блок пам'яті, другу групу інформаційних виходів, формувач фронту, другий лічильник, елемент затримки, причому і-та група входів другої групи інформаційних входів з'єднана з другою групою входів і-го порогового елемента, інформаційні виходи першого блока пам'яті з'єднані з інформаційними входами другого блока пам'яті, вихід другого елемента І з'єднаний з входом формувача фронту, вихід якого з'єднаний з підсумовуючим входом другого лічильника та через елемент затримки з’єднаний з входом запису другого блока пам'яті, виходи другого лічильника з'єднані з шиною значень кількості рішень та адресними входами другого блока пам'яті.

Текст

Система формування команди проекту з функціональним резервуванням, яка має групу інформаційних входів, порогові елементи, керуючий вхід, два виходи пристрою, виходи результату, двійковий лічильник, блок пам'яті, k блоків множення векторів, елементи І, елемент Ш, керуючий вхід, ви ходи блока пам'яті, тригер, причому ви ходи першого двійкового лічильника з'єднані з входами першого блока пам'яті, виходи якого з'єднані з виходами результату та першими групами входів блоків множення векторів, вихід тригера з'єднаний з другим виходом, перший керуючий вхід з'єднаний з першим входом елемента І, ви хід елемента І з'єднаний з підсумовуючим входом двійкового лічильника, U 2 (19) 1 3 31044 4 вихід переносу якого з'єднаний з першим виходом входами другого елемента І, вихід якої з'єднаний з та через перший елемент НІ з третім входом входом тригера, другий керуючий вхід з'єднаний з елемента І. третім входом першого елемента І, згідно з Недоліком відомого пристрою є обмежені корисною моделлю, має шину значень кількості функціональні можливості. рішень, другий блок пам'яті, другу гр упу Найбільш близьким по технічній суті і інформаційних виходів, формувач фронту, др угий результату, що досягається є система лічильник, елемент затримки, причому і-та група формування команди проекту [Патент України на входів другої гр упи інформаційних входів з'єднана корисну модель №20818, МПК G06F17/00, з другою гр упою входів і-го порогового елементу, Зареєстр. 15.02.2007p.], що містить групу інформаційні виходи першого блоку пам'яті інформаційних входів, порогові елементи, з'єднані з інформаційними входами другого блоку керуючий вхід, два виходи пристрою, виходи пам'яті, вихід другого елементу І з'єднаний з результату, двійковий лічильник, блок пам'яті, k входом формувача фронту, вихід якого з'єднаний з блоків множення векторів, елементи І, елемент НІ, підсумовуючим входом другого лічильника та керуючий вхід, ви ходи блоку пам'яті, тригер, через елемент затримки з'єднаний з входом причому ви ходи першого двійкового лічильника запису другого блоку пам'яті, виходи другого з'єднані з входами першого блока пам'яті, виходи лічильника з'єднані з шиною значень кількості якого з'єднані з виходами результату та першими рішень та адресними входами другого блоку групами входів блоків множення векторів, вихід пам'яті (і=1,..., n). тригера з'єднаний з другим виходом, перший Заявлена система має новий склад елементів керуючий вхід з'єднаний з першим входом та нову організацію взаємозв'язків між ними, тобто елемента І, ви хід елемента І з'єднаний з містить нову сукупність ознак, які забезпечують підсумовуючим входом двійкового лічильника, нові технічні властивості. Технічний результат, як вихід переносу якого з'єднаний з першим виходом наслідок цих властивостей -розширені та через перший елемент НІ з другим входом функціональні можливості пристрою, а саме елемента І, і-та група інформаційних входів спроможність формувати та записувати варіанти з'єднана з другою групою входів і-го блоку команди проекту. множення векторів, виходи яких з'єднані з На Фіг.1 представлена функціональна схема першими групами входів відповідного порогового системи формування команди проекту з елемента, виходи порогових елементів з'єднані з функціональним резервуванням. входами другого елемента І, вихід якої з'єднаний з Система формування команди проекту має входом тригера, другий керуючий вхід з'єднаний з груп у інформаційних входів 1, порогові елементи третім входом першого елемента І. 2, керуючий вхід 3, два виходи 4 та 5 пристрою, Недоліком відомого пристрою є обмежені виходи результату 6, двійковий лічильник 7, блок функціональні можливості, бо відома система пам'яті 8, k блоків множення векторів 9, елемент І знаходить тільки одне рішення. 10, елемент НІ 11, керуючий вхід 12, елемент І 13, В основу корисної моделі поставлено задачу виходи блоку пам'яті 14, тригер 15, шину значень вдосконалення системи шляхом введення нового кількості рішень 16, другий блок пам'яті 17, другу складу елементів, та нової організації груп у інформаційних виходів 18, формувач фронту взаємозв'язків між ними, забезпечити ширші 19, другий лічильник 20, елемент затримки 21, функціональні можливості при використанні причому ви ходи першого двійкового лічильника 7 корисної моделі, а саме - спроможність формувати з'єднані з входами першого блока пам'яті 8, та записувати усі варіанти вирішення задачі. виходи якого з'єднані з виходами результату 6 та Поставлене завдання вирішується тим, що першими групами входів блоків множення векторів система формування команди проекту з 9, ви хід тригера 15 з'єднаний з другим виходом 4, функціональним резервуванням, яка має групу перший керуючий вхід З з'єднаний з першим інформаційних входів, порогові елементи, входом елемента І 13, ви хід елемента І 13 керуючий вхід, два виходи пристрою, виходи з'єднаний з підсумовуючим входом двійкового результату, двійковий лічильник, блок пам'яті, k лічильника 7, вихід переносу якого з'єднаний з блоків множення векторів, елементи І, елемент НІ, першим виходом та через перший елемент НІ з керуючий вхід, ви ходи блоку пам'яті, тригер, другим входом елемента І 13, і-та група причому ви ходи першого двійкового лічильника інформаційних входів 1 з'єднана з другою групою з'єднані з входами першого блока пам'яті, виходи входів і-го блоку множення векторів 9і, виходи якого з'єднані з виходами результату та першими якого з'єднані з першими групами входів і-го групами входів блоків множення векторів, вихід порогового елемента 2і, виходи порогових тригера з'єднаний з другим виходом, перший елементів 2 з'єднані з входами другого елемента І керуючий вхід з'єднаний з першим входом 10, вихід якого з'єднаний з входом тригера 15, елемента І, ви хід елемента І з'єднаний з другий керуючий вхід 12 з'єднаний з третім входом підсумовуючим входом двійкового лічильника, першого елемента і 13, і-та група входів другої вихід переносу якого з'єднаний з першим виходом групи інформаційних входів 18і з'єднана з другою та через перший елемент НІ з другим входом групою входів і-го порогового елементу 2і, елемента І, і-та група інформаційних входів інформаційні виходи першого блоку пам'яті 8 з'єднана з другою групою входів і-го блоку з'єднані з інформаційними входами другого блоку множення векторів, виходи яких з'єднані з пам'яті 17, вихід другого елементу І 10 з'єднаний з першими групами входів відповідного порогового входом формувача фронту 19, ви хід якого елемента, виходи порогових елементів з'єднані з з'єднаний з підсумовуючим входом другого 5 31044 6 лічильника 20 та через елемент затримки 21 Таким чином система послідовно генерує та з'єднаний з входом запису другого блоку пам'яті записує варіанти побудови команди проекту з 17, виходи другого лічильника 20 з'єднані з шиною заданим резервом. значень кількості рішень 16 та адресними входами другого блоку пам'яті 17 (і=1,..., n). Блок множення векторів 9 має таку саму структур у, як у прототипі. Розглянемо роботу системи. При описі роботи введеш такі позначення: n - кількість претендентів; k - кількість робіт; Аi={аi1 ..., аin} - двійкове число, що подається на і-ту групу інформаційних входів 1i причому aij=1, якщо j-ий претендент може виконувати і-ту роботу, та aij=0 у іншому випадку; С={с1, ..., сn} - двійкове число, на ви ходах 14 блока пам'яті 8, яке відображує можливий склад команди проекту, причому С i=1, якщо і-тий претендент входить у склад команди, та C i=0 у протилежному випадку. Рi={рi1, рi2,..., рin} - двійковий еквівалент значення і-го порогу. У блоці пам'яті 8 записані лексикографічно упорядковані значення двійкових чисел С. На перші інформаційні входи 1 подаються відповідні значення двійкових чисел А, на другі інформаційні входи 2 подаються відповідні двійкові коди значень резервування. Спочатку всі елементи пам'яті схеми пристрою знаходяться у стані "0". На керуючий вхід 3 подається імпульсна послідовність, після подачі на другий керуючий вхід 12 сигналу "1" відкривається перший елемент І 13, імпульси з виходу якого поступають на підсумовуючий вхід першого двійкового лічильника 7 змінюючи його стан. Двійкове число на виходах двійкового лічильника 7 є адресою, згідно з якою на виходах 14 блока пам'яті 8 формується відповідне значення числа С. На виходах блоків множення векторів 9i формуються двійкові унітарні n-розрядні коди, що відповідають двійковому числу а i1*c1, аi2*c2,..., ain*cn. Порогові елементи 2 формують на своєму виході сигнал "1", якщо двійковий код, що поступає на їх входи має не менше Р одиниць, де Р - поріг (коефіцієнт резервування). Якщо на виходах усіх порогових елементів" сигнал "1", що відповідає наявності рішення, на виході другого елементу I 10 формується сигнал "1", при цьому тригер 15 переходить у стан "1" і на ви ході 4 формується сигнал "1", що свідчить про наявність рішень. Формувач фронту 19 формує імпульс, який змінює стан двійкового лічильника 20 на наступний (тобто формує наступн у адресу). Імпульс з виходу формувача імпульсів 19 через час t3, що визначається елементом затримки 21, проходить на вхід запису др угого блоку пам'яті 17 і код рішення записується. Наступний імпульс на керуючому вході 3 переведе двійковий лічильник 7 у наступний стан і на виходах блока пам'яті 8 формується наступний варіант побудови рішення. Коли перебрані усі варіанти на виході 5 формується сигнал "1", який про це свідчить. Кількість варіантів рішень видається на шину значень кількості рішень 16.

Дивитися

Додаткова інформація

Назва патенту англійською

System for forming command of project with functional reservation

Автори англійською

Chumachenko Ihor Volodymyrovych, Dotsenko Nataliya Volodymyrivna, Shypulin Oleksii Ihorovych, Didyk Natalia Oleksiivna

Назва патенту російською

Система формирования команды проекта с функциональным резервированием

Автори російською

Чумаченко Игорь Владимирович, Доценко Наталья Владимировна, Шипулин Алексей Игоревич, Дидык Наталья Алексеевна

МПК / Мітки

МПК: G06F 17/00

Мітки: команди, формування, резервуванням, функціональним, система, проекту

Код посилання

<a href="https://ua.patents.su/3-31044-sistema-formuvannya-komandi-proektu-z-funkcionalnim-rezervuvannyam.html" target="_blank" rel="follow" title="База патентів України">Система формування команди проекту з функціональним резервуванням</a>

Подібні патенти