Пристрій для контролю паралельного бінарного коду на парність
Номер патенту: 82223
Опубліковано: 25.07.2013
Автори: Гавриленко Валерій Володимирович, Козелкова Катерина Сергіївна, Одноралов Ігор Васильович, Шульга Олександр Васильович
Формула / Реферат
Пристрій для контролю паралельного бінарного коду на парність, що містить вхідний реєстр, дешифратор та елемент АБО, при цьому вхід вхідного регістра є інформаційним входом пристрою, вихід вхідного регістра з'єднано з інформаційним входом пристрою, який відрізняється тим, що до складу пристрою додатково введено другий елемент АБО, причому виходи дешифратора з'єднано з входами відповідних елементів АБО, виходи яких є виходами пристрою.
Текст
Реферат: Пристрій для контролю паралельного бінарного коду на парність містить вхідний реєстр, дешифратор та елемент АБО, при цьому вхід вхідного регістра є інформаційним входом пристрою, вихід вхідного регістра з'єднано з інформаційним входом пристрою. До складу пристрою додатково введено другий елемент АБО, причому виходи дешифратора з'єднано з входами відповідних елементів АБО, виходи яких є виходами пристрою. UA 82223 U (12) UA 82223 U UA 82223 U 5 10 15 20 25 30 35 40 45 50 55 60 Корисна модель належить до галузі автоматики та обчислювальної техніки, зокрема до приладів та пристроїв обчислювальної техніки, і може бути використана для перевірки на парність інформації, що застосовується у паралельному коді. Відомий пристрій для контролю бінарного коду на парність, що містить елементи І, перші входи яких з'єднано з виходами відповідних розрядів, що контролюються, елементи АБО, входи яких підключені до виходів елементів І, розподільник імпульсів та фіксуючий тригер [1]. До недоліків відомого пристрою для контролю бінарного коду на парність належить його складність, низька швидкодія та обмежена область застосування, оскільки використання тактуючих імпульсів робить неможливим його використання в асинхронних системах. Відомий пристрій для контролю паралельного коду на парність, що містить реєстр, групу елементів І, елемент АБО та тригер, причому інформаційні входи пристрою з'єднано з одиничними входами регістра [2]. До недоліків відомого пристрою для контролю паралельного коду на парність належить його складність, низька швидкодія та обмежена область застосування, оскільки використання тактуючих імпульсів робить неможливим його використання в асинхронних системах. Найбільш близьким технічним рішенням як за суттю, так і за задачею, що вирішується, яке вибрано за найближчий аналог (прототип), є пристрій для контролю паралельного бінарного коду на парність, що містить регістр зсуву, два елементи І, тригер та модифікатор коду, що містить регістр, дешифратор, шифратор, елемент АБО та формувач імпульсу, причому вхід вхідного регістра є інформаційним входом пристрою [3]. Недоліками відомого пристрою для контролю паралельного бінарного коду на парність, який вибрано за найближчий аналог (прототип), є його складність, низька швидкодія та обмежена область застосування, оскільки використання тактуючих імпульсів, що надходять по шині тактової частоти, та входу початкового запуску пристрою, робить неможливим його використання в асинхронних системах. В основу корисної моделі поставлена задача шляхом введення до складу пристрою для контролю паралельного бінарного коду на парність другого елемента АБО, виключення елементів І, тригера та модифікатора коду забезпечити підвищення швидкодії та розширення межі його застосування при спрощенні конструкції пристрою. Суть технічного рішення в пристрої для контролю паралельного бінарного коду на парність, що містить вхідний реєстр, дешифратор та елемент АБО, причому вхід вхідного регістра є інформаційним входом пристрою, вихід вхідного регістра з'єднано з інформаційним входом дешифратора, полягає у тому, що до складу пристрою додатково введено другий елемент АБО, причому виходи дешифратора з'єднано з входами відповідних елементів АБО, виходи яких є виходами пристрою. Рішення поставленої задачі дійсно можливе тому, що до складу пристрою для контролю паралельного бінарного коду на парність додатково введено другий елемент АБО, причому виходи дешифратора з'єднано з входами відповідних елементів АБО, виходи яких є виходами пристрою, а це, у свою чергу, і забезпечує підвищення швидкодії та розширення меж застосування пристрою. Досягнення позитивного ефекту при реалізації корисної моделі визначається тим, що шляхом введення другого елемента АБО та з'єднання виходів дешифратора з входами відповідних елементів АБО забезпечується значне спрощення конструкції пристрою, виключивши з його складу синхронізуючі елементи. Це, у свою чергу, спрощує до некритичної (щодо затримок) тимчасову діаграму. Крім того, це підвищує швидкодію пристрою та розширює його галузь застосування за рахунок можливості застосування в асинхронних системах. Таким чином, порівняльний аналіз корисної моделі з найближчим аналогом, який визнано за прототип, показує, що пристрій для контролю паралельного бінарного коду на парність, що заявляється, повністю відповідає критерію корисної моделі "новизна". Суть корисної моделі пояснюється за допомогою креслення, де (як варіант конструктивноговиконання) показано функціональну схему пристрою для контролю паралельного бінарного коду на парність для випадку трирозрядних чисел. Пристрій для контролю паралельного бінарного коду на парність, що заявляється, містить (як варіант конструктивного виконання) вхідний регістр 1, дешифратор 2, елементи АБО (відповідно, позиції 3 та 4) та виходи пристрою (відповідно, позиції 5 та 6). Конструктивно і технологічно конструктивні елементи пристрою для контролю паралельного бінарного коду на парність, що заявляється, з'єднано між собою таким чином: - вхід вхідного регістра 1 є інформаційним входом пристрою; - вихід вхідного регістра 1 з'єднано з інформаційним входом дешифратора 2; - виходи дешифратора 2 з'єднано з входами відповідних елементів АБО (позиції 3 та 4); 1 UA 82223 U 5 10 15 20 - виходи відповідних елементів АБО (позиції 3 та 4) є виходами пристрою (відповідно, позиції 5 та 6). Пристрій для контролю паралельного бінарного коду на парність, що заявляється, працює таким чином. Бінарний код, що контролюється, з вхідного регістра 1 надходить в дешифратор 2, де перетворюється в бінарний унітарний код. Розгалуження виходів дешифратора 2 по входах елементів АБО (позиції 3 та 4) здійснюється таким чином: - якщо число одиниць у коді було парним (числа нуль, три, п'ять, шість), то збуджується вихід 5; - якщо число одиниць в кінці було непарним (числа один, два, чотири, сім), то збуджується вихід 6. Підвищення ефективності застосування пристрою для контролю паралельного бінарного коду на парність, що заявляється, по відношенню до прототипу, досягається тим, що введення другого елемента АБО та з'єднання виходів дешифратора з входами відповідних елементів АБО дозволяє значно спростити пристрій, виключивши з його складу синхронізуючі елементи та спростивши до некритичної до затримок тимчасову діаграму, що і забезпечує спрощення конструктивного виконання, підвищення швидкодії та розширення меж застосування пристрою. Джерела інформації: 1. Авторське свідоцтво СРСР № 428385, 1975 р. - аналог. 2. Авторське свідоцтво СРСР № 1084800, бюл. № 13, 1984 р. - аналог. 3. Авторське свідоцтво СРСР № 883910, бюл. № 43, 1981 р. - прототип. ФОРМУЛА КОРИСНОЇ МОДЕЛІ 25 30 Пристрій для контролю паралельного бінарного коду на парність, що містить вхідний реєстр, дешифратор та елемент АБО, при цьому вхід вхідного регістра є інформаційним входом пристрою, вихід вхідного регістра з'єднано з інформаційним входом пристрою, який відрізняється тим, що до складу пристрою додатково введено другий елемент АБО, причому виходи дешифратора з'єднано з входами відповідних елементів АБО, виходи яких є виходами пристрою. 2 UA 82223 U Комп’ютерна верстка М. Ломалова Державна служба інтелектуальної власності України, вул. Урицького, 45, м. Київ, МСП, 03680, Україна ДП “Український інститут промислової власності”, вул. Глазунова, 1, м. Київ – 42, 01601 3
ДивитисяДодаткова інформація
Назва патенту англійськоюDevice for control of parallel binary code pairing
Автори англійськоюOdnoralov Ihor Vasyliovych, Kozelkova Kateryna Serhiivna, Havrylenko Valerii Volodymyrovych, Shulha Oleksandr Vasyliovych
Назва патенту російськоюУстройство для контроля параллельного бинарного кода на парность
Автори російськоюОдноралов Игорь Васильевич, Козелкова Екатерина Сергеевна, Гавриленко Валерий Владимирович, Шульга Александр Васильевич
МПК / Мітки
МПК: G06F 11/10
Мітки: бінарного, коду, контролю, пристрій, паралельного, парність
Код посилання
<a href="https://ua.patents.su/5-82223-pristrijj-dlya-kontrolyu-paralelnogo-binarnogo-kodu-na-parnist.html" target="_blank" rel="follow" title="База патентів України">Пристрій для контролю паралельного бінарного коду на парність</a>
Попередній патент: Вибухозахищений електричний апарат
Наступний патент: Пристрій для моделювання системи зв’язку
Випадковий патент: Модуль повірочний