Аналізатор алгоритмічних перетворювачів
Номер патенту: 52394
Опубліковано: 16.12.2002
Автори: Косенко Віктор Васильович, Чумаченко Ігор Володимирович
Формула / Реферат
Аналізатор алгоритмічних перетворювачів має дві групи інформаційних входів, генератор імпульсів, двійковий лічильник, елемент І, елемент НІ, керуючий вхід, вихід наявності даних, шину результата, причому керуючий вхід з'єднаний з першим входом елемента І, вихід переповнення двійкового лічильника з'єднаний з виходом наявності даних та через елемент НІ з другим входом елемента І, вихід якого з'єднаний з рахунковим входом двійкового лічильника, вихід генератора імпульсів з'єднаний з третім входом елемента І, який відрізняється тим, що містить формувач адреси, мультиплексор, дешифратор, лічильники, причому перша група інформаційних входів з'єднана з інформаційними входами мультиплексора, друга група інформаційних входів з'єднана з першою групою входів формувача адреси, виходи двійкового лічильника з'єднані з другою групою входів формувача адреси, виходи формувача адреси з'єднані з адресними входами мультиплексора, виходи мультиплексора з'єднані з входами дешифратора, виходи якого з'єднані з входами відповідних лічильників, виходи лічильників з'єднані з шиною результату.
Текст
Аналізатор алгоритмічних перетворювачів має дві групи інформаційних входів, генератор імпульсів, двійковий лічильник, елемент І, елемент НІ, керуючий вхід, вихід наявності даних, шину результата, причому керуючий вхід з'єднаний з першим входом елемента І, вихід переповнення двійкового лічильника з'єднаний з виходом наявності даних та через елемент НІ з другим входом еле мента І, вихід якого з єднаний з рахунковим входом двійкового лічильника, вихід генератора імпульсів з'єднаний з третім входом елемента І, який відрізняється тим, що містить формувач адреси, мультиплексор, дешифратор, лічильники, причому перша група інформаційних входів з'єднана з інформаційними входами мультиплексора, друга група інформаційних входів з'єднана з першою групою входів формувача адреси, виходи двійкового лічильника з'єднані з другою групою входів формувача адреси, виходи формувача адреси з'єднані з адресними входами мультиплексора, виходи мультиплексора з'єднані з входами дешифратора, виходи якого з'єднані з входами ВІДПОВІ Винахід відноситься до обчислювальної техніки і призначений для аналізу алгоритмічних перетворювачів, а саме - визначення підфункцій, що реалізуються під час настройок керуючих алгоритмів Відомий пристрій для логічної обробки інформації, що містить ВХІДНІ шини коефіцієнтів рівняння, вхідну шину правої частини рівняння, шину результату, двійковий лічильник, групи з першої по n-ну елементів І, операційний пристрій, блок порівняння, тригер, два елементи НІ, два індикатори, генератор імпульсів, два елементи І, суматори по модулю 2, виходи операційного пристрою, елементи РІВНОЗНАЧНІСТЬ (ас СРСР № 1262519, кл G 06 F 15/20, 1985р) Недоліком відомого пристрою є обмежені функціональні МОЖЛИВОСТІ Найбільш близьким по технічній суті і результату, що досягається є пристрій для рішення логічних рівнянь (ас СРСР №1411768, кл G 06 F 15/20, опубл 23 07 88р), що містить дві групи інформаційних входів, генератор імпульсів, двійковий лічильник, елемент І, елемент НІ, керуючий вхід, вихід наявності даних, шину результата, причому керуючий вхід з'єднаний з першим входом елемента І, вихід переповнення двійкового лічильника з'єднаний з виходом наявності даних та через елемент НІ з другим входом елемента І, вихід якого з'єднаний з рахунковим входом двійкового лічильника, вихід генератора імпульсів з'єднаний з третім входом елемента І Недоліком відомого пристрою є обмежені функціональні можливості, бо він не проводить аналіз алгоритмічних перетворювачів В основу винаходу поставлено задачу вдосконалити аналізатор алгоритмічних перетворювачів шляхом введення нового складу елементів, та нової організації взаємозв'язків між ними, забезпечити ширші функціональні можливості при використанні винаходу, а саме - визначення підфункцій, що реалізуються під час настройок керуючих алгоритмів Поставлене завдання вирішується тим, що аналізатор алгоритмічних перетворювачів, який містить дві групи інформаційних входів, генератор імпульсів, двійковий лічильник, елемент І, елемент ДНИХ ЛІЧИЛЬНИКІВ, виходи ЛІЧИЛЬНИКІВ з'єднані з шиною результату со сч ю 52394 НІ, керуючий вхід, вихід наявності даних, шину результата, причому керуючий вхід з'єднаний з першим входом елемента І, вихід переповнення двійкового лічильника з'єднаний з виходом наявності даних та через елемент НІ з другим входом елемента І, вихід якого з'єднаний з рахунковим входом двійкового лічильника, вихід генератора імпульсів з'єднаний з третім входом елемента І, згідно з винаходом має формувач адреси, мультиплексор, дешифратор, лічильники, причому перша група інформаційних входів з'єднана з інформаційними входами мультиплексора, друга група інформаційних входів з'єднана з першою групою входів формувача адреси, виходи двійкового лічильника з'єднані з другою групою входів формувача адреси, виходи формувача адреси з'єднані з адресними входами мультиплексора, виходи мультиплексора з'єднані з входами дешифратора, виходи якого з'єднані з входами ВІДПОВІДНИХ ЛІЧИЛЬНИКІВ, виходи ЛІЧИЛЬНИКІВ з'єднані з шиною результату Заявлений пристрій має новий склад елементів, та нову організацію взаємозв'язків між ними, тобто містить нову сукупність ознак, які забезпечують нові технічні властивості винаходу Технічний результат, як наслідок цих властивостей розширені функціональні можливості пристрою, а саме - визначення ПОСЛІДОВНОСТІ виконання операторів, що реалізуються під час настройок керуючих алгоритмів На кресленні (див ф і г ) представлена функціональна схема аналізатора алгоритмічних перетворювачів Аналізатор алгоритмічних перетворювачів містить дві групи інформаційних входів 1 і 2, формувач адреси 3, двійковий лічильник 4, елемент І 5, керуючий вхід 6, елемент НІ 7, вихід наявності даних 8, мультиплексор 9, дешифратор 10, лічильники 1 1 , шину результата 12, генератор імпульсів 13 Керуючий вхід 6 з'єднаний з першим входом елемента І 5, вихід переповнення двійкового лічильника 4 з'єднаний з виходом наявності даних 8 та через елемент НІ 7 з другим входом елемента 15, вихід якого з'єднаний з рахунковим входом двійкового лічильника 4, вихід генератора імпульсів 13 з'єднаний з третім входом елемента І 5, перша група інформаційних входів 1 з'єднана з інформаційними входами мультиплексора 9, друга група інформаційних входів 2 з'єднана з першою групою входів формувача адреси 3, виходи двій кового лічильника 4 з'єднані з другою групою входів формувача адреси 3, виходи формувача адреси 3 з'єднані з адресними входами мультиплексора 9, виходи мультиплексора 9 з'єднані з входами дешифратора 10, виходи якого з'єднані з входами ВІДПОВІДНИХ ЛІЧИЛЬНИКІВ 1 1 , ви ходи ЛІЧИЛЬНИКІВ 11 з'єднані з шиною результату 12 Працює аналізатор алгоритмічних перетворювачів таким чином Пристрій призначений для аналізу алгоритмічних перетворювачів, а саме - визначення ПОСЛІДОВНОСТІ виконання операторів, що реалізуються під час настройок керуючих алгоритмів, та їх КІЛЬКОСТІ Настройкою алгоритмічного перетворювача називається заміна деяких змінних на значення із множини Н = { 0 , 1 , хі, х2, , хп} Під час настройки функція, що описує алгоритм перетворюється у підфункцію від меншої КІЛЬКОСТІ змінних У початковому стані лічильники 11 знаходяться в стані "0", двійковий лічильник 3 в стані 0 0 На інформаційні входи 1 (далі на інформаційні входи мультиплексора 9) подаються значення ПОСЛІДОВНОСТІ виконання операторів на ВІДПОВІДНИХ ДВІЙКОВИХ наборах змінних На інформаційні входи 2 подаються фіксовані значення настроювальних сигналів На керуючий вхід 6 подається сигнал " 1 " і імпульси з виходу генератора 13 проходять через елемент І 5 на рахунковий вхід двійкового лічильника 4 Формувач адреси 3 об'єднує настроювальні сигнали та сигнали з виходів двійкового лічильника 4 і таким чином формує адресні сигнали мультиплексора 9 Мультиплексор 9 згідно з адресою формує на своєму виході значення ПОСЛІДОВНОСТІ операторів, що виконується на відповідному наборі змінних, яке поступає на входи дешифратора 10 Унітарний код, що при цьому з'являється на виходах дешифратора 10 додає одиницю до ВІДПОВІДНОГО лічильника 11 По закінченню процесу перебору значень двійкових наборів, про що свідчить сигнал " 1 " на виході 8 наявності даних, на шині результату 12 сформовані ПОСЛІДОВНОСТІ виконання операторів та визначена їх КІЛЬКІСТЬ Пристрій може бути використаний для автоматизації процесу аналізу алгоритмічних перетворювачів, а також для апаратної реалізації відповідної макрокоманди 52394 • 11 * 10 1 * 11 12 * 13 Фіг ДП «Український інститут промислової власності» (Укрпатент) вул Сім'ї Хохлових, 15, м Київ, 04119, Україна ( 0 4 4 ) 4 5 6 - 2 0 - 90 ТОВ "Міжнародний науковий комітет" вул Артема, 77, м Київ, 04050, Україна (044)216-32-71
ДивитисяДодаткова інформація
Назва патенту англійськоюAnalyzer of algorithmic conversions
Автори англійськоюChumachenko Ihor Volodymyrovych
Назва патенту російськоюАнализатор алгоритмических преобразователей
Автори російськоюЧумаченко Игорь Владимирович
МПК / Мітки
МПК: G06F 17/00
Мітки: аналізатор, алгоритмічних, перетворювачів
Код посилання
<a href="https://ua.patents.su/3-52394-analizator-algoritmichnikh-peretvoryuvachiv.html" target="_blank" rel="follow" title="База патентів України">Аналізатор алгоритмічних перетворювачів</a>
Попередній патент: Спосіб лікування венозної енцефалопатії
Наступний патент: Теплоізолюючий пакет
Випадковий патент: Фіточай № 34 "заспокійливий"