Завантажити PDF файл.

Формула / Реферат

1. Діагностичний процесор, який має двійковий лічильник, блок пам'яті, виходи результату, групу інформаційних входів, два виходи пристрою, керуючий вхід, два елементи НІ, елемент І, тригер, групу керуючих входів, схему порівняння, причому виходи двійкового лічильника з'єднані з входами блока пам'яті, виходи якого з'єднані з виходами результату, група керуючих входів з'єднана з першою групою входів схеми порівняння, вихід якої з'єднаний з входом тригера, вихід тригера з'єднаний з другим виходом та через другий елемент НІ з'єднаний з першим входом елемента І, керуючий вхід з'єднаний з другим входом елемента І, вихід елемента І з'єднаний з підсумовуючим входом двійкового лічильника, вихід переносу якого з'єднаний з першим виходом та через перший елемент НІ з третім входом елемента І, який відрізняється тим, що містить k формувачів коду стану, аналізатор кодів станів, причому виходи блока пам'яті з'єднані з першими групами входів формувача станів, і-та група інформаційних входів з'єднана з другою групою входів і-го формувача коду стану, виходи формувачів коду стану з'єднані з відповідними входами аналізатора кодів станів, виходи якого з'єднані з другою групою входів схеми порівняння (і = 1,... ,k).

2. Діагностичний процесор, по п. 1, який відрізняється тим, що кожен з формувачів коду стану містить дві групи входів, п елементів І, дешифратор, групу виходів, причому і-ий розряд першої групи входів з'єднаний з першим входом і-го елемента І, і-ий розряд другої групи входів з'єднаний з другим входом і-го елемента І, виходи елементів І з'єднані з відповідними входами дешифратора, виходи якого утворюють групу виходів (і = 1, ..., n).

3. Діагностичний процесор, по п. 1, який відрізняється тим, що аналізатор кодів станів містить m елементів АБО, суматор, k груп входів, виходи аналізатора, причому входи і-го елемента АБО з'єднані з і-ими входами груп входів (і=1, ..., m), виходи елементів АБО з'єднані з входами суматора, виходи якого утворюють виходи аналізатора.

Текст

1 Діагностичний процесор, який має двійковий лічильник, блок пам'яті, виходи результату, групу інформаційних входів, два виходи пристрою, керуючий вхід, два елементи НІ, елемент І, тригер, групу керуючих входів, схему порівняння, причому виходи двійкового лічильника з'єднані з входами блока пам'яті, виходи якого з'єднані з виходами результату, група керуючих входів з'єднана з першою групою входів схеми порівняння, вихід якої з'єднаний з входом тригера, вихід тригера з'єднаний з другим виходом та через другий елемент НІ з'єднаний з першим входом елемента І, керуючий вхід з'єднаний з другим входом елемента І, вихід елемента І з'єднаний з підсумовуючим входом двійкового лічильника, вихід переносу якого з'єднаний з першим виходом та через перший елемент НІ з третім входом еле мента І, який відрізняється тим, що містить k формувачів коду стану, аналізатор кодів станів, причому виходи блока пам'яті з'єднані з першими групами входів формувача станів, і-та група інформаційних входів з'єднана з другою групою входів і-го формувача коду стану, виходи формувачів коду стану з'єднані з ВІДПОВІДНИМИ входами аналізатора кодів станів, виходи якого з'єднані з другою групою входів схеми порівняння ( і = 1 , ,к) 2 Діагностичний процесор, по п 1, який відрізняється тим, що кожен з формувачів коду стану містить дві групи входів, п елементів І, дешифратор, групу виходів, причому і-ий розряд першої групи входів з'єднаний з першим входом іго елемента І, і-ий розряд другої групи входів з'єднаний з другим входом і-го елемента І, виходи елементів І з'єднані з ВІДПОВІДНИМИ входами дешифратора, виходи якого утворюють групу виходів 0 = 1, ,п) 3 Діагностичний процесор, по п 1, який відрізняється тим, що аналізатор кодів станів містить m елементів АБО, суматор, k груп входів, виходи аналізатора, причому входи і-го елемента АБО з'єднані з і-ими входами груп входів 0=1, т), виходи елементів АБО з'єднані з входами суматора, виходи якого утворюють виходи аналізатора со (О Винахід відноситься до обчислювальної техніки і призначений для вибору оптимального варіанту побудови діагностичних тестів Відомий пристрій для логічної обробки інформації, що містить ВХІДНІ шини коефіцієнтів рівняння, вхідну шину правої частини рівняння, шину результату, двійковий лічильник, групи з першої по п-ну елементів І, операційний пристрій, блок порівняння, тригер, два елементи НІ, два індикатори, генератор імпульсів, два елементи І, суматори по модулю 2, виходи операційного пристрою, елементи РІВНОЗНАЧНІСТЬ (а с СРСР №1262519, кл G 06 F 15/20, 1985р) Недоліком відомого пристрою є обмежені функціональні МОЖЛИВОСТІ Найбільш близьким по технічній суті і результату, що досягається є пристрій для рішення логічних рівнянь (а с СРСР №1411768, кп G 06 F 15/20, опубл 23 07 88р), що містить двійковий лічильник, блок пам'яті, виходи результату, групу інформаційних входів, два виходи пристрою, керуючий вхід, два елементи НІ, елемент І, тригер, групу керуючих входів, схему порівняння, причому виходи двійкового лічильника з'єднані з входами блока пам'яті, виходи якого з'єднані з виходами результата, група керуючих входів з'єднана s першою групою входів схеми порівняння, вихід якої з'єднаний з входом тригера, вихід тригера з'єднаний з другим виходом та через другий елемент Ш з'єднаний з першим входом елемента І, керуючий 49639 вхід з єднаний з другим входом елемента І, вихід елемента І з'єднаний з підсумовуючим входом двійкового лічильника, вихід переносу якого з'єднаний з першим виходом та через перший елемент НІ з третім входом елемента І Недоліком відомого пристрою є обмежені функціональні можливості, бо він не дозволяє аналізувати діагностичні тести та обирати оптимальний за складністю В основу винаходу поставлено задачу вдосконалення діагностичного процесора шляхом введення нового складу елементів, та нової організації взаємозв'язків між ними, забезпечити ширші функціональні можливості при використанні винаходу, а саме - спроможність аналізувати варіанти побудови оптимальних діагностичних тестів та обирати оптимальний Поставлене завдання вирішується тим, що діагностичний процесор містить k формувачів коду стану, аналізатор кодів станів, причому виходи блока пам'яті з'єднані з першими групами входів формувача станів, І-та група Інформаційних входів з'єднана з другою групою входів 1-го формувача коду стану, виходи формувачів коду стану з'єднані з ВІДПОВІДНИМИ входами аналізатора кодів станів, виходи якого з'єднані з другою групою входів схеми порівняння (і=1, ,к) Поставлене завдання вирішуєтьсятакож тим, що кожен з формувачів коду стану містить дві групи входів, п елементів І, дешифратор, групу виходів, причому і-ий розряд першої групи входів з'єднаний з першим входом і-го елемента і, і-ий розряд другої групи входів з'єднаний з другим входом і-го елемента 1, виходи елементів І з'єднані з ВІДПОВІДНИМИ входами дешифратора, виходи якого утворюють групу виходів (і=1, ,п) Поставлене завдання вирішується також тим, що аналізатор кодів станів містить m елементів АБО, суматор, k груп входів, виходи аналізатора, причому входи і-го елемента АБО з'єднані з 1-ими входами груп входів (і=1, ,т), виходи елементів АБО з'єднані з входами суматора, виходи якого утворюють виходи аналізатора Заявлений пристрій має новий склад елементів, та нову організацію взаємозв'язків між ними, тобто містить нову сукупність ознак, які забезпечують нові технічні властивості винаходу Технічний результат, як наслідок цих властивостей розширені функціональні можливості пристрою, а саме — спроможність аналізувати варіанти побудови оптимальних діагностичних тестів та вибір оптимального На фіг 1 представлена функціональна схема діагностичного процесора, на фіг 2 - представлена функціональна схема формувача коду стану, на фіг 3 -представлена функціональна схема аналізатора кодів станів Діагностичний процесор має групу інформаційних входів 1, групу керуючих входів 2, керуючий вхід 3, два виходи 4 та 5 пристрою, виходи результату 6, двійковий лічильник 7, блок пам'яті 8, k формувачів коду стану 9, аналізатор кодів станів 10, два елемента НІ 11,12, елемент І 13, схему порівняння 14, тригер 15, причому виходи двійкового лічильника 7 з'єднані з входами блока пам'яті 8, виходи якого з'єднані з виходами результата 6, група керуючих входів 2 з'єднана з першою групою входів схеми порівняння 14, вихід якої з'єднаний з входом тригера 15, вихід тригера 15 з'єднаний з другим виходом 4 та через другий елемент НІ 12 з'єднаний з першим входом елемента І 13, керуючий вхід 3 з'єднаний з другим входом елемента І 13, вихід елемента І 13 з'єднаний з підсумовуючим входом двійкового лічильника 7, вихід переносу якого з'єднаний з першим виходом та через перший елемент НІ з третім входом елемента І 13, виходи блока пам'яті 8 з'єднані з першими групами входів формувача станів 9, і-та група інформаційних входів 1, з'єднана з другою групою входів і-го формувача коду стану 9, виходи формувачів коду стану 9 з'єднані з ВІДПОВІДНИМИ входами аналізатора кодів станів 10, виходи якого з'єднані з другою групою входів схеми порівняння 14(і=1, ,к) Формувач коду стану 9 містить дві групи входів 1, та 16, п елементів 17 1, дешифратор 18, групу виходів 19, причому і-ий розряд першої групи входів з'єднаний з першим входом і-го елемента 17і І, і-ий розряд другої групи входів з'єднаний з другим входом і-го елемента 171 І, виходи елементів 17 І з'єднані з ВІДПОВІДНИМИ входами дешифратора 18, виходи якого утворюють групу виходів (1=1, ,п) Аналізатор КОДІВ станів містить m елементів 20 АБО, суматор 21, к груп входів 19, виходи аналізатора 22, причому входи і-го елемента АБО 20, з'єднані з 1-ими входами груп входів (і=1, ,т), виходи елементів АБО 20 з'єднані з входами суматора 21, виходи якого утворюють виходи аналізатора 22 Розглянемо роботу пристрою При описі роботи введені такі означення п - КІЛЬКІСТЬ перевірок, k - КІЛЬКІСТЬ станів об'єкта, А'={а'і, .а'г} - двійкове число, що подається на і-ту групу інформаційних входів І, причому а',=1, якщо j-та перевірка визначає і-ий стан об'єкта, що діагностується, та а',=0 у іншому випадку, В={Ьі, ,Ьг} - двійкове число, що подається на групу керуючих входів 2, яке відповідає числу станів об'єкта С={сі, ,Сг} - двійкове число, на виходах 16 блока пам'яті 8, яке відображує склад аналізуємого діагностичного тесту, причому С|=1, якщо і-та перевірка входить у склад тесту, та С,=0 у протилежному випадку У блокі пам'яті 8 записані лексикографічне упорядковані значення двійкових чисел С На інформаційні входи 1 подаються ВІДПОВІДНІ значення двійкових чисел А На групу керуючих входів 2 подається двійкове число В={Ьі, ,Ьг}, яке відповідає числу станів об'єкта Спочатку всі елементи пам'яті схеми пристрою знаходяться у стані "0" На керуючий вхід 3 подається імпульсна ПОСЛІДОВНІСТЬ, при цьому змінюється стан двійкового лічильника 7 Двійкове число на виходах двійкового лічильника 7 є адресою, згідно з якою на виходах 16 блока пам'яті 8 формується відповідне значення числа С На виходах 19, формувача коду стану 9, формуються ДВІЙКОВІ унітарні m-розрядні коди (т=2 п ), 49639 чить про наявність рішення Якщо розглянутий варіант не є рішенням, то наступний импульс на керуючому вході 3 переведе двійковий лічильник 7 у наступний стан і на виходах блока пам'яті 8 формується наступний варіант побудови діагностичного тесту Якщо перебрані всі варіанти, але рішення немає, то на виході 5 формується сигнал " 1 " , який про це свідчить що відповідають двійковому числу а-і с-і, а' 2 *с 2 , ,а'п*сп Ці унітарні коди поступають на входи аналізатора кодів станів 10 Елементи 20 АБО об'єднують унітарні коди станів Суматор 21 обчислює КІЛЬКІСТЬ різних станів та формує ВІДПОВІДНИЙ ДВІЙКО ВИЙ код на виходах 22 Цей код поступає на другу групу входів схеми порівняння 14 На виході цієї схеми формується сигнал " 1 " тільки у тому разі, якщо розрізнюються усі стани, тобто ДВІЙКОВІ числа на його входах співпадають і склад діагностичного тесту на виходах результату 6 є оптимальним рішенням При цьому тригер 15 переходить у стан " 1 " і на виході 4 формується сигнал " 1 " , що свід Таким чином діагностичний процесор послідовно генерує та аналізує варіанти побудови діагностичних тестів, а завдяки лексикографічному розміщенню варіантів побудови у блоці пам'яті перший отриманий результат і є оптимальним тестом 16 1 6 1". 13 10 • 1 12 15 8 14 m 19 Фіг 2 Фіг 1 19, І _ 1 1 9 И IF 20, і T 2 0 . • 2 1 22 ФІГ З ДП «Український інститут промислової власності» (Укрпатент) вул Сім'ї Хохлових, 15, м Київ, 04119, Україна ( 0 4 4 ) 4 5 6 - 2 0 - 90 ТОВ "Міжнародний науковий комітет" вул Артема, 77, м Київ, 04050, Україна (044)216-32-71

Дивитися

Додаткова інформація

Назва патенту англійською

Processor for diagnostics

Автори англійською

Dotsenko Nataliya Volodymyrivna

Назва патенту російською

Процессор для диагностики

Автори російською

Доценко Наталья Владимировна

МПК / Мітки

МПК: G06F 11/25

Мітки: діагностичний, процесор

Код посилання

<a href="https://ua.patents.su/3-49639-diagnostichnijj-procesor.html" target="_blank" rel="follow" title="База патентів України">Діагностичний процесор</a>

Подібні патенти