Номер патенту: 53336

Опубліковано: 15.01.2003

Автори: Чумаченко Ігор Володимирович, Косенко Віктор Васильович

Завантажити PDF файл.

Формула / Реферат

Універсальний алгоритмічний перетворювач, який має шину даних, шину результату, чотири операційних блоки, три керуючих входи, три мультиплексори, причому шина даних з'єднана з входами першого і другого операційних блоків, виходи першого операційного блока з'єднані з першою групою входів першого мультиплексора, виходи другого операційного блока з'єднані з другою групою входів першого мультиплексора і другою групою входів третього мультиплексора, виходи першого мультиплексора з'єднані з входами третього і четвертого операційних блоків, виходи третього операційного блока з'єднані з першою групою входів другого мультиплексора, виходи четвертого операційного блока з'єднані з другою групою входів другого мультиплексора, виходи якого з'єднані з першою групою входів третього мультиплексора, виходи третього мультиплексора з'єднані з шиною результату, який відрізняється тим, що містить три елементи НЕРІВНОЗНАЧНІСТЬ, три настроювальних входи, причому перший керуючий вхід з'єднаний з першим входом першого елемента НЕРІВНОЗНАЧНІСТЬ, другий керуючий вхід з'єднаний з першим входом другого елемента НЕРІВНОЗНАЧНІСТЬ, третій керуючий вхід з'єднаний з першим входом третього елемента НЕРІВНОЗНАЧНІСТЬ, перший настроювальний вхід з'єднаний з другим входом першого елемента НЕРІВНОЗНАЧНІСТЬ, другий настроювальний вхід з'єднаний з другим входом другого елемента НЕРІВНОЗНАЧНІСТЬ, третій настроювальний вхід з'єднаний з другим входом третього елемента НЕРІВНОЗНАЧНІСТЬ, вихід першого елемента НЕРІВНОЗНАЧНІСТЬ з'єднаний з керуючим входом першого мультиплексора, вихід другого елемента НЕРІВНОЗНАЧНІСТЬ з'єднаний з керуючим входом другого мультиплексора, вихід третього елемента НЕРІВНОЗНАЧНІСТЬ з'єднаний з керуючим входом третього мультиплексора.

Текст

Універсальний алгоритмічний перетворювач, який має шину даних, шину результату, чотири операційних блоки, три керуючих входи, три мультиплексори, причому шина даних з'єднана з входами першого і другого операційних блоків, виходи першого операційного блока з'єднані з першою групою входів першого мультиплексора, виходи другого операційного блока з'єднані з другою групою входів першого мультиплексора і другою групою входів третього мультиплексора, виходи першого мультиплексора з'єднані з входами третього і четвертого операційних блоків, виходи третього операційного блока з'єднані з першою групою входів другого мультиплексора, виходи четвертого операційного блока з'єднані з другою групою вхо дів другого мультиплексора, виходи якого з єднані з першою групою входів третього мультиплексора, виходи третього мультиплексора з'єднані з шиною результату, який відрізняється тим, що містить три елементи НЕРІВНОЗНАЧНІСТЬ, три настроювальних входи, причому перший керуючий вхід з'єднаний з першим входом першого елемента НЕРІВНОЗНАЧНІСТЬ, другий керуючий вхід з'єднаний з першим входом другого елемента НЕРІВНОЗНАЧНІСТЬ, третій керуючий вхід з'єднаний з першим входом третього елемента НЕРІВНОЗНАЧНІСТЬ, перший настроювальний вхід з'єднаний з другим входом першого елемента НЕРІВНОЗНАЧНІСТЬ, другий настроювальний вхід з'єднаний з другим входом другого елемента НЕРІВНОЗНАЧНІСТЬ, третій настроювальний вхід з'єднаний з другим входом третього елемента НЕРІВНОЗНАЧНІСТЬ, вихід першого елемента НЕРІВНОЗНАЧНІСТЬ з'єднаний з керуючим входом першого мультиплексора, вихід другого елемента НЕРІВНОЗНАЧНІСТЬ з'єднаний з керуючим входом другого мультиплексора, вихід третього елемента НЕРІВНОЗНАЧНІСТЬ з'єднаний з керуючим входом третього мультиплексора (О Винахід відноситься до обчислювальної техніки і призначений для реалізації типових алгоритмів обробки інформації Відомий пристрій для рішення логічних рівнянь [а с СРСР № 1411768, кл G06F15/20, опубл 23 07 88 р ], що містить лічильник, елемент І, перший і другий елементи НІ, тригер, операційний блок, блок порівняння, п груп по m елементів І кожна, блок пам'яті, причому з другого по (п + 1)-й інформаційні виходи лічильника підключені ВІДПОВІДНО до адресних входів з першого по n-й блоку пам'яті, вхід читання якого підключений до тактового входу пристрою, і-й вихід блоку пам'яті підключений до і-го виходу результату рішення пристрою і до других входів m елементів і -й групи Відомий пристрій для логічної обробки інформації, що містить ВХІДНІ шини коефіцієнтів рівняння, вхідну шину правої частини рівняння, шину результату, двійковий лічильник, групи елементів І, операційний пристрій, блок порівняння, тригер, два елементи НІ, два індикатори, генератор імпульсів, два елементи І, суматори по модулю 2, виходи операційного пристрою, елементи РІВНОЗНАЧНІСТЬ [а с СРСР № 1262519, кл O06F15/20, 1985р] Недоліком відомого пристрою є обмежені функціональні МОЖЛИВОСТІ Найбільш близьким по технічній суті і результату, що досягається є пристрій обробки інформації [патент України № 38733, м кл G06F15/20, опубл 2001, Бюл № 4], який має шину даних, шину результату, чотири операційних блока, три керуючих входа, три мультиплексори, причому шина даних з'єднана з входами першого і другого операційних блоків, виходи першого операційного блоку з'єднані з першою групою входів першого мультиплексора, виходи другого операційного блоку з'єднані з другою групою входів першого СО ГО ГО Ю 53336 мультиплексора і другою групою входів третього ний результат, як наслідок цих властивостей мультиплексора, виходи першого мультиплексора розширення функціональних можливостей, а саме з'єднані з входами третього і четвертого операційреалізації в залежності від режиму роботи заданих них блоків, виходи третього операційного блоку типових алгоритмів обробки інформації з різними з'єднані з першою групою входів другого мультиваріантами настройки плексора, виходи четвертого операційного блоку На фіг представлена функціональна схема з'єднані з другою групою входів другого мультиуніверсального алгоритмічного перетворювача плексора, виходи якого з'єднані з першою групою Універсальний алгоритмічний перетворювач входів третього мультиплексора, виходи третього містить шину даних 1, шину результату 2, операмультиплексора з'єднані з шиною результату ційні блоки 3, 4, 5, 6, керуючі входи 7, 8, 9 мультиплексори 10, 11,12, елементи Недоліком відомого пристрою є обмежені фунНЕРІВНОЗНАЧНІСТЬ 13, 14, 15, настроювальні кціональні МОЖЛИВОСТІ входи 16,17, 18 В основу винаходу поставлено задачу створити універсальний алгоритмічний перетворювач, Елементи пристрою обробки інформації з'єдякий, в залежності від режиму роботи, реалізує нані таким чином заданий типовий алгоритм обробки інформації з Шина даних 1 з'єднана з входами першого і різними варіантами настройки другого операційних блоків 5 ,6, виходи першого операційного блоку 3 з'єднані з першою групою В основу винаходу поставлено задачу вдосковходів першого мультиплексора 10, виходи другоналення універсального алгоритмічного перетвого операційного блоку 4 з'єднані з другою групою рювача шляхом введення нового складу елеменвходів першого мультиплексора 10 і другою грутів, та нової організації взаємозв'язків між ними, пою входів третього мультиплексора 11, виходи забезпечити ширші функціональні можливості першого мультиплексора 10 з'єднані з входами Поставлене завдання вирішується тим, що третього і четвертого операційних блоків 5 і 6, виуніверсальний алгоритмічний перетворювач, який ходи третього операційного блоку 5 з'єднані з має шину даних, шину результату, чотири операпершою групою входів другого мультиплексора 12 ційних блока, три керуючих входа, три мультипле, виходи четвертого операційного блоку 6 з'єднані ксори, причому шина даних з'єднана з входами з другою групою входів другого мультиплексора першого і другого операційних блоків, виходи 12, виходи якого з'єднані з першою групою входів першого операційного блоку з'єднані з першою третього мультиплексора 11, виходи третього мугрупою входів першого мультиплексора, виходи льтиплексора 11 з'єднані з шиною результату 2, другого операційного блоку з'єднані з другою груперший керуючий вхід 7 з'єднаний з першим вхопою входів першого мультиплексора і другою грудом першого елемента НЕРІВНОЗНАЧНІСТЬ 13, пою входів третього мультиплексора, виходи пердругий керуючий вхід 8 з'єднаний з першим вхошого мультиплексора з'єднані з входами третього і дом другого елемента НЕРІВНОЗНАЧНІСТЬ 14, четвертого операційних блоків, виходи третього третій керуючий вхід 18 з'єднаний з першим вхоопераційного блоку з'єднані з першою групою входом третього елемента НЕРІВНОЗНАЧНІСТЬ 15, дів другого мультиплексора, виходи четвертого перший настрою-вальний вхід 16 з'єднаний з друопераційного блоку з'єднані з другою групою вхогим входом першого елемента дів другого мультиплексора , виходи якого з'єднані НЕРІВНОЗНАЧНІСТЬ 13, другий настроювальний з першою групою входів третього мультиплексора, вхід 17 з'єднаний з другим входом другого елемевиходи третього мультиплексора з'єднані з шиною нта НЕРІВНОЗНАЧНІСТЬ 14, третій настроювальрезультату, згідно з винаходом має у своєму скланий вхід 18 з'єднаний з другим входом третього ді три елементи НЕРІВНОЗНАЧНІСТЬ, три наелемента НЕРІВНОЗНАЧНІСТЬ 15, вихід першого строювальних входи, причому перший керуючий елемента НЕРІВНОЗНАЧНІСТЬ 13 з'єднаний з вхід з'єднаний з першим входом першого елеменкеруючим входом першого мультиплексора 10, та НЕРІВНОЗНАЧНІСТЬ, другий керуючий вхід вихід другого елемента НЕРІВНОЗНАЧНІСТЬ 14 з'єднаний з першим входом другого елемента з'єднаний з керуючим входом другого мультиплекНЕРІВНОЗНАЧНІСТЬ, третій керуючий вхід з'єдсора 12, вихід третього елемента наний з першим входом третього елемента НЕРІВНОЗНАЧНІСТЬ 15 з'єднаний з керуючим НЕРІВНОЗНАЧНІСТЬ, перший настроювальний входом третього мультиплексора 11 вхід з'єднаний з другим входом першого елемента НЕРІВНОЗНАЧНІСТЬ, другий настроювальний Працює пристрій обробки інформації таким вхід з'єднаний з другим входом другого елемента чином НЕРІВНОЗНАЧНІСТЬ, третій настроювальний вхід Позначимо функції, що реалізуються операз'єднаний з другим входом третього елемента ційними блоками 3, 4, 5, 6 ВІДПОВІДНО А, В, С, D, НЕРІВНОЗНАЧНІСТЬ, вихід першого елемента значення логічних змінних на входах 7, 8, 9 - Х7, НЕРІВНОЗНАЧНІСТЬ з'єднаний з керуючим вхоХ8, Х9, значення настроювальних сигналів 18, 16, дом першого мультиплексора, вихід другого еле17-Х18.Х16.Х17 мента НЕРІВНОЗНАЧНІСТЬ з'єднаний з керуючим В залежності від заданого режиму роботи привходом другого мультиплексора, вихід третього стрій реалізує типові (відносно перестановок та елемента НЕРІВНОЗНАЧНІСТЬ з'єднаний з керуінверсій змінних) алгоритми обробки інформації ючим входом третього мультиплексора для двох умовних операторів Настройки на реалізацію ВІДПОВІДНОГО типу приведені у таблиці Для Заявлений пристрій має новий склад елеменінверсії відповідної змінної потрібно на ВІДПОВІДНІ тів, та нову організацію взаємозв'язків між ними, настроювальні входи подати сигнал " 1 " тобто містить нову сукупність ознак, які забезпечують нові технічні властивості винаходу Техніч 53336 Настройка на реализацию Типовий алгоритм типа Х7 = А, Х9 = 0, Х8 = В, а e Х18 = 0 а = Х16Є А, Fi = a(A v В) е(С v D) р = Х17ЄВ Х7 = о,Х8 = А, Х9 = В, а Х1 3 = 0 = Х17Є А, F2 = а(АЄ(С V Х18 ев Р= V B) u Таким чином, пристрій реалізує більший клас типових алгоритмів, тобто має ширші функціональні можливості ТОВ "Міжнародний науковий комітет" вул Артема, 77, м Київ, 04050, Україна (044)236-47-24

Дивитися

Додаткова інформація

Назва патенту англійською

Universal algorithmic converter

Автори англійською

Chumachenko Ihor Volodymyrovych

Назва патенту російською

Универсальный алгоритмический преобразователь

Автори російською

Чумаченко Игорь Владимирович

МПК / Мітки

МПК: G06F 15/00, G06F 17/00

Мітки: універсальний, перетворювач, алгоритмічний

Код посилання

<a href="https://ua.patents.su/3-53336-universalnijj-algoritmichnijj-peretvoryuvach.html" target="_blank" rel="follow" title="База патентів України">Універсальний алгоритмічний перетворювач</a>

Подібні патенти