Є ще 1 сторінка.

Дивитися все сторінки або завантажити PDF файл.

Формула / Реферат

Параметризований формувач імпульсної послідовності, який містить: перший і другий реверсивні двійкові лічильники; перший і другий елементи АБО; перший і другий двовходові елементи І; інвертор; синхронний D-тригер зі входом асинхронної установки у нульовий стан; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора; при цьому перший лічильник, налагоджений на режим віднімання, має вхід подачі імпульсів синхронізації, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід налагодження на режим додавання/віднімання, вхід асинхронної установки у нульовий стан, вихід переповнювання; другий лічильник має вхід налагодження на режим додавання/віднімання, вхід подачі імпульсів синхронізації, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан, вихід переповнювання; вихід переповнювання першого лічильника, який утворює вихід формувача, з'єднано зі входом налагодження на режим додавання/віднімання другого лічильника, входом інвертора і входом першого елемента АБО, вихід якого з'єднано зі входом дозволу режиму паралельного завантаження першого лічильника; вихід переповнювання другого лічильника з'єднано з другим входом першого елемента АБО; загальна точка послідовно сполучених резистора і конденсатора з'єднано з інформаційним входом D-тригера, зі входами першого та другого елементів І; вихід D-тригера з'єднано зі входом другого елемента АБО, вихід якого з'єднано з другим входом другого елемента І, вихід якого з'єднано зі входами асинхронної установки лічильників у нульовий стан; другий вхід першого елемента І утворює вхід подачі імпульсів зупинки формування вихідних імпульсів; вихід першого елемента І з'єднано зі входом асинхронної установки D-тригера у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, утворюючи вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора; тактовий вхід D-тригера утворює вхід подачі імпульсів запуску; входи паралельного завантаження першого лічильника, утворюють входи налагодження формувача на задану тривалість вихідних імпульсів, який відрізняється тим, що введено третій і четвертий реверсивні двійкові лічильники, налагоджені на режим віднімання, які мають вхід подачі імпульсів синхронізації, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід налагодження на режим додавання/віднімання, вхід асинхронної установки у нульовий стан, вихід переповнювання; третій, четвертий, п'ятий, шостий і сьомий елементи АБО; третій і четвертий елементи І; елемент І-НІ; другий, третій, четвертий і п'ятий інвертори; структуру другого лічильника додано входом синхронної установки у нульовий стан; вихід переповнювання третього лічильника з'єднано з першим входом сьомого елемента АБО; вихід переповнювання четвертого лічильника з'єднано зі входом дозволу синхронного паралельного завантаження третього і четвертого лічильників, другим входом другого елемента АБО, входом четвертого інвертора, вихід якого з'єднано з другим входом сьомого елемента АБО, вихід якого з'єднано з першим входом четвертого елемента І; вихід нульового розряду першого лічильника з'єднано зі входом другого інвертора, вихід якого з'єднано з першим входом третього чотиривходового елемента АБО, другий, третій і четвертий входи якого відповідно з'єднано з виходами першого, другого і третього розрядів першого лічильника, вихід третього елемента АБО з'єднано з першим входом елемента І-НІ; вихід нульового розряду третього лічильника з'єднано зі входом третього інвертора, вихід якого з'єднано з першим входом четвертого чотиривходового елемента АБО, другий, третій і четвертий входи якого відповідно з'єднано з виходами першого, другого і третього розрядів третього лічильника, вихід третього елемента АБО з'єднано з другим входом елемента І-НІ, вихід якого з'єднано зі входом синхронної установки у нульовий стан другого лічильника, з другим входом четвертого елемента І, зі входом третього елемента І; вихід четвертого елемента І з'єднано зі входом дозволу режиму лічби четвертого лічильника і входом п'ятого інвертора, вихід якого з'єднано з третім входом першого елемента АБО, з першими входами п'ятого і шостого двовходових елементів АБО; другий вхід п'ятого елемента АБО з'єднано з виходом першого інвертора; другий вхід шостого елемента АБО з'єднано з виходом першого елемента АБО; вихід п'ятого елемента АБО з'єднано зі входом дозволу режиму лічби першого лічильника; вихід шостого елемента АБО з'єднано з другим входом третього елемента І, вихід якого з'єднано зі входом дозволу режиму лічби третього лічильника; входи паралельного завантаження третього лічильника, утворюють входи налагодження формувача на задану кількість імпульсів в пачці; входи паралельного завантаження четвертого лічильника, утворюють входи налагодження формувача на задану паузу між пачками вихідних імпульсів; тактові входи третього та четвертого лічильників з'єднано зі входом формувача; входи асинхронної установки у нульовий стан третього і четвертого лічильників з'єднано з виходом другого елемента АБО.

Текст

Реферат: Параметризований формувач імпульсної послідовності належить до автоматики, імпульсної, обчислювальної і вимірювальної техніки. Пристрій містить чотири лічильники, сім елементів АБО, елемент І-НІ, п'ять інверторів, чотири елементи І, ланцюжок, що складається з послідовно з'єднаного резистора і конденсатора, стартостопний пристрій, який містить синхронний Dтригер зі входом асинхронної установки у нульовий стан. Технічним результатом є розширення області застосування формувача і його функціональних можливостей. UA 106395 C2 (12) UA 106395 C2 UA 106395 C2 5 10 15 20 25 30 35 40 45 50 55 60 Параметризований формувач імпульсної послідовності належить до імпульсної техніки і призначено для формування періодичної послідовності пачок імпульсів типу меандр з програмованими параметрами, тобто тривалістю імпульсів, кількістю їх в пачці і паузи між пачками. Відомі формувачі, що містять кварцовий задаючий генератор, який працює в безперервному режимі, пристрій синхронізації і вихідний пристрій, що забезпечує формування необхідних імпульсів, часові параметри яких визначаються часовими параметрами імпульсів, що подаються на вхід (Тактовий генератор. Авторське свідоцтво СРСР № 307502. - Бюлетень винаходів. № 20, 1971; Тактовий генератор. Авторське свідоцтво СРСР № 354544. - Бюлетень винаходів. № 30, 1972). Недолік відомих пристроїв - обмежені функціональні можливості, обумовлені налагоджуванням на фіксований режим часових параметрів вихідних імпульсів. Найбільш близьким за технічною суттю і результатом, що досягається, є параметризований формувач імпульсної послідовності (патент України на корисну модель № 67299, бюл. № 3, 2012), який містить: перший і другий реверсивні двійкові лічильники; перший і другий елементи АБО; перший і другий двовходові елементи І; інвертор; синхронний D-тригер зі входом асинхронної установки у нульовий стан; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора; при цьому перший лічильник, налагоджений на режим віднімання, має вхід подачі імпульсів синхронізації, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід налагодження на режим підсумовування/віднімання, вхід асинхронної установки у нульовий стан, вихід переповнювання; другий лічильник має вхід налагодження на режим підсумовування/віднімання, вхід подачі імпульсів синхронізації, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан, вихід переповнювання; вихід переповнювання першого лічильника, який утворює вихід формувача, з'єднано зі входом налагодження на режим підсумовування/віднімання другого лічильника, входом інвертора і входом першого елемента АБО, вихід якого з'єднано зі входом дозволу режиму паралельного завантаження першого лічильника; вихід переповнювання другого лічильника з'єднано з другим входом першого елемента АБО; загальна точка послідовно сполучених резистора і конденсатора з'єднано з інформаційним входом D-тригера, зі входами першого та другого елементів І; вихід D-тригера з'єднано зі входом другого елемента АБО, вихід якого з'єднано з другим входом другого елемента І, вихід якого з'єднано зі входами асинхронної установки лічильників у нульовий стан; другий вхід першого елемента І утворює вхід подачі імпульсів зупинки формування вихідних імпульсів; вихід першого елемента І з'єднано зі входом асинхронної установки D-тригера у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, утворюючи вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора; тактовий вхід D-тригера утворює вхід подачі імпульсів запуску; входи паралельного завантаження першого лічильника, утворюють входи налагодження формувача на задану тривалість вихідних імпульсів. Недолік відомого пристрою - обмежені функціональні можливості. В основу патенту поставлено задачу удосконалення параметризованого формувача імпульсної послідовності пачок імпульсів типу меандр з програмованою тривалістю, кількістю імпульсів в пачці і паузи між пачками шляхом введення нового складу елементів і нової організації взаємних з'єднань між ними. Поставлена задача вирішується тим, що в параметризований формувач імпульсної послідовності, який містить: перший і другий реверсивні двійкові лічильники; перший і другий елементи АБО; перший і другий двовходові елементи І; інвертор; синхронний D-тригер зі входом асинхронної установки у нульовий стан; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора; при цьому перший лічильник, налагоджений на режим віднімання, має вхід подачі імпульсів синхронізації, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід налагодження на режим додавання/віднімання, вхід асинхронної установки у нульовий стан, вихід переповнювання; другий лічильник має вхід налагодження на режим додавання/віднімання, вхід подачі імпульсів синхронізації, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан, вихід переповнювання; вихід переповнювання першого лічильника, який утворює вихід формувача, з'єднано зі входом налагодження на режим підсумовування/віднімання другого лічильника, входом інвертора і входом першого елемента АБО, вихід якого з'єднано зі входом дозволу режиму паралельного завантаження першого лічильника; вихід переповнювання другого лічильника з'єднано з другим входом першого елемента АБО; загальна точка послідовно сполучених резистора і конденсатора з'єднана з інформаційним входом D-тригера, зі входами першого та другого елементів І; вихід D-тригера 1 UA 106395 C2 5 10 15 20 25 30 35 40 45 50 55 60 з'єднано зі входом другого елемента АБО, вихід якого з'єднано з другим входом другого елемента І, вихід якого з'єднано зі входами асинхронної установки лічильників у нульовий стан; другий вхід першого елемента І утворює вхід подачі імпульсів зупинки формування вихідних імпульсів; вихід першого елемента І з'єднано зі входом асинхронної установки D-тригера у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, утворюючи вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора; тактовий вхід D-тригера утворює вхід подачі імпульсів запуску; входи паралельного завантаження першого лічильника, утворюють входи налагодження формувача на задану тривалість вихідних імпульсів, відповідно до виноходу, введено третій і четвертий реверсивні двійкові лічильники, налагоджені на режим віднімання, які мають вхід подачі імпульсів синхронізації, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід налагодження на режим додавання/віднімання, вхід асинхронної установки у нульовий стан, вихід переповнювання; третій, четвертий, п'ятий, шостий і сьомий елементи АБО; третій і четвертий елементи І; елемент І-НІ; другий, третій, четвертий і п'ятий інвертори; структуру другого лічильника додано входом синхронної установки у нульовий стан; вихід переповнювання третього лічильника з'єднано з першим входом сьомого елемента АБО; вихід переповнювання четвертого лічильника з'єднано зі входом дозволу синхронного паралельного завантаження третього і четвертого лічильників, другим входом другого елемента АБО, входом четвертого інвертора, вихід якого з'єднано з другим входом сьомого елемента АБО, вихід якого з'єднано з першим входом четвертого елемента І; вихід нульового розряду першого лічильника з'єднано зі входом другого інвертора, вихід якого з'єднано з першим входом третього чотиривходового елемента АБО, другий, третій і четвертий входи якого відповідно з'єднано з виходами першого, другого і третього розрядів першого лічильника, вихід третього елемента АБО з'єднано з першим входом елемента І-НІ; вихід нульового розряду третього лічильника з'єднано зі входом третього інвертора, вихід якого з'єднано з першим входом четвертого чотиривходового елемента АБО, другий, третій і четвертий входи якого відповідно з'єднано з виходами першого, другого і третього розрядів третього лічильника, вихід третього елемента АБО з'єднано з другим входом елемента І-НІ, вихід якого з'єднано зі входом синхронної установки у нульовий стан другого лічильника, з другим входом четвертого елемента І, зі входом третього елемента І; вихід четвертого елемента І з'єднано зі входом дозволу режиму лічби четвертого лічильника і входом п'ятого інвертора, вихід якого з'єднано з третім входом першого елемента АБО, з першими входами п'ятого і шостого двох входових елементів АБО; другий вхід п'ятого елемента АБО з'єднано з виходом першого інвертора; другий вхід шостого елемента АБО з'єднано з виходом першого елемента АБО; вихід п'ятого елемента АБО з'єднано зі входом дозволу режиму лічби першого лічильника; вихід шостого елемента АБО з'єднано з другим входом третього елемента І, вихід якого з'єднано зі входом дозволу режиму лічби третього лічильника; входи паралельногозавантаження третього лічильника, утворюють входи налагодження формувача на задану кількість імпульсів в пачці; входи паралельного завантаження четвертого лічильника, утворюють входи налагодження формувача на задану паузу між пачками вихідних імпульсів; тактові входи третього та четвертого лічильників з'єднано зі входом формувача; входи асинхронної установки у нульовий стан третього і четвертого лічильників з'єднано з виходом другого елемента АБО. Заявлений формувач має новий склад елементів і нову організацію взаємозв'язків між ними, тобто містить нову сукупність ознак, які забезпечують нові технічні властивості. Технічний результат, як наслідок цих властивостей - розширення області застосування формувача і функціональних можливостей за рахунок забезпечення формування періодичної послідовності пачок імпульсів типа меандр з програмованою тривалістю, кількістю імпульсів в пачці і паузи між пачками. На фіг. 1 приведена схема формувача. Формувач містить: перший (1), другий (2), третій (11) і четвертий (12) реверсивні двійкові лічильники; синхронний D-тригер 7 зі входом R асинхронної установки у нульовий стан; ланцюжок, що складається з послідовно з'єднаних резистора 5 і конденсатора 6; перший (4), другий (10),третій (13), четвертий (15), п'ятий (17), шостий (18) і сьомий (20) елементи АБО; перший (8), другий (9), третій (19) і четвертий (21) елементи І; елемент І-НІ 22; перший (3), другий (14), третій (16), четвертий(21) і п'ятий (24) інвертори; ланцюжок, що складається з послідовно з'єднаних резистора 5 і конденсатора 6. Лічильники 1, 11, 12, налагоджені на режим віднімання, мають вхід подачі тактових імпульсів С, вхід налагодження на режим додавання/віднімання U, вхід дозволу синхронного паралельного завантаження L і входи подачі даних D0-D3, вхід дозволу режиму лічби Р0, вхід 2 UA 106395 C2 5 10 15 20 25 30 35 40 45 50 55 60 асинхронної установки у нульовий стан R, вихід переповнювання Р4. Лічильник 2 має вхід U налагодження на режим підсумовування/віднімання, вхід подачі тактових імпульсів С, вхід дозволу режиму лічби Р0, вхід синхронної SR і асинхронної AR установки у нульовий стан, вихід переповнювання Р4. Загальна точка послідовно сполучених резистора 5 і конденсатора 6 сполучена з інформаційним входом D тригера 7, з одним входом елемента 8 і з одним входом елемента 9, другий вхід елемента 8 утворює вхід подачі імпульсів зупинки (Stop) формування вихідних імпульсів, вихід елемента 8 з'єднано зі входом асинхронної установки D-тригера 7 у нульовий стан. Другий вхід елемента 9 з'єднано з виходом елемента 10, перший вхід якого з'єднано з виходом тригера 7. Вихід елемента 9 з'єднано з входами асинхронної установки у нульовий стан лічильників 1, 2, 11, 12. Тактовий вхід С тригера 7 утворює вхід подачі імпульсів запуску (Start) формування вихідних імпульсів. Входи D3D2D1D0 паралельного завантаження лічильника 1 утворюють входи b3b2b1b0 налагодження формувача на задану тривалість вихідної імпульсної послідовності. Входи D3D2D1D0 лічильника 11 утворюють входи n3n2n1n0 налагодження формувача на задану кількість імпульсів в пачці. Входи D3D2D1D0 лічильника 12 утворюють входи р3р2р1р0 налагодження формувача на задану тривалість паузи між пачками. Тактові входи С лічильників 1, 2, 11, 12 з'єднані між собою, утворюючи вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора. Вихід переповнювання лічильника 1, який утворює вихід F формувача, з'єднано з першим входом елемента 4, входом інвертора 3 і входом налагодження на режим підсумовування/віднімання U лічильника 2. Вихід переповнювання Р4 лічильника 2 з'єднано з другим входом елемента 4, вихід якого поєднаний зі входом L дозволу режиму синхронного паралельного завантаження лічильника 1. Вихід переповнювання Р4 лічильника 11 з'єднано з першим входом елемента АБО 20. Вихід переповнювання лічильника 12 з'єднано зі входом L дозволу синхронного паралельного завантаження лічильників 11, 12, другим входом елемента АБО 10, входом інвертора 4, вихід якого з'єднано з другим входом елемента АБО 20, вихід якого з'єднано з першим входом елемента І 21. Вихід нульового розряду Q0 лічильника 1 з'єднано зі входом інвертора 14, вихід якого з'єднано з першим входом чотирьох входового елемента АБО 13, другий, третій і четвертий входи якого відповідно з'єднано з виходами Q1, Q2 і Q3 лічильника 1, вихід елемента АБО 13 з'єднано з першим входом елемента І-НІ 22. Вихід нульового розряду Q0 лічильника 11 з'єднано зі входом інвертора 16, вихід якого з'єднано з першим входом чотиривходового елемента АБО 15, другий, третій і четвертий входи якого відповідно з'єднано з виходами Q1, Q2 іQ3 лічильника 11, вихід елемента АБО 15 з'єднано з другим входом елемента I-НІ 22, вихід якого з'єднано зі входом SR синхронної установки у нульовий стан лічильника 2, з другим входом елемента І 21, зі входом елемента І 19. Вихід елемента І 21 з'єднано зі входом Р0 дозволу режиму лічби лічильника 12 і входом інвертора 24, вихід якого з'єднано, з третім входом першого елемента АБО, з першими входами двовходових елементів АБО 17, 18. Другий вхід елемента АБО 17 з'єднано з виходом інвертора 3. Другий вхід елемента АБО 18 з'єднано з виходом елемента АБО 4. Вихід п'ятого елемента АБО 17 з'єднано зі входом дозволу режиму лічби/лічильника 1. Вихід елемента АБО 18 з'єднано з другим входом третього елемента І 19, вихід якого з'єднано зі входом дозволу режиму лічби лічильника 11. Працює формувач в наступній послідовності. Наявність ланцюжка, що складається із поєднаних послідовно резистора 5 і конденсатора 6, підключеного до шини живлячої напруги +Е, при включенні джерела живлення протягом деякого інтервалу часу формує рівень логічного нуля на входах елементів 8 та 9, забезпечуючи формування рівня логічного нуля на їхніх виходах, приєднаних до входів R асинхронної установки в нульовий стан відповідно D-тригера 7 і лічильників 1, 2, 11, 12. Після закінчення перехідного процесу, пов'язаного з включенням джерела живлення D-тригер 7 і лічильники переходять у нульовий стан, формуючи рівень логічного нуля відповідно на виході Q тригера 7 і на виходах переповнювання Р4 лічильників, що веде до формування рівня логічного нуля на виході елемента АБО 10, який з'єднано зі входом елемента І 9, що забезпечує підтвердження (блокування) рівня логічного нуля на його виході, і по закінченню перехідного процесу, пов'язаного із зарядом конденсатора 6, що забезпечує рівень логічного нуля на входах R асинхронної установки лічильників у нульовий стан. Оскільки режим асинхронної установки лічильників у нульовий стан має пріоритет по відношенню до всіх останніх режимів, доти, поки на вході елемента 9 (а отже і на його виході) зберігатиметься рівень логічного нуля, нульовий стан лічильників залишатиметься незмінним. 3 UA 106395 C2 5 10 15 20 25 30 35 40 45 50 55 60 Під час вступу імпульсу запуску (Start) на тактовий вхід С тригера 7 по його фронту тригер переходить в одиничний стан (Q=1), формуючи рівень логічної одиниці на виході елемента АБО 10, а отже на вході та виході елемента І 9, що забезпечує рівень логічної одиниці на входах R лічильників знімаючи блокування. На входи елемента 4 і далі на вхід дозволу режиму завантаження лічильника 1 надходить нульове значення сигналу з виходу переповнювання Р4 лічильників 1, 2, готуючи лічильник 1 до прийому інформації зі входів D0-D3, нульовий сигнал з виходу переповнювання лічильника 1, який надходить на вхід налагодження на режим додавання/віднімання U лічильника 2 підтримує його в режимі віднімання, а нульовий сигнал з виходу переповнювання лічильника 12 надходить на вхід дозволу режиму завантаження лічильників 11, 12, теж готуючи їх до прийому інформації з їх входів D0-D3. І тоді під час вступу першого (після закінчення перехідного процесу, пов'язаного із зняттям блокування) тактового імпульсу С по його фронту відбувається паралельне завантаження лічильників 1, 11, 12 значеннями сигналів, що подаються на їх відповідні входи D0-D3, і зменшення на одиницю змісту лічильника 2, тобто лічильник 1 переходить у стан B=b3b2b1b0, лічильник 2-у стан (0-1), тобто 1111, лічильник 11-у стан N=n3n2n1n0, лічильник 12-у стан Р=р3р2р1р0. У результаті цього переходу сигнал на виході переповнювання лічильників 1, 11, 12 дорівнює рівню логічної одиниці, що веде до заборони режиму синхронного паралельного завантаження і дозволу режиму лічби лічильника 1 і до переходу лічильника 2 у режим додавання, а лічильників 11, 12 у режим зберігання. І тоді під час вступу наступного тактового імпульсів, зміст лічильника 1 зменшуватиметься на одиницю, а вміст лічильника 2 збільшується на одиницю, зміст лічильників 11, 12 залишається незмінним. Під час вступу подальших тактових імпульсів, зміст лічильників 11, 12 залишається незмінним, зміст лічильника 1 зменшуватися на одиницю, а зміст лічильника 2 збільшується на одиницю до тих пір, поки зміст лічильника 1 не стане рівним 0. У результаті цього переходу лічильник 1 перейде у режим зберігання, а лічильник 2-у режим віднімання. Під час вступу подальших тактових імпульсів, зміст лічильників 1, 11, 12 буде залишатися незмінним, а зміст лічильника 2 буде зменшуватися на одиницю доти, поки зміст лічильника 2 не стане рівним 0. У результаті цього лічильник 1 знову переходить у режим завантаження, лічильник 2 залишиться у режимі віднімання, лічильник 11 також переходить у режим віднімання, а лічильник 12 залишається у режимі зберігання. Надалі процеси повторюються доти, поки зміст лічильників 1, 11 не стане рівним одиниці. У результаті цього формується одиничне значення на виходах елементів АБО 13, 15, що веде до формування нульового значення на виходи елемента І-НІ і переходу лічильника 2 у режим синхронної установки нуля, лічильників 11, 12, у режим лічби, і тоді під час вступу наступного тактового імпульсу, лічильники 1, 2, 11 переходять у нульовий стан, а зміст лічильника 12 зменшиться на одиницю. Під час вступу подальших тактових імпульсів нульовий стан лічильників 1, 2, 11 буде залишатися незмінним, а зміст лічильника 12 буде зменшуватиметься на одиницю доти, поки його зміст не стане рівним 0, тобто формувач повернеться в початковий стан. Під час вступу подальших тактових імпульсів процеси повторюються. Таким чином, після закінчення перехідного процесу, пов'язаного із зняттям блокування, під час вступу на вхід С формувача періодичної послідовності імпульсів з періодом Т на виході переповнення лічильника 1 генерується періодична послідовність пачок імпульсів типу меандр з програмованими параметрами, тобто тривалістю імпульсів, кількістю їх в пачці і паузи між пачками, кратних періоду вхідних імпульсів, параметри яких (тривалість імпульсу - tи, тривалість паузи між пачками - tп, кількість імпульсів в пачці n) визначаються значенням управляючих слів B=b3b2b1b0, P=p3р2р1р0, N=n3n2n1n0: tи=BT, tп=PT, n=N. Зупинка процесу формування вихідної послідовності імпульсів здійснюється подачею імпульсу, відповідного рівню логічного нуля, на вхід зупинки (Stop), який формує активний рівень сигналу на вході R асинхронної установки D-тригера 5, що призводить до переходу його у нульовий стан (Q=0). Імпульс Stop, як правило, асинхронний по відношенню до імпульсів зовнішнього генератора і до стану лічильників. Якщо у момент вступу тактового імпульсу лічильник 12 знаходитиметься у нульовому стані, то при переході D-тригера 5 у нульовий стан на входах елемента АБО 10 і його виході буде сформований рівень логічного 0, обумовлюючи рівень логічного нуля на вході та виході елемента І 9, що призведе до припинення процесу генерації. Якщо у момент вступу лічильник 12 знаходитиметься у стані, відмінному від нульового, яке характеризується рівнем логічної одиниці на виході переповнення, з'єднаного зі входом елемента АБО 10, обумовлюючи рівень логічної одиниці на його виході, приєднаного до входу елемента І 9, на другому вході цього елемента також рівень логічної одиниці, визначуваний 4 UA 106395 C2 5 10 15 20 25 30 35 40 45 50 55 60 напругою на конденсаторі 4, який зарядився при включенні джерела живлення, то на виході елемента І 9, а отже, і на входах R лічильників буде рівень логічної одиниці. Звідси витікає, що у момент вступу імпульсу припинення генерації не станеться, обумовлюючи тим самим запобігання спотворенню вихідній послідовності. І тільки зі вступом подальших тактових імпульсів, коли відбуватиметься перехід лічильника 12 у нульовий стан, на виході елемента АБО 10 буде сформований рівень логічного 0, обумовлюючи рівень 0 на вході та виході елемента І 9, що приведе до блокування нульового стану лічильників, а отже, до припинення процесу генерації. Зі вступом наступного імпульсу запуску усі процеси повторюються. На фіг. 2 приведений граф переходів формувача, що складається з двох кілець: перше (нижнє кільце) - граф переходів лічильника 1, друге кільце - граф переходів лічильника 2, третє кільце - граф переходів лічильника 11, четверте кільце - граф переходів лічильника 12 із загальною вершиною, відповідною нульовому стану лічильників, а на фіг. 3 - епюри, що ілюструють роботу для варіанта налагодження В=4, N=3, Р=7, визначаючого параметри вихідної періодичної послідовності імпульсів - tи=4Т, tп=7Т, n=3. На відміну від відомого пристрою, формування періодичної послідовності пачок імпульсів типа меандр з програмованими параметрами, тобто тривалістю імпульсів, кількістю їх в пачці і паузи між пачками розширює область застосування формувача і його функціональні можливості. ФОРМУЛА ВИНАХОДУ Параметризований формувач імпульсної послідовності, який містить: перший і другий реверсивні двійкові лічильники; перший і другий елементи АБО; перший і другий двовходові елементи І; інвертор; синхронний D-тригер зі входом асинхронної установки у нульовий стан; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора; при цьому перший лічильник, налагоджений на режим віднімання, має вхід подачі імпульсів синхронізації, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід налагодження на режим додавання/віднімання, вхід асинхронної установки у нульовий стан, вихід переповнювання; другий лічильник має вхід налагодження на режим додавання/віднімання, вхід подачі імпульсів синхронізації, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан, вихід переповнювання; вихід переповнювання першого лічильника, який утворює вихід формувача, з'єднано зі входом налагодження на режим додавання/віднімання другого лічильника, входом інвертора і входом першого елемента АБО, вихід якого з'єднано зі входом дозволу режиму паралельного завантаження першого лічильника; вихід переповнювання другого лічильника з'єднано з другим входом першого елемента АБО; загальна точка послідовно сполучених резистора і конденсатора з'єднано з інформаційним входом D-тригера, зі входами першого та другого елементів І; вихід D-тригера з'єднано зі входом другого елемента АБО, вихід якого з'єднано з другим входом другого елемента І, вихід якого з'єднано зі входами асинхронної установки лічильників у нульовий стан; другий вхід першого елемента І утворює вхід подачі імпульсів зупинки формування вихідних імпульсів; вихід першого елемента І з'єднано зі входом асинхронної установки D-тригера у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, утворюючи вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора; тактовий вхід D-тригера утворює вхід подачі імпульсів запуску; входи паралельного завантаження першого лічильника, утворюють входи налагодження формувача на задану тривалість вихідних імпульсів, який відрізняється тим, що введено третій і четвертий реверсивні двійкові лічильники, налагоджені на режим віднімання, які мають вхід подачі імпульсів синхронізації, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід налагодження на режим додавання/віднімання, вхід асинхронної установки у нульовий стан, вихід переповнювання; третій, четвертий, п'ятий, шостий і сьомий елементи АБО; третій і четвертий елементи І; елемент І-НІ; другий, третій, четвертий і п'ятий інвертори; структуру другого лічильника додано входом синхронної установки у нульовий стан; вихід переповнювання третього лічильника з'єднано з першим входом сьомого елемента АБО; вихід переповнювання четвертого лічильника з'єднано зі входом дозволу синхронного паралельного завантаження третього і четвертого лічильників, другим входом другого елемента АБО, входом четвертого інвертора, вихід якого з'єднано з другим входом сьомого елемента АБО, вихід якого з'єднано з першим входом четвертого елемента І; вихід нульового розряду першого лічильника з'єднано зі входом другого інвертора, вихід якого з'єднано з першим входом третього чотиривходового елемента АБО, другий, третій і четвертий входи якого відповідно з'єднано з виходами першого, другого і 5 UA 106395 C2 5 10 15 20 третього розрядів першого лічильника, вихід третього елемента АБО з'єднано з першим входом елемента І-НІ; вихід нульового розряду третього лічильника з'єднано зі входом третього інвертора, вихід якого з'єднано з першим входом четвертого чотиривходового елемента АБО, другий, третій і четвертий входи якого відповідно з'єднано з виходами першого, другого і третього розрядів третього лічильника, вихід третього елемента АБО з'єднано з другим входом елемента І-НІ, вихід якого з'єднано зі входом синхронної установки у нульовий стан другого лічильника, з другим входом четвертого елемента І, зі входом третього елемента І; вихід четвертого елемента І з'єднано зі входом дозволу режиму лічби четвертого лічильника і входом п'ятого інвертора, вихід якого з'єднано з третім входом першого елемента АБО, з першими входами п'ятого і шостого двовходових елементів АБО; другий вхід п'ятого елемента АБО з'єднано з виходом першого інвертора; другий вхід шостого елемента АБО з'єднано з виходом першого елемента АБО; вихід п'ятого елемента АБО з'єднано зі входом дозволу режиму лічби першого лічильника; вихід шостого елемента АБО з'єднано з другим входом третього елемента І, вихід якого з'єднано зі входом дозволу режиму лічби третього лічильника; входи паралельного завантаження третього лічильника, утворюють входи налагодження формувача на задану кількість імпульсів в пачці; входи паралельного завантаження четвертого лічильника, утворюють входи налагодження формувача на задану паузу між пачками вихідних імпульсів; тактові входи третього та четвертого лічильників з'єднано зі входом формувача; входи асинхронної установки у нульовий стан третього і четвертого лічильників з'єднано з виходом другого елемента АБО. 6 UA 106395 C2 Фіг.3 Комп’ютерна верстка Д. Шеверун Державна служба інтелектуальної власності України, вул. Урицького, 45, м. Київ, МСП, 03680, Україна ДП “Український інститут промислової власності”, вул. Глазунова, 1, м. Київ – 42, 01601 7

Дивитися

Додаткова інформація

Автори англійською

Korobkov Mykola Hryhorovych, Korobkova Olena Mykolaivna, Rubanov Vasyl Hryhorovych, Kharchenko Viacheslav Serhiiovych

Автори російською

Коробков Николай Григорьевич, Коробкова Елена Николаевна, Рубанов Василий Григорьевич, Харченко Вячеслав Сергеевич

МПК / Мітки

МПК: H03K 3/78

Мітки: формувач, параметризований, імпульсної, послідовності

Код посилання

<a href="https://ua.patents.su/9-106395-parametrizovanijj-formuvach-impulsno-poslidovnosti.html" target="_blank" rel="follow" title="База патентів України">Параметризований формувач імпульсної послідовності</a>

Подібні патенти