Є ще 7 сторінок.

Дивитися все сторінки або завантажити PDF файл.

Формула / Реферат

1. Інформаційно-діагностичний комплекс, що містить дешифратор, який відрізняється тим, що в нього введено мікропроцесор, підсистеми моніторингу і вводу аналогової інформації, підсистеми моніторингу і вводу дискретної інформації, приймач GPS, таймер, запам'ятовуючий пристрій, ключі, дешифратор, блоки гальванічної розв'язки, чотирипортовий модуль і блок запуску системи захисту, причому вихід шини адреси першого порту мікропроцесора підключений до входу адреси першого дешифратора, виходи якого підключені до управляючих входів відповідних ключів, підключених своїми входами через перший блок гальванічної розв'язки до виходу послідовного порту мікропроцесора, вхід якого з'єднаний через другий блок гальванічної розв'язки з виходами підсистем моніторингу і вводу аналогової інформації, підсистем моніторингу і вводу дискретної інформації і блока запуску системи захисту, вихід шини адреси другого порту мікропроцесора підключений до входу адреси другого дешифратора, чотирипортового модуля, приймача GPS, таймера, запам'ятовуючого пристрою, виходи запису та читання мікропроцесора підключені до входів запису і читання чотирипортового модуля, приймача GPS, таймера, запам'ятовуючого пристрою, шини даних яких підключені до виходу шини даних третього порту мікропроцесора, підключеного стробуючим виходом до стробуючого входу першого дешифратора, входи вибору кристала чотирипортового модуля, приймача GPS, таймера, запам'ятовуючого пристрою підключені до відповідних виходів другого дешифратора, вихід кожного S-го (S=1, 2,…f) ключа з'єднаний з входом S-ї підсистеми моніторингу і вводу аналогової інформації, вихід кожного j-гo ключа (j=f+1, f+2,…m) з'єднаний з входом j-ї підсистеми моніторингу і вводу дискретної інформації, а вхід блока запуску системи захисту підключений до виходу (m+1)-го ключа.

2. Інформаційно-діагностичний комплекс за п. 1, який відрізняється тим, що кожна підсистема моніторингу і вводу аналогової інформації містить блок пам'яті, шифратор, чотирипортовий модуль інтерфейсу, мікропроцесор, таймер, ключі, датчики аварій, регістр, дешифратори, приймач сигналів часу, аналого-цифровий перетворювач, формувачі аналогових сигналів, формувач управляючих сигналів захисту, формувач сигналів початку аварії, причому вихід шини адреси першого порту мікропроцесора підключений f-старшими розрядами до входу адреси першого дешифратора і (n-f)-молодшими розрядами до входу адреси другого дешифратора, стробуючі входи яких об'єднані і підключені до сорбуючого виходу мікропроцесора, ключі і датчики аварій виконані у вигляді матриці (2fx2n-f), перші управляючі входи кожного і-го (і=1, 2,…2f) стовпця ключів і датчики аварій матриці підключені до і-го виходу першого дешифратора, другі управляючі входи кожної j-ї (j=1, 2,…2n-f) строчки матриці ключів і датчики аварій підключені до j-гo виходу другого дешифратора, вихід кожного ijго ключа матриці з′єднаний з входом ijго датчика аварій матриці і підключений через j-й формувач аналогових сигналів до j-го входу аналого-цифрового перетворювача, вхід шини даних якого підключений до виходу шини даних другого порту мікропроцесора і шини даних приймача сигналів часу, таймера, формувача управляючих сигналів захисту, чотирипортового модуля інтерфейсу, формувача сигналів початку аварії, шифратора, кожний ij-й вхід якого з'єднаний з ij-м виходом ijго датчика аварій, шина адреси третього порту мікропроцесора підключена s-старшими розрядами до шини адреси третього дешифратора і (n-s)-молодшими розрядами до шини адреси приймача сигналів часу, таймера, формувача управляючих сигналів захисту, чотирипортового модуля інтерфейсу, формувача сигналів початку аварії, аналого-цифрового перетворювача і регістра, вихід якого з'єднаний з входом адреси блока пам′яті, виходи третього дешифратора підключені до відповідних входів вибору кристала приймача сигналів часу, таймера, формувача управляючих сигналів захисту, чотирипортового модуля інтерфейсу, формувача сигналів початку аварії, аналого-цифрового перетворювача, регістра і блока пам'яті, входи запису і читання якого з'єднані відповідно з виходами запису і читання мікропроцесора, приймача сигналів часу, таймера, формувача управляючих сигналів захисту, чотирипортового модуля інтерфейсу, формувача сигналів початку аварії, аналого-цифрового перетворювача і регістра, а інформаційні входи ключів є відповідними інформаційними входами підсистеми, виходами якої є виходи чотирипортового модуля інтерфейсу.

3. Інформаційно-діагностичний комплекс за пп. 1, 2, який відрізняється тим, що кожна підсистема моніторингу і вводу дискретної інформації містить шифратор, чотирипортовий модуль, мікропроцесор, таймер, ключі, запам'ятовуючий пристрій, два дешифратори, приймач сигналів часу, причому вихід шини адреси першого порту мікропроцесора підключений f-старшими розрядами до входу адреси першого дешифратора і (n-f)-молодшими розрядами до входу адреси другого дешифратора, стробуючі входи яких об'єднані і підключені до сорбуючого виходу мікропроцесора, ключі виконані у вигляді матриці (nx(n-f)), перші управляючі входи кожного і-го (і=1, 2,… f) стовпця ключів матриці підключені до і-го виходу першого дешифратора, другі управляючі входи кожної j-ї (j=1, 2,… (n-f)) строчки матриці ключів підключені до j-гo виходу другого дешифратора, виходи ключів з'єднані з відповідними входами шифратора, підключеного своїм виходом з входом шини даних запам'ятовуючого пристрою, таймера, чотирипортового модуля, приймача сигналів часу і виходом шини даних другого порту мікропроцесора, шина адреси третього порту мікропроцесора підключена s-старшими розрядами до шини адреси третього дешифратора і (m-s)-молодшими розрядами до шини адреси таймера, чотирипортового модуля, запам'ятовуючого пристрою, приймача сигналів часу, виходи третього дешифратора підключені до відповідних входів вибору кристала таймера, чотирипортового модуля, запам'ятовуючого пристрою, приймача сигналів часу, входи запису і читання якого з'єднані відповідно з виходами запису і читання мікропроцесора і входами запису і читання чотирипортового модуля, запам'ятовуючого пристрою, таймера, інформаційні входи ключів є відповідними інформаційними входами підсистеми, а виходами її є виходи чотирипортового модуля.

Текст

Реферат: Інформаційно-діагностичний комплекс містить дешифратор, мікропроцесор, підсистеми моніторингу і вводу аналогової інформації, підсистеми моніторингу і вводу дискретної інформації, приймач GPS, таймер, запам'ятовуючий пристрій, ключі, дешифратор, блоки гальванічної розв'язки, чотирипортовий модуль і блок запуску системи захисту, причому вихід шини адреси першого порту мікропроцесора підключений до входу адреси першого дешифратора, виходи якого підключені до управляючих входів відповідних ключів, підключених своїми входами через перший блок гальванічної розв'язки до виходу послідовного порту мікропроцесора, вхід якого з'єднаний через другий блок гальванічної розв'язки з виходами підсистем моніторингу і вводу аналогової інформації, підсистем моніторингу і вводу дискретної інформації і блок запуску системи захисту, вихід шини адреси другого порту мікропроцесора підключений до входу адреси другого дешифратора, чотирипортового модуля, приймача GPS, таймера, запам'ятовуючого пристрою, виходи запису та читання мікропроцесора підключені до входів запису і читання чотирипортового модуля, приймача GPS, таймера, запам'ятовуючого пристрою, шини даних яких підключені до виходу шини даних третього порту мікропроцесора, підключеного стробуючим виходом до стробуючого входу першого дешифратора, входи вибору кристала чотирипортового модуля, приймача GPS, таймера, запам'ятовуючого пристрою підключені до відповідних виходів другого дешифратора, вихід кожного S-го (S=1, 2,…f) ключа з'єднаний з входом S-ї підсистеми моніторингу і вводу аналогової інформації, вихід кожного j-гo ключа (j=f+1, f+2,…m) з'єднаний з входом j-ї підсистеми моніторингу і вводу дискретної інформації, а вхід блока запуску системи захисту підключений до виходу (m+1)-го ключа. UA 88652 U (54) ІНФОРМАЦІЙНО-ДІАГНОСТИЧНИЙ КОМПЛЕКС РЕГІНА UA 88652 U UA 88652 U 5 10 15 20 25 30 35 40 45 50 55 60 Корисна модель належить до області обчислювальної техніки, автоматики та вимірювальної техніки і може бути використана для моніторингу силових електричних мереж, що забезпечують постачання електроенергії, для проведення безперервного моніторингу параметрів режимів функціонування електричних систем, реєстрації доаварійних, аварійних і післяаварійних режимів синхронно за часом та роботою системи захисту, а також визначення відстані до місця аварії і формування файлів аварійної інформації та передачі її на всі рівні управління. Відомим пристроєм [1] є автоматизована система параметричного контролю, яка містить блок пам'яті, схему порівняння, елементи АБО, генератор імпульсів, параметричні датчики, тригери, пороговий елемент, схеми порівняння і елемент затримки, причому вхід сигналу кінця вимірювання з'єднаний з входами скидання тригерів, виходи яких з'єднані з входами порогового елемента, вихід якого з'єднаний з інформаційним виходом, а група виходів блока пам'яті з'єднана з групою входів схеми порівняння, підключеної своїми виходами з входами елементів АБО. Недоліком даного пристрою є обмежені функціональні можливості, в зв'язку з тим, що в відомому пристрої не виконуються функції моніторингу та реєстрації аналогової і дискретної інформації доаварійних, аварійних та післяаварійних режимів силових мереж постачання електроенергії. Відомим пристроєм [2] є інформаційно-вимірювальна система, яка містить лічильник, аналого-цифровий перетворювач, регістри, дешифратор, блок гальванічної розв'язки і електронно-обчислювальну машину, інформаційний вхід якої підключений до інформаційного входу дешифратора, а вихід аналого-цифрового перетворювача з'єднаний з інформаційним входом першого та другого регістрів. Недоліком даного пристрою є обмежені функціональні можливості, в зв'язку з тим, що в відомому пристрої не виконуються функції безперервного моніторингу параметрів режимів функціонування силових електричних систем постачання електроенергії, а ідентифікації аварійних режимів. Найбільш близьким аналогом є цифрова система керування [3], що складається зі схеми керування, багаторозрядного цифрового лічильного каналу, групи схем диз′юнкторів і чотирьох груп схем І, причому вихід групи схем диз′юнкторів з'єднаний з входами дешифратора, а вихід першої і другої груп схем І з'єднані з нульовими входами розрядів першого багаторозрядного цифрового лічильного каналу. Недоліком даного пристрою є обмежені функціональні можливості, низька надійність і рівень діагностування в зв'язку з тим, що в відомому пристрої не виконується з єдиних інформаційних позицій безперервний моніторинг параметрів режимів у вигляді аналогових, дискретних і цифрових сигналів мережі електропостачання, не проводиться реєстрація доаварійного, аварійного і післяаварійного режиму роботи силової електричної мережі з прив'язкою до часу не визначається відстань до місця аварії, а також не формуються файли аварійної інформації. В основу корисної моделі поставлена задача створення інформаційно-діагностичного комплексу РЕГІНА з розширеними функціональними можливостями, покращеним рівнем надійності і діагностування технічного стану систем електропостачання в процесі роботи, в якій за рахунок введення нових блоків і зв'язків між ними відкривається можливість реалізувати безперервний моніторинг параметрів режимів силових електричних мереж та реєструвати доаварійні, аварійні і післяаварійні режими з прив'язкою до часу і синхронно з роботою системи захисту, визначити відстань до місця аварії, а також формувати та організувати передачу на всі рівні управління файлів експрес-аварійної і повної інформації про аварійний режим. Поставлена задача вирішується шляхом введення до інформаційно-діагностичного комплексу РЕГІНА мікропроцесора, підсистеми моніторингу і вводу аналогової інформації, підсистеми моніторингу і вводу дискретної інформації, приймача GPS, таймера, запам'ятовуючого пристрою, ключів, дешифратора, блока гальванічної розв'язки, чотирипортового модуля і блока запуску системи захисту, причому вихід шини адреси першого порту мікропроцесора підключений до входу адреси першого дешифратора, виходи якого підключені до управляючих входів відповідних ключів, підключених своїми входами через перший блок гальванічної розв'язки до виходу послідовного порту мікропроцесора, вхід якого з'єднаний через другий блок гальванічної розв'язки з виходами підсистем моніторингу і вводу аналогової інформації, підсистем моніторингу і вводу дискретної інформації і блок запуску системи захисту, вихід шини адреси другого порту мікропроцесора підключений до входу адреси другого дешифратора, чотирипортового модуля, приймача GPS, таймера, запам'ятовуючого пристрою, виходи запису та читання мікропроцесора підключені до входів запису і читання чотирипортового модуля, приймача GPS, таймера, запам'ятовуючого пристрою, шини даних яких підключені до виходу шини даних третього порту мікропроцесора 1 UA 88652 U 5 10 15 20 25 30 35 40 45 50 55 60 підключеного стробуючим виходом до стробуючого входу першого дешифратора, входи вибору кристалу чотирьохпортового модулю, приймача GPS, таймера, запам'ятовуючого пристрою підключені до відповідних виходів другого дешифратора, вихід кожного S-го (S=1, 2,…f) ключа з'єднаний з входом S-ї підсистеми моніторингу і вводу аналогової інформації, вихід кожного j-гo ключа (j=f+1, f+2, …m) з'єднаний з входом j-ї підсистеми моніторингу і вводу дискретної інформації, а вхід блока запуску системи захисту підключений до виходу (m+1)-го ключа, причому кожна підсистема моніторингу і вводу аналогової інформації містить блок пам'яті, шифратор, чотирипортовий модуль інтерфейсу, мікропроцесор, таймер, ключі, датчики аварій, регістр, дешифратори, приймач сигналів часу, аналого-цифровий перетворювач, формувачі аналогових сигналів, формувач управляючих сигналів захисту, формувач сигналів початку аварії, причому вихід шини адреси першого порту мікропроцесора підключений f-старшими розрядами до входу адреси першого дешифратора і (n-f)-молодшими розрядами до входу адреси другого дешифратора, стробуючі входи яких об'єднані і підключені до сорбуючого f n-f виходу мікропроцесора, ключі і датчики аварій виконані у вигляді матриці (2 x2 ), перші -го f управляючі входи кожного і (і=1, 2,… 2 ) стовпця ключів і датчики аварій матриці підключені до -ої n-f і-го виходу першого дешифратора, другі управляючі входи кожної j (j=l, 2,… 2 ) строчки матриці ключів і датчики аварій підключені до j-гo виходу другого дешифратора, вихід кожного го гo й ij ключа матриці з'єднаний з входом ij датчика аварій матриці і підключений через j-го формувач аналогових сигналів до j входу аналого-цифрового перетворювача, вхід шини даних якого підключений до виходу шини даних другого порту мікропроцесора і шини даних приймача сигналів часу, таймера, формувача управляючих сигналів захисту, чотирипортового модуля -й -м інтерфейсу, формувача сигналів початку аварії, шифратора кожний ij вхід якого з'єднаний з ij го виходом ij датчика аварій, шина адреси третього порту мікропроцесора підключена sстаршими розрядами до шини адреси третього дешифратора і (n-s)-молодшими розрядами до шини адреси приймача сигналів часу, таймера, формувача управляючих сигналів захисту, чотирипортового модуля інтерфейсу, формувача сигналів початку аварії, аналого-цифрового перетворювача і регістра, вихід якого з'єднаний з входом адреси блока пам'яті, виходи третього дешифратора підключені до відповідних входів вибору кристала приймача сигналів часу, таймера, формувача управляючих сигналів захисту, чотирипортового модуля інтерфейсу, формувача сигналів початку аварії, аналого-цифрового перетворювача, регістра і блока пам'яті, входи запису і читання якого з'єднані відповідно з виходами запису і читання мікропроцесора, приймача сигналів часу, таймера, формувача управляючих сигналів захисту, чотирипортового модуля інтерфейсу, формувача сигналів початку аварії, аналого-цифрового перетворювача і регістра, а інформаційні входи ключів є відповідними інформаційними входами підсистеми, виходами якої є виходи чотирипортового модуля інтерфейсу, причому кожна підсистема моніторингу і вводу дискретної інформації містить шифратор, чотирипортовий модуль, мікропроцесор, таймер, ключі, запам'ятовуючий пристрій, два дешифратори, приймач сигналів часу, причому вихід шини адреси першого порту мікропроцесора підключений f-старшими розрядами до входу адреси першого дешифратора і (n-f)-молодшими розрядами до входу адреси другого дешифратора, стробуючі входи яких об'єднані і підключені до сорбуючого виходу мікропроцесора, ключі виконані у вигляді матриці (nx(n-f)), перші управляючі входи кожного і-го (і=1, 2,…f) стовпця ключів матриці підключені до і-го виходу першого дешифратора, другі управляючі входи кожної j-ї (j=1, 2,…(n-f)) строчки матриці ключів підключені до j-гo виходу другого дешифратора, виходи ключів з'єднані з відповідними входами шифратора, підключеного своїм виходом з входом шини даних запам'ятовуючого пристрою, таймера, чотирипортового модуля, приймача сигналів часу і виходом шини даних другого порту мікропроцесора, шина адреси третього порту мікропроцесора підключена s-старшими розрядами до шини адреси третього дешифратора і (m-s)-молодшими розрядами до шини адреси таймера, чотирипортового модуля, запам'ятовуючого пристрою, приймача сигналів часу, виходи третього дешифратора підключені до відповідних входів вибору кристала таймера, чотирипортового модуля, запам'ятовуючого пристрою, приймача сигналів часу, входи запису і читання якого з'єднані відповідно з виходами запису і читання мікропроцесора і входами запису і читання чотирипортового модуля, запам'ятовуючого пристрою, таймера, інформаційні входи ключів є відповідними інформаційними входами підсистеми, а виходами її є виходи чотирипортового модуля. Суть корисної моделі пояснюється кресленням, де на фіг. 1 наведено структурну схему інформаційно-діагностичного комплексу РЕГІНА, на фіг. 2 наведено структурну схему підсистеми моніторингу і вводу аналогової інформації, на фіг. 3 наведено структурну схему підсистеми моніторингу і вводу дискретної інформації, на фіг. 4 наведено блок-схему алгоритму функціонування інформаційно-діагностичного комплексу РЕГІНА, на фіг. 5 наведено блок-схему 2 UA 88652 U 5 10 15 20 25 30 35 40 45 50 55 60 алгоритму функціонування підсистеми моніторингу і вводу аналогової інформації, на фіг. 6 наведено блок-схему алгоритму функціонування підсистеми моніторингу і вводу дискретної інформації. Інформаційно-діагностичний комплекс РЕГІНА (фіг. 1) містить мікропроцесор 1, підсистеми моніторингу і вводу аналогової інформації 2, підсистеми моніторингу і вводу дискретної інформації 3, приймач GPS 4, таймер 5, запам'ятовуючий пристрій 6, ключі 7, дешифратори 8, блоки гальванічної розв'язки 9, чотирипортовий модуль 10 і блок запуску системи захисту 11. Вихід шини адреси першого порту мікропроцесора 1 підключений до входу адреси першого дешифратора 8, виходи якого підключені до управляючих входів відповідних ключів 7, підключених своїми входами через перший блок гальванічної розв'язки 9 до виходу послідовного порту мікропроцесора 1, вхід якого з'єднаний через другий блок гальванічної розв'язки 9 з виходами підсистем моніторингу і вводу аналогової інформації 2, підсистем моніторингу і вводу дискретної інформації 3 і блок запуску системи захисту 11. Вихід шини адреси другого порту мікропроцесора 1 підключений до входу адреси другого дешифратора 8, чотирипортового модуля 10, приймача GPS 4, таймера 5, запам'ятовуючого пристрою 6. Виходи запису та читання мікропроцесора 1 підключені до входів запису і читання чотирипортового модуля10, приймача GPS 4, таймера 5, запам'ятовуючого пристрою 6, шини даних яких підключені до виходу шини даних третього порту мікропроцесора 1, підключеного стробуючим виходом до стробуючого входу першого дешифратора 8. Входи вибору кристала чотирипортового модуля 10, приймача GPS 4, таймера 5, запам'ятовуючого пристрою 6 підключені до відповідних виходів другого дешифратора 8. Вихід кожного S-го (S=1, 2,…f) ключа 7 з'єднаний з входом S-ї підсистеми моніторингу і вводу аналогової інформації 2. Вихід кожного j-гo ключа 7 (j=f+1, f+2, …m) з'єднаний з входом j-ї підсистеми моніторингу і вводу дискретної інформації 3, а вхід блока запуску системи захисту 11 підключений до виходу (m+1)-го ключа 7. Кожна підсистема моніторингу і вводу аналогової інформації (фіг. 2) містить, блок пам'яті 12, чотирипортовий модуль інтерфейсу 13, мікропроцесор 14, таймер 15, ключі 16, датчики аварій 17, регістр 18, дешифратори 19, приймач сигналів часу 20, аналого-цифровий перетворювач 21, формувачі аналогових сигналів 22, формувач управляючих сигналів захисту 23, формувач сигналів початку аварії 24, шифратор 25. Вихід шини адреси першого порту мікропроцесора 14 підключений f-старшими розрядами до входу адреси першого дешифратора 19 і (n-f)молодшими розрядами до входу адреси другого дешифратора 19, стробуючі входи яких об'єднані і підключені до сорбуючого виходу мікропроцесора 14. Ключі 16 і датчики аварій 17 f n-f -го f виконані у вигляді матриці (2 x2 ), перші управляючі входи кожного і (і=1, 2,…2 ) стовпця ключів 16 і датчики аварій 17 матриці підключені до і-го виходу першого дешифратора 19. Другі -ї n-f управляючі входи кожної j (j=1, 2,… 2 ) строчки матриці ключів 16 і датчики аварій 17 гo підключені до j-гo виходу другого дешифратора 19. Вихід кожного ij ключа 16 матриці го й з'єднаний з входом ij датчика аварій 17 матриці і підключений через j- формувач аналогових -гo сигналів 22 до j входу аналого-цифрового перетворювача 21, вхід шини даних якого підключений до виходу шини даних другого порту мікропроцесора 14 і шини даних приймача сигналів часу 20, таймера 15, формувача управляючих сигналі захисту 23, чотирипортового -й модуля інтерфейсу 13, формувача сигналів початку аварії 24, шифратора 25, кожний ij вхід -м го якого з'єднаний з ij виходом ij датчика аварій 17, шина адреси третього порту мікропроцесора 14, підключена s-старшими розрядами до шини адреси третього дешифратора 19 і (n-s)молодшими розрядами до шини адреси приймача сигналів часу 20, таймера 15, формувача управляючих сигналі захисту 23, чотирипортового модуля інтерфейсу 13, формувача сигналів початку аварії 24, аналого-цифрового перетворювача 21 і регістра 18. Вихід регістра 18 з'єднаний з входом адреси блока пам'яті 12. Виходи третього дешифратора 19 підключені до відповідних входів вибору кристала приймача сигналів часу 20, таймера 15, формувача управляючих сигналів захисту 23, чотирипортового модуля інтерфейсу 13, формувача сигналів початку аварії 24, аналого-цифрового перетворювача 21, регістра 18 і блока пам'яті 12. Виходи запису і читання мікропроцесора 14 з'єднані відповідно з виходами запису і читання, приймача сигналів часу 20, таймера 15, формувача управляючих сигналів захисту 23, чотирипортового модуля інтерфейсу 13, формувача сигналів початку аварії 24, аналого-цифрового перетворювача 21, регістра 18 і блок пам'яті 12. Інформаційні входи ключів 16 є відповідними інформаційними входами підсистеми моніторингу і вводу аналогової інформації 2 виходами якої є виходи чотирипортового модуля інтерфейсу 13. Кожна підсистеми моніторингу і вводу дискретної інформації (фіг. 3) містить, шифратор 25, чотирьохпортовий модуль 26, мікропроцесор 27, таймер 28, ключі 29, запам'ятовуючий пристрій 30, три дешифратори 31, приймач сигналів часу 32. Вихід шини адреси першого порту мікропроцесора 27 підключений fстаршими розрядами до входу адреси першого дешифратора 31 і (n-f)-молодшими розрядами до входу адреси другого дешифратора 31 стробуючі входи яких об'єднані і підключені до 3 UA 88652 U 5 10 15 20 25 30 35 40 45 50 55 60 сорбуючого виходу мікропроцесора 27. Ключі 29 виконані у вигляді матриці (nx(n-f)), перші управляючі входи кожного і-го (і=1, 2,… f) стовпця ключів 29 матриці підключені до і-го виходу першого дешифратора 31, другі управляючі входи кожної j-ї (j=1, 2,… (n-f)) строчки матриці ключів 29 підключені до j-гo виходу другого дешифратора 31. Виходи ключів 29 з'єднані з відповідними входами шифратора 25 підключеного своїм виходом з входом шини даних запам'ятовуючого пристрою 30, таймера 28, чотирипортового модуля 26, приймача сигналів часу 32 і виходом шини даних другого порту мікропроцесора 27. Шина адреси третього порту мікропроцесора 27, підключена s-старшими розрядами до шини адреси третього дешифратора 31 і (m-s)-молодшими розрядами до шини адреси таймера 28, чотирипортового модуля 26, запам'ятовуючого пристрою 30, приймача сигналів часу 32. Виходи третього дешифратора 31 підключені до відповідних входів вибору кристала таймера 28, чотирипортового модуля 26, запам'ятовуючого пристрою 30, приймача сигналів часу 32. Виходи запису і читання мікропроцесора 27 з'єднані відповідно з входами запису і читання чотирипортового модуля 26, запам'ятовуючого пристрою 30, таймера 28 і приймача сигналів часу 32. Інформаційні входи ключів 29 є відповідними інформаційними входами підсистеми моніторингу і вводу дискретної інформації 3, а виходами її є виходи чотирипортового модуля 26. Мікропроцесор 1 інформаційно-діагностичного комплексу РЕГІНА (фіг. 1), мікропроцесор 14 підсистеми моніторингу і вводу аналогової інформації (фіг. 2), мікропроцесор 27 підсистеми моніторингу і вводу дискретної інформації (фіг. 3) виконані, наприклад, у вигляді однокристального мікропроцесора KM 1816 BE 51. Чотирипортовий модуль 10 інформаційно-діагностичного комплексу РЕГІНА (фіг. 1), чотирипортовий модуль інтерфейсу 13 підсистеми моніторингу і вводу аналогової інформації (фіг. 2), чотирипортовий модуль 26 підсистеми моніторингу і вводу дискретної інформації (фіг. 3) виконані, наприклад, у вигляді інтегральної схеми ST16C554DCJ. Блоки гальванічної розв'язки 9 інформаційно-діагностичного комплексу РЕГІНА (фіг. 1) виконані, наприклад, у вигляді оптрону типа АОТ128Б. Робота інформаційно-діагностичного комплексу РЕГІНА (фіг. 1) проводиться у відповідності з наведеною блок-схемою алгоритму роботи на фіг. 4. Після запуску інформаційнодіагностичного комплексу РЕГІНА (фіг. 1) вона працює згідно з алгоритмом (фіг. 4) постійно в реальному часі. Спочатку проводиться інсталяція інформаційно-діагностичного комплексу РЕГІНА (ІДКР), підсистем моніторингу і вводу аналогової інформації 2 (ПВАІ), підсистем моніторингу і вводу дискретної інформації 3 (ПВДІ), а також обробляється процедура обміну інформацією. Якщо обмін інформацією між інформаційно-діагностичним комплексом РЕГІНА і підсистемами моніторингу і вводу аналогової інформації 2 або підсистемами моніторингу і вводу дискретної інформації 3 не проводиться, то інформаційно-діагностичного комплексу РЕГІНА (фіг. 1) проводить безперервний моніторинг аналогових та дискретних сигналів і проводиться процедура аналізу на предмет можливості аварійного режиму (короткого замикання). Якщо була аварія, то в інформаційно-діагностичному комплексі РЕГІНА формується управляючий сигнал, який подається з виходу блок запуску системи захисту 11 на виконавчий механізм і тим самим реалізується заземлення ізольованої нейтралі силової електричної мережі. В цей самий час, формується Т час розвитку аварії і Т передається в підсистеми моніторингу і вводу аналогової інформації 2 і підсистеми моніторингу і вводу дискретної інформації 3 завдяки чому виконуються процедури реєстрації доаварійного, аварійного і післяаварійного режиму. Після того, як закінчився аварійний режим в інформаційно-діагностичному комплексі РЕГІНА проводиться читання з підсистем моніторингу і вводу аналогової інформації 2 і підсистем моніторингу і вводу дискретної інформації 3 доаварійної, аварійної і післяаварійної інформації. Після отримання повної інформації про аварійний режим в інформаційно-діагностичному комплексі РЕГІНА формується експрес-інформація про аварію яка автоматично передається на вищі рівні управління силовою електричною мережею і далі формуються файл повної аварійної інформації про аварію, який передається по запиту у випадку необхідності. Далі в інформаційно-діагностичному комплексі РЕГІНА виконується процедура продовження чи закінчення моніторингу силової електричної мережі. Якщо моніторинг силової електричної мережі продовжувати неможливо, то обробляються підпрограми кінця роботи інформаційнодіагностичного комплексу РЕГІНА і процес моніторингу силової мережі закінчується. Якщо прийнято рішення продовжувати моніторинг силової електричної мережі, то знову проводиться інсталяція інформаційно-діагностичного комплексу РЕГІНА, підсистем моніторингу і вводу аналогової інформації 2, підсистем моніторингу і вводу дискретної інформації 3, а також обробляється процедура обміну інформацією з ними. Якщо обмін інформацією проводити необхідно, то проводиться аналіз читання інформації з підсистем моніторингу і вводу аналогової інформації 2 і підсистем моніторингу і вводу дискретної інформації 3, чи тестування їх. Якщо необхідно проводити читання даних, то в інформаційно-діагностичному комплексі 4 UA 88652 U 5 10 15 20 25 30 35 40 45 50 55 60 РЕГІНА виконується процедура прийому даних, їх аналіз і в подальшому виконується процедура кінця зв'язку. Потім в інформаційно-діагностичного комплексі РЕГІНА проводиться аналіз на предмет продовження моніторингу силових електричних мереж і процес повторюється. В тому випадку, коли необхідно проводити тестування підсистем моніторингу і вводу аналогової інформації 2 і підсистем моніторингу і вводу дискретної інформації 3, то з інформаційно-діагностичного комплексу РЕГІНА передається пакет тестів в підсистеми моніторингу і вводу аналогової інформації 2 і підсистеми моніторингу і вводу дискретної інформації 3 і проводиться процедура перевірки правильності їх роботи. Якщо тест виконався, то проводиться процедура післятестового контролю і в інформаційно-діагностичному комплексі РЕГІНА проводиться аналіз на предмет продовження моніторингу силових електричних мереж і процес роботи її продовжується згідно з алгоритмом (фіг. 4). У випадку невиконання тесту в інформаційно-діагностичному комплексі РЕГІНА формується і передається інформація про неполадки в ній і обробляється процедура кінця роботи. Робота підсистеми моніторингу і вводу аналогової інформації 2 (фіг. 2) інформаційно-діагностичного комплексу РЕГІНА (фіг. 1) проводиться у відповідно з наведеною блок-схемою алгоритму роботи на фіг. 5. Після запуску інформаційно-діагностичного комплексу РЕГІНА і інсталяції підсистеми моніторингу і вводу аналогової інформації 2 вона працює постійно згідно з алгоритмом (фіг. 5) в реальному часі. При цьому в підсистемі моніторингу і вводу аналогової інформації 2 аналогова інформація з датчиків аварії 17 через формувачі аналогових сигналів 22 і аналого-цифровий перетворювач 21 надходить на шину даних мікропроцесора 14 і надалі реєструється в блоці пам'яті 12. В підсистемі моніторингу і вводу аналогової інформації 2 обчислювальний процес організований таким чином, що постійно формується блок доаварійної інформації аналогових сигналів глибиною n=20 періодів частоти живлення силової електричної мережі і після кожного нового періоду блок доаварійної інформації обновлюється. За кожний період частоти живлення силової електричної мережі в підсистемі моніторингу і вводу аналогової інформації 2 проводиться аналіз даних на предмет появи аварії. Якщо аварії не було, то в підсистемі моніторингу і вводу аналогової інформації 2 процес повторюється. В випадку появи аварії, то в підсистемі моніторингу і вводу аналогової інформації 2 проводиться реєстрація аварійного режиму за час Т1, після чого проводиться реєстрація післяаварійного режиму Т 2. Після цього в підсистемі моніторингу і вводу аналогової інформації 2 проводиться обчислення L-відстані до місця аварії. Після закінчення обчислювальної роботи і формування експрес, а також повної інформації проводиться аналіз на предмет продовження моніторингу режиму силової електричної мережі. Якщо ні, то виконується підпрограма кінця роботи, якщо моніторинг необхідно продовжувати, то виконується процедура запуску підсистеми моніторингу і вводу аналогової інформації 2 в роботу і процес повторюється аналогічно вищеописаному. При цьому, коли виконується процедура обміну інформацією з інформаційно-діагностичним комплексом РЕГІНА, то проводиться аналіз на можливі варіанти: читання; запис; тестування. При читанні з підсистеми моніторингу і вводу аналогової інформації 2 згідно з запитом, передається експрес або повна інформація в інформаційно-діагностичний комплекс РЕГІНА. При виконанні режиму запису, то в підсистему моніторингу і вводу аналогової інформації 2 передається блок даних з інформаційно-діагностичний комплекс РЕГІНА і процес моніторингу продовжується згідно алгоритму. В випадку, коли проводиться тестування, то в підсистему моніторингу і вводу аналогової інформації 2 з інформаційно-діагностичний комплекс РЕГІНА передається пакет тестів. Якщо тести виконувалися, то процес роботи продовжується аналогічно вищеописаному, згідно з алгоритмом, наведеному на фіг. 5. В тому випадку, коли навіть один тест не виконався, то в підсистемі моніторингу і вводу аналогової інформації 2 проводиться ідентифікація неполадки, а також формується і передається відповідна інформація в інформаційнодіагностичний комплекс РЕГІНА. В подальшому виконується підпрограма кінця роботи інформаційно-діагностичний комплекс РЕГІНА і вона припиняє моніторинг силової електричної мережі. Робота підсистеми моніторингу і вводу дискретної інформації 3 (фіг. 3) інформаційнодіагностичного комплексу РЕГІНА (фіг. 1) проводиться у відповідності з наведеною блок-схемою алгоритму роботи на фіг. 6. Після запуску в роботу інформаційно-діагностичного комплексу РЕГІНА і інсталяції підсистеми моніторингу і вводу дискретної інформації 3 вона працює постійно згідно з алгоритмом (фіг. 6) в реальному часі. При цьому в підсистемі моніторингу і вводу дискретної інформації 3 інформація з датчиків надходить через ключі 29, шифратор 25 на шину даних в мікропроцесор 27 завдяки якому вона записується в запам'ятовуючий пристрій 30. Таким чином проводиться процедура реєстрації дискретних сигналів, роботи системи захисту синхронно з часом, формується блок доаварійної інформації глибиною n=20 періодів частоти живлення силової електричної мережі і після кожного нового періоду блок доаварійної дискретної інформації обновлюється. За кожний період частоти живлення силової електричної 5 UA 88652 U 5 10 15 20 25 30 35 40 45 50 мережі в підсистемі моніторингу і вводу дискретної інформації 3 проводиться аналіз даних, що надходять з інформаційно-діагностичного комплексу РЕГІНА на предмет появи аварії. Якщо аварії не було, то в підсистемі моніторингу і вводу дискретної інформації 3 процес повторюється. В випадку появи аварії, в підсистемі моніторингу і вводу дискретної інформації 3 проводиться реєстрація аварійного режиму за час Т 1, після чого проводиться реєстрація після аварійного режиму Т2. Після закінчення обчислювальної роботи формується експрес - і повна інформація доаварійного, аварійного і післяаварійного режиму і проводиться аналіз на предмет продовження моніторингу силової електричної мережі. Якщо ні, то виконується підпрограма кінця роботи, якщо моніторинг необхідно продовжувати, то виконується процедура запуску підсистеми моніторингу і вводу дискретної інформації 3 в роботу і процес повторюється аналогічно вищеописаному. В тому випадку, коли виконується процедура обміну інформацією з інформаційно-діагностичним комплексом РЕГІНА, то аналогічно вищеописаному проводиться аналіз на можливі варіанти: читання; запис; тестування. При читанні з підсистеми моніторингу і вводу дискретної інформації 3 згідно запиту передається експрес або повна інформація в інформаційно-діагностичний комплекс РЕГІНА. При виконанні режиму запису в підсистему моніторингу і вводу дискретної інформації 3 передається блок даних з інформаційнодіагностичного комплексу РЕГІНА і процес моніторингу продовжується згідно з алгоритмом (фіг. 6). В випадку, коли проводиться тестування, то в підсистему моніторингу і вводу дискретної інформації 3 з інформаційно-діагностичного комплексу РЕГІНА передається пакет тестів. Якщо тести виконалися, то процес роботи продовжується аналогічно вищеописаному згідно з алгоритмом, наведеному на фіг. 6. В тому випадку, коли тест не виконується, то в підсистемі моніторингу і вводу дискретної інформації 3 проводиться ідентифікація неполадки і формується та передається відповідна інформація в інформаційно-діагностичний комплекс РЕГІНА. Потім виконується підпрограма кінця роботи системи і вона припиняє моніторинг силової електричної мережі. Завдяки введенню нових елементів та зв'язків між ними запропонований інформаційнодіагностичний комплекс РЕГІНА вигідно відрізняється від аналога. На відміну від аналога, в якому звужені функціональні можливості, тому що на базі аналога неможливо виконувати моніторинг параметрів режиму силових електричних мереж, не проводиться реєстрація моменту аварійного режиму і не фіксується доаварійний, аварійний і післяаварійний режими силової мережі з прив'язкою до часу і фіксування роботи системи захисту для проведення її аналізу, а також не визначається місце аварії, яка може з'явитися в силовій електричній мережі на великих відстанях між тяговими підстанціями. У запропонованому інформаційнодіагностичному комплексі РЕГІНА завдяки введенню нових елементів і зв'язків між ними значно розширені функціональні можливості, покращений рівень надійність і діагностування технічного стану систем електропостачання завдяки спроможності виконувати системою з єдиних інформаційних позицій безперервний моніторинг параметрів режимів, реєстрацію доаварійних, аварійних і післяаварійних режимів функціонування силових мереж і електропостачання з прив'язкою до часу і фіксування роботи системи захисту для проведення аналізу аварійних режимів, а також визначення відстані до місця аварії. Крім того, в запропонованому інформаційно-діагностичному комплексі РЕГІНА стало можливим вести в процесі роботи інсталяцію, настройку і тестовий контроль, завдяки чому покращились ряд таких характеристик як живучість, надійність, пошук та ремонт пошкодження і т.п. Джерела інформації: 1. Система оцінювання невизначеності вимірювання, G 06 F 11/30, патент України № 50104. Промислова власність, Офіційний бюлетень № 10, 2010 р. 2. Інформаційно-вимірювальна система, G 06 F 15/20, патент України № 16876. Промислова власність. Офіційний бюлетень № 4, 1997 р. 3. Цифрова система керування, G06F11/00, патент України № 62024. Промислова власність. Офіційний бюлетень № 12, книга 1, 2003 р. (прототип). ФОРМУЛА КОРИСНОЇ МОДЕЛІ 55 60 1. Інформаційно-діагностичний комплекс, що містить дешифратор, який відрізняється тим, що в нього введено мікропроцесор, підсистеми моніторингу і вводу аналогової інформації, підсистеми моніторингу і вводу дискретної інформації, приймач GPS, таймер, запам'ятовуючий пристрій, ключі, дешифратор, блоки гальванічної розв'язки, чотирипортовий модуль і блок запуску системи захисту, причому вихід шини адреси першого порту мікропроцесора підключений до входу адреси першого дешифратора, виходи якого підключені до управляючих входів відповідних ключів, підключених своїми входами через перший блок гальванічної 6 UA 88652 U 5 10 15 20 25 30 35 40 45 50 55 60 розв'язки до виходу послідовного порту мікропроцесора, вхід якого з'єднаний через другий блок гальванічної розв'язки з виходами підсистем моніторингу і вводу аналогової інформації, підсистем моніторингу і вводу дискретної інформації і блока запуску системи захисту, вихід шини адреси другого порту мікропроцесора підключений до входу адреси другого дешифратора, чотирипортового модуля, приймача GPS, таймера, запам'ятовуючого пристрою, виходи запису та читання мікропроцесора підключені до входів запису і читання чотирипортового модуля, приймача GPS, таймера, запам'ятовуючого пристрою, шини даних яких підключені до виходу шини даних третього порту мікропроцесора, підключеного стробуючим виходом до стробуючого входу першого дешифратора, входи вибору кристала чотирипортового модуля, приймача GPS, таймера, запам'ятовуючого пристрою підключені до відповідних виходів другого дешифратора, вихід кожного S-го (S=1, 2,…f) ключа з'єднаний з входом S-ї підсистеми моніторингу і вводу аналогової інформації, вихід кожного j-гo ключа (j=f+1, f+2,…m) з'єднаний з входом j-ї підсистеми моніторингу і вводу дискретної інформації, а вхід блока запуску системи захисту підключений до виходу (m+1)-го ключа. 2. Інформаційно-діагностичний комплекс за п. 1, який відрізняється тим, що кожна підсистема моніторингу і вводу аналогової інформації містить блок пам'яті, шифратор, чотирипортовий модуль інтерфейсу, мікропроцесор, таймер, ключі, датчики аварій, регістр, дешифратори, приймач сигналів часу, аналого-цифровий перетворювач, формувачі аналогових сигналів, формувач управляючих сигналів захисту, формувач сигналів початку аварії, причому вихід шини адреси першого порту мікропроцесора підключений f-старшими розрядами до входу адреси першого дешифратора і (n-f)-молодшими розрядами до входу адреси другого дешифратора, стробуючі входи яких об'єднані і підключені до сорбуючого виходу f n-f мікропроцесора, ключі і датчики аварій виконані у вигляді матриці (2 x2 ), перші управляючі -го f входи кожного і (і=1, 2,…2 ) стовпця ключів і датчики аварій матриці підключені до і-го виходу -ї n-f першого дешифратора, другі управляючі входи кожної j (j=1, 2,…2 ) строчки матриці ключів і го датчики аварій підключені до j-гo виходу другого дешифратора, вихід кожного ij ключа матриці го й з′єднаний з входом ij датчика аварій матриці і підключений через j- формувач аналогових -го сигналів до j входу аналого-цифрового перетворювача, вхід шини даних якого підключений до виходу шини даних другого порту мікропроцесора і шини даних приймача сигналів часу, таймера, формувача управляючих сигналів захисту, чотирипортового модуля інтерфейсу, -й -м го формувача сигналів початку аварії, шифратора, кожний ij вхід якого з'єднаний з ij виходом ij датчика аварій, шина адреси третього порту мікропроцесора підключена s-старшими розрядами до шини адреси третього дешифратора і (n-s)-молодшими розрядами до шини адреси приймача сигналів часу, таймера, формувача управляючих сигналів захисту, чотирипортового модуля інтерфейсу, формувача сигналів початку аварії, аналого-цифрового перетворювача і регістра, вихід якого з'єднаний з входом адреси блока пам′яті, виходи третього дешифратора підключені до відповідних входів вибору кристала приймача сигналів часу, таймера, формувача управляючих сигналів захисту, чотирипортового модуля інтерфейсу, формувача сигналів початку аварії, аналого-цифрового перетворювача, регістра і блока пам'яті, входи запису і читання якого з'єднані відповідно з виходами запису і читання мікропроцесора, приймача сигналів часу, таймера, формувача управляючих сигналів захисту, чотирипортового модуля інтерфейсу, формувача сигналів початку аварії, аналого-цифрового перетворювача і регістра, а інформаційні входи ключів є відповідними інформаційними входами підсистеми, виходами якої є виходи чотирипортового модуля інтерфейсу. 3. Інформаційно-діагностичний комплекс за пп. 1, 2, який відрізняється тим, що кожна підсистема моніторингу і вводу дискретної інформації містить шифратор, чотирипортовий модуль, мікропроцесор, таймер, ключі, запам'ятовуючий пристрій, два дешифратори, приймач сигналів часу, причому вихід шини адреси першого порту мікропроцесора підключений fстаршими розрядами до входу адреси першого дешифратора і (n-f)-молодшими розрядами до входу адреси другого дешифратора, стробуючі входи яких об'єднані і підключені до сорбуючого виходу мікропроцесора, ключі виконані у вигляді матриці (nx(n-f)), перші управляючі входи кожного і-го (і=1, 2,… f) стовпця ключів матриці підключені до і-го виходу першого дешифратора, другі управляючі входи кожної j-ї (j=1, 2,… (n-f)) строчки матриці ключів підключені до j-гo виходу другого дешифратора, виходи ключів з'єднані з відповідними входами шифратора, підключеного своїм виходом з входом шини даних запам'ятовуючого пристрою, таймера, чотирипортового модуля, приймача сигналів часу і виходом шини даних другого порту мікропроцесора, шина адреси третього порту мікропроцесора підключена s-старшими розрядами до шини адреси третього дешифратора і (m-s)-молодшими розрядами до шини адреси таймера, чотирипортового модуля, запам'ятовуючого пристрою, приймача сигналів часу, виходи третього дешифратора підключені до відповідних входів вибору кристала таймера, 7 UA 88652 U 5 чотирипортового модуля, запам'ятовуючого пристрою, приймача сигналів часу, входи запису і читання якого з'єднані відповідно з виходами запису і читання мікропроцесора і входами запису і читання чотирипортового модуля, запам'ятовуючого пристрою, таймера, інформаційні входи ключів є відповідними інформаційними входами підсистеми, а виходами її є виходи чотирипортового модуля. 8 UA 88652 U 9 UA 88652 U 10 UA 88652 U 11 UA 88652 U 12 UA 88652 U Комп’ютерна верстка Г. Паяльніков Державна служба інтелектуальної власності України, вул. Урицького, 45, м. Київ, МСП, 03680, Україна ДП “Український інститут промислової власності”, вул. Глазунова, 1, м. Київ – 42, 01601 13

Дивитися

Додаткова інформація

Автори англійською

Stohnii Borys Serhiiovych, Sopel Mykhailo Fedorovych, Stasiuk Oleksandr Ionovych, Mykhailevskyi Oleh Stanislavovych, Mykhailevskyi Oleh Stanislavovych

Автори російською

Стогний Борис Сергеевич, Сопель Михаил Федорович, Стасюк Александр Ионович, Сорочинский Валерий Владимирович, Михайлевский Олег Станиславович

МПК / Мітки

МПК: G06F 11/00

Мітки: комплекс, інформаційно-діагностичний, регіна

Код посилання

<a href="https://ua.patents.su/15-88652-informacijjno-diagnostichnijj-kompleks-regina.html" target="_blank" rel="follow" title="База патентів України">Інформаційно-діагностичний комплекс регіна</a>

Подібні патенти