Буферний каскад
Номер патенту: 15896
Опубліковано: 17.07.2006
Автори: Азаров Олексій Дмитрович, Захарченко Сергій Михайлович, Лукащук Олександр Олександрович
Формула / Реферат
Буферний каскад, який містить вісім транзисторів, два джерела струму, шини додатного та від'ємного живлення, вхідну та вихідну шини, причому вхідна шина з'єднана з базами четвертого та п'ятого транзисторів, колектори яких з'єднані з колекторами шостого та третього транзисторів відповідно, та емітерами сьомого та другого транзисторів відповідно, база та колектор першого транзистора об'єднані і приєднані до шини додатного живлення через перше джерело струму, а також до бази другого транзистора, база сьомого транзистора з'єднана з шиною від'ємного живлення через друге джерело струму, колектори другого та сьомого транзисторів з'єднані з шинами додатного та від'ємного живлення відповідно, який відрізняється тим, що у нього введені дев'ятий, десятий, одинадцятий, дванадцятий транзистори, причому база кожного з них з'єднана з його колектором, емітер восьмого транзистора з'єднаний з базою сьомого транзистора та першим виводом другого джерела струму, емітери дев'ятого та десятого транзисторів з'єднані з емітерами четвертого та п'ятого транзисторів відповідно, бази та колектори дев'ятого та десятого транзисторів з'єднані з базами третього та шостого транзисторів відповідно, а також база та колектор дев'ятого транзистора з'єднані з емітером першого транзистора, база та колектор десятого транзистора з'єднані з базою та колектором восьмого транзистора, емітери третього та шостого транзисторів з'єднані з емітерами одинадцятого та дванадцятого транзисторів відповідно, бази і колектори одинадцятого та дванадцятого транзисторів з'єднані з вихідною шиною.
Текст
Буферний каскад, який містить вісім транзисторів, два джерела струму, шини додатного та від'ємного живлення, вхідну та вихідну шини, причому вхідна шина з'єднана з базами четвертого та п'ятого транзисторів, колектори яких з'єднані з колекторами шостого та третього транзисторів відповідно, та емітерами сьомого та другого транзисторів відповідно, база та колектор першого транзистора об'єднані і приєднані до шини додатного живлення через перше джерело струму, а також до бази другого транзистора, база сьомого транзистора з'єднана з шиною від'ємного живлення через друге джерело струму, колектори другого U 1 3 15896 4 транзисторів відповідно. Бази та колектори першота колектори дев'ятого 3 та десятого 6 транзистого та восьмого транзисторів з'єднано з базами друрів об'єднані, та з'єднані з базами третього 10 та гого та сьомого транзисторів відповідно, а також шостого 13 транзисторів відповідно, крім того база з'єднано з шинами додатного та від'ємного живі колектор дев'ятого транзистора 3 з'єднана з емілення через перше та друге джерела струму відтером першого транзистора 2, а база і колектор повідно. Колектори другого та сьомого транзистодесятого транзистора 6 з'єднана з базою і колекрів з'єднано з шинами додатного та від'ємного тором восьмого транзистора 7, базу і колектор живлення відповідно. Емітери третього та шостого першого транзистора 2 з'єднано з базою другого транзисторів з'єднано з вихідною шиною. транзистора 9 та з шиною додатного живлення 15 Недоліками найближчого аналогу є низька точерез перше джерело струму 1, емітер восьмого чність, що викликано значною вихідною напругою транзистора 7 з'єднано з базою сьомого транзисзміщення нуля через неідентичність параметрів тора 14 та з шиною від'ємного живленням 16 через пар n-р-n та р-n-р транзисторів у верхньому та друге джерело струму 8, колектори другого 9 та нижньому каналах. сьомого 14 транзисторів з'єднано з шинами додатВ основу корисної моделі поставлено задачу ного 15 та від'ємного 16 живлення відповідно, емістворення буферного каскаду, в якому за рахунок тери третього 10 та шостого 13 транзисторів з'єдвведення нових елементів та зв'язків між ними нано з емітерами одинадцятого 11 та зменшується вихідна напруга зміщення нуля, задванадцятого 12 транзисторів відповідно, бази та вдяки чому підвищується точність пристрою. колектори одинадцятого 11 та дванадцятого 12 Поставлена задача досягається тим, що в бутранзисторів з'єднано з вихідною шиною 18. ферний пристрій, який містить вісім транзисторів, Буферний каскад працює таким чином: якщо два джерела струму, шини додатного та від'ємного напруга на вхідній шині 17 збільшується, то п'ятий живлення, вхідну та вихідну шини, причому вхідну транзистор 5 привідкривається, четвертий транзишину з'єднано з базами четвертого та п'ятого трастор 4 призакривається, при цьому напруга на емінзисторів, колектори яких з'єднано з колекторами терах цих транзисторів збільшується, також відпошостого та третього транзисторів відповідно, та відно збільшується напруга на емітерах третього емітерами сьомого та другого транзисторів відпо10 та шостого 13 транзисторів, що в свою чергу відно, база та колектор першого транзистора об'єпризводить до збільшення напруги на колекторах днані і приєднані до шини додатного живлення одинадцятого 11 та дванадцятого 12 транзисторів, через перше джерело струму, а також до бази які приєднані до вихідної шини пристрою, тому другого транзистора, база сьомого транзистора напруга на вихідній шині 18 також збільшується. з'єднана з шиною від'ємного живлення через друге Якщо напруга на вхідній шині 17 зменшується, джерело струму, колектори другого та сьомого то п'ятий транзистор 5 призакривається, четвертий транзисторів з'єднано з шинами додатного та вітранзистор 4 привідкривається, при цьому напруга д'ємного живлення відповідно, додатково введено на емітерах цих транзисторів зменшується, також дев'ятий, десятий, одинадцятий, дванадцятий відповідно зменшується напруга на емітерах третранзистори, причому база кожного з них з'єднана тього 10 та шостого 13 транзисторів, що в свою з його колектором, емітер восьмого транзистора чергу призводить до зменшення напруги на колекз'єднано з точкою об'єднання бази сьомого транторах одинадцятого 11 та дванадцятого 12 транзистора та першого виводу другого джерела струзисторів, які приєднані до вихідної шини пристрою, му, емітери дев'ятого та десятого транзисторів тому напруга на вихідній шині 18 також зменшуз'єднано з емітерами четвертого та п'ятого транзиється. сторів відповідно, бази та колектори дев'ятого та У буферному каскаді мають місце наступні десятого транзисторів з'єднано з базами третього співвідношення відповідно для верхнього та для та шостого транзисторів відповідно, а також базу нижнього каналів: та колектор дев'ятого транзистора з'єднано з еміU'вих Uвх Up-n-p Un-p-n Un-p-n Up-n-p бе4 бе3 бе10 бе11 тером першого транзистора, базу та колектор десятого транзистора з'єднано з базою та колектоn-p-n p-n-p p-n-p U' 'вих Uвх Uбе5 Uбе6 Uбе13 Un-p-n бе12 ром восьмого транзистора, емітери третього та Враховуючи, що Uвих=Uвих-Uвх, для верхнього шостого транзисторів з'єднано з емітерами одината для нижнього каналів отримуємо: дцятого та дванадцятого транзисторів відповідно, бази і колектори одинадцятого та дванадцятого Uвих U' 'вих Un-p-n Un-p-n Up-n-p Up-n-p 0В . бе бе бе бе12 транзисторів з'єднані з вихідною шиною. Відбувається параметрична компенсація поНа кресленні представлено принципову схему хибок статичної передатної характеристики. буферного каскаду. Другий 9 та сьомий 14 транзистори, які є касПристрій містить вхідну шину 17, яку з'єднано кодним каскадом, забезпечують постійну напругу з базами четвертого 4 та п'ятого 5 транзисторів, на переходах колектор-емітер третього 10 та шосемітери яких з'єднано з емітерами дев'ятого 3 та того 13 транзисторів і сприяють зменшенню вплидесятого 6 транзисторів відповідно, а колектори їх ву змінення напруг шин додатного 15 та від'ємного з'єднано з колекторами шостого 13 та третього 10 16 живлення і підвищують швидкодію схеми. транзисторів відповідно, а також з емітерами сьомого 14 та другого 9 транзисторів відповідно, бази 5 Комп’ютерна верстка Н. Лисенко 15896 6 Підписне Тираж 26 прим. Міністерство освіти і науки України Державний департамент інтелектуальної власності, вул. Урицького, 45, м. Київ, МСП, 03680, Україна ДП “Український інститут промислової власності”, вул. Глазунова, 1, м. Київ – 42, 01601
ДивитисяДодаткова інформація
Назва патенту англійськоюBuffer stage
Автори англійськоюAzarov Oleksii Dmytrovych, Zakharchenko Serhii Mykhailovych, Lukaschuk Oleksandr Oleksandrovych
Назва патенту російськоюБуферный каскад
Автори російськоюАзаров Алексей Дмитриевич, Захарченко Сергей Михайлович, Лукащук Александр Александрович
МПК / Мітки
Код посилання
<a href="https://ua.patents.su/3-15896-bufernijj-kaskad.html" target="_blank" rel="follow" title="База патентів України">Буферний каскад</a>
Попередній патент: Вузол сполучення залізобетонного пояса зі сталевою стінкою сталезалізобетонної балки за допомогою г- та петлеподібних анкерів
Наступний патент: Пристрій для контролю ресурсу групи повітряних високовольтних вимикачів
Випадковий патент: Багатофункціональна домашня електронна система