Асинхронний цифровий часовий дискримінатор
Номер патенту: 3887
Опубліковано: 15.12.2004
Автори: Туманов Юрій Генадійович, Борщ Валентин Іванович, Костік Богдан Ярославович, Коваль Валерій Вікторович, Коршун Євгеній Іванович, Дробік Олександр Васильович
Формула / Реферат
Асинхронний цифровий часовий дискримінатор, що містить послідовно з'єднані формувач першої вхідної імпульсної послідовності, вхід якого є першим входом пристрою, лічильник імпульсів і статичний регістр, при цьому вихід формувача першої вхідної імпульсної послідовності підключений також до першого входу блока прив'язки імпульсів вхідної імпульсної послідовності, другий вхід якого з'єднаний з k-м виходом додаткового лічильника, рахунковий вхід якого з'єднаний з виходом формувача другої вхідної послідовності, вхід якого є другим входом пристрою, причому вихід блока прив'язки імпульсів вхідної імпульсної послідовності з'єднаний із входом запису статичного регістра, який відрізняється тим, що з метою розширення функціональних можливостей і підвищення швидкодії, уведені перший додатковий статичний регістр, k-1 входів якого також з'єднані з відповідними k-1 виходами першого статичного регістра, а k-й вихід першого статичного регістра також з'єднаний із входом першого інвертора, вихід якого підключений до k-го входу першого додаткового статичного регістра, k-виходів якого підключені до відповідного першим k-входам комутатора, другі k-входи якого з'єднані з відповідними k-виходами статичного регістра, вхід запису якого також з'єднаний з D-входом D-тригера, вихід якого з'єднаний із входом керування комутатора, k-виходи якого з'єднані з відповідними k-входами другого додаткового статичного регістра, k-виходи якого є цифровими виходами пристрою, а вхід запису другого додаткового статичного регістра з'єднаний з виходом другого інвертора, вхід якого з'єднаний з рахунковим входом D-тригера, а також з виходом формувача імпульсів зчитування, вхід якого є входом асинхронного зчитування, причому вхід читання першого додаткового статичного регістра з'єднаний з виходом додаткового блока прив'язки імпульсів, перший вхід якого також з'єднаний з виходом формувача першої вхідної імпульсної послідовності, а другий вхід додаткового блока прив'язки імпульсів з'єднаний з виходом третього інвертора, вхід якого з'єднаний також з k-м виходом другого лічильника.
Текст
Асинхронний цифровий часовий дискримінатор, що містить послідовно з'єднані формувач першої вхідної імпульсної послідовності, вхід якого є першим входом пристрою, лічильник імпульсів і статичний регістр, при цьому вихід формувача першої вхідної імпульсної послідовності підключений також до першого входу блока прив'язки імпульсів вхідної імпульсної послідовності, другий вхід якого з'єднаний з k-м виходом додаткового лічильника, рахунковий вхід якого з'єднаний з виходом формувача другої вхідної послідовності, вхід якого є другим входом пристрою, причому вихід блока прив'язки імпульсів вхідної імпульсної послідовності з'єднаний із входом запису статичного регістра, який відрізняється тим, що з метою розширення функціональних можливостей і підвищення швидкодії, уведені перший додатковий статичний ре U 2 (13) 1 3 3887 4 k-м виходом додаткового лічильника, рахунковий відповідно формувачам першої і другої вхідної вхід якого з'єднаний з виходом формувача другої імпульсної послідовності, блоку прив'язки імпульвхідної послідовності, вхід якого є другим входом сів, лічильнику імпульсів, статичному регістру і пристрою (див. винахід по а.с. СРСР №1425806, додатковому лічильнику імпульсів - пристрою проМКИ 3 H03D3/04 від 16.03.87, прототип). тотипу, перший додатковий 7 статичний регістр, Недоліком зазначеного пристрою є необхідперший 8 інвертор; 9 комутатор; 10 D-тригер; друність синхронізації процесів одержання цифрових гий додатковий 11 статичний регістр; 12 інвертор; значень вимірюваної тимчасової неузгодженості формувач 13 імпульсів зчитування; додатковий між першою і другою вхідними імпульсними посліблок 14 прив'язки імпульсів; третій 15 інвертор. довностями і їхнього зчитування через принципову Пропонований пристрій працює в такий спосіб. відсутність тимчасового синхронізму, а також неСформована формувачем 1 перша вхідна імпульдостатньою швидкодією, обмеженою тривалістю сна послідовність (фіг.2,а) надходить на рахункоінтервалу виміру. вий вхід лічильника 4 імпульсів, на виходах якого В основу корисної моделі поставлена задача: буде формуватися кодова комбінація, що відповіпідвищення швидкодії і забезпечення можливості дає кількості вхідних імпульсів, що надійшли, від асинхронного зчитування. свого початкового стану (як стан може бути обраТехнічним рішенням задачі є введення в цифний такий стан лічильника імпульсів, при якому на ровий часовий дискримінатор, що містить послідовиходах його всі х розрядів установлена сигнал вно з'єднані формувач першої вхідної імпульсної логічного нуля). послідовності, вхід якого є першим входом приСформована формувачем 2 друга вхідна імстрою, перший лічильник імпульсів і статичний пульсна послідовність надходить на рахунковий регістр, при цьому вихід формувача першої вхідної вхід лічильника 6 імпульсів, на виході k-го розряду, імпульсної послідовності підключений також до якого через період 6, що є періодом зміни і зв'язапершого входу блоку прив'язки імпульсів вхідної ний з періодом проходження Т вхідної імпульсної імпульсної послідовності, другий вхід якого з'єднапослідовності співвідношенням q = Т·2К формуний з k-м виходом другого лічильника, рахунковий ється фронт сигналу, що надходить на другий вхід вхід якого з'єднаний з виходом формувача другої блоку 3 прив'язки імпульсів і формує, у момент вхідної послідовності, вхід якого є другим входом часу, коли має місце, що випливає перший, за запристрою, причому вихід блоку прив'язки імпульсів значеним фронтом спад імпульсу першої вхідної вхідної імпульсної послідовності з'єднаний із вхоімпульсної послідовності (при цьому робота лічидом запису статичного регістра першого додаткольника 4 повинна здійснюватися фронтом зазнавого статичного регістру, k-1 входів якого також ченого імпульсу), на виході блоку 3 прив'язки імпуз'єднані з відповідними k-1 виходами першого стальсів (фіг.2,е), фронт сигналу який, надходячи на тичного регістра, а k-й вихід першого статичного вхід запису регістра 5, здійснює запис, сформоварегістра також з'єднаний із входом першого інверної в даний момент на вихода х лічильника 4 кодові тора вихід якого підключений до k-го входу першокомбінації, у статичний регістр 5 (СР). Записана го додаткового статичного регістра k-виходів якого кодова комбінація в статичний регістр 5 (виділена підключені до відповідного першим k-входам комуеліпсом на фіг.2,б,в,г) відповідає тимчасовому татора, другі k-входи якого з'єднані з відповідними неузгодженості між першою і другий вхідними імk-виходами статичного регістра, вхід запису якого пульсними послідовностями і буде незмінною (потакож з'єднаний з D-входом D-тригера, вихід якого стійної - const) протягом тривалості інтервалу виз'єднаний із входом керування комутатора, kміру рівної періоду, тобто до моменту появи виходів якого з'єднані з відповідними k-входами наступного фронту сигналу з ви ходу блоку 3 придругого додаткового статичного регістра, k-виходів в'язки імпульсів (фіг.2,з). якого є цифровими виходами пристрою, а вхід Вихідний сигнал k-го розряду лічильника 6 імзапису другого додаткового статичного регістра пульсів інвертується інвертором 15, що забезпечує з'єднаний з виходом другого інвертора, вхід якого формування фронту сигналу в середині періоду з'єднаний з рахунковим входом D-тригера, а також виміру 9, і надходить на другий вхід додаткового з виходом формувача імпульсів зчитування, вхід блоку 14 прив'язки імпульсів і формує в момент якого є входом асинхронного зчитування, причому часу, коли має місце, що випливає перший, за завхід читання першого додаткового статичного регізначеним фронтом спад імпульсу першої вхідної стра з'єднаний з виходом додаткового блоку приімпульсної послідовності (при цьому робота лічив'язки імпульсів, перший вхід якого також з'єднальника 4 повинна здійснюватися фронтом зазнаний з виходом формувача першої вхідної ченого імпульсу), на виході додаткового блоку 14 імпульсної послідовності, а другий вхід додатковоприв'язки імпульсів (фіг.2,ж), фронт сигналу який, го блоку прив'язки імпульсів з'єднаний з виходом надходячи на вхід запису першого додаткового третього інвертора, вхід якого з'єднаний також з kстатичного 7 регістра, здійснює запис інвертованом виходом другого лічильника. го першим 8 інвертором сигналу з k-го виходу На фіг.1 приведена електрична схема пропопершого 4 лічильники і сформованої в даний монованого пристрою; на фіг.2 - тимчасові діаграми, мент на k-1 виходах першого 4 лічильники кодової що пояснюють роботу. комбінації в регістр 7. Записана кодова комбінація Асинхронний цифровий часовий дискримінав додатковому статичному 7 регістрі (виділена тор містить формувачі 1 і 2 першої і другої вхідної еліпсом на фіг.2,б,в,д) буде відповідати тимчасоімпульсної послідовності, блок прив'язки 3 імпульвому неузгодженості між першою і другий вхідними сів, перший лічильник 4 імпульсів, статичний 5 імпульсними послідовностями і буде незмінною регістр і другий лічильник 6 імпульсів, аналогічні 5 3887 6 (постійної - const) протягом тривалості комплемендодаткового 7 статичного регістра, до якого останнім була записана оновлена інформація були скотарного інтервалу виміру рівної Q , тобто до момутовані на відповідні k-входи другого додаткового менту появи наступного фронту сигналу з ви ходу 11 статичного регістра. додаткового блоку 14 прив'язки імпульсів (фіг.2,і). Інвертований другим 12 інвертором імпульс Комплементарний інтервал виміру Q зміщезчитування (фіг.2,м), надходячи на вхід запису ний за часом на величину q / 2 щодо інтервалу другого додаткового статичного 11 регістра, своїм виміру q (фіг.2,з і фіг.2,і), що при незмінних знафронтом здійснює запис останньої обновленої інформації виміру (виділена еліпсами на ченнях кодових комбінацій на даних інтервалах фіг.2,н,о,п) не більш ніж за половину інтервалу дозволяє забезпечити асинхронне зчитування цифрової інформації імпульсами зчитування тривачасу виміру q / 2 . Таким чином, на відміну від прототипу, прополістю t = q / 2 (фіг.2,л), виключивши при цьому нована корисна модель дозволяє асинхронно (у виникнення помилок через можливість збігу моментів зчитування і зміни кодових комбінацій на вибудь-який момент часу, без необхідності синхронізації процесів одержання цифрових значень виміходах статични х регістрів. рюваної тимчасової неузгодженості між імпульсСформований формувачем 13 імпульс зчитуними послідовностями і їхнього зчитування) вання своїм фронтом стробирует стан виходу блоодержувати кодову комбінацію, що визначає велику 3 прив'язки імпульсів за допомогою D-тригера 10 і тим самим визначає вибір статичного 5 чи речину тимчасової неузгодженості між першою і другий вхідними імпульсними послідовностями, не гістра першого додаткового 7 статичного регістра, більш ніж за половину інтервалу часу виміру, обдо якого останнім була записана обновлена інфомеженого тільки розрядністю лічильників імпульрмація (фіг.2,к) за інтервал часу q / 2 чи Q / 2 відсів, статични х регістрів і комутатора. повідно. Сигнал з виходу D-тригера 10 забезпечує керування комутатором 9 таким чином, щоб k-виходів статичного 5 чи регістра першого Комп’ютерна в ерстка Д. Шев ерун Підписне Тираж 37 прим. Міністерство осв іт и і науки України Держав ний департамент інтелектуальної в ласності, вул. Урицького, 45, м. Київ , МСП, 03680, Україна ДП “Український інститут промислов ої в ласності”, вул. Глазунова, 1, м. Київ – 42, 01601
ДивитисяДодаткова інформація
Автори англійськоюTumanov Yurii Genadiiovych
Автори російськоюТуманов Юрий Геннадиевич
МПК / Мітки
МПК: H03D 3/00
Мітки: цифровий, дискримінатор, асинхронний, часовий
Код посилання
<a href="https://ua.patents.su/3-3887-asinkhronnijj-cifrovijj-chasovijj-diskriminator.html" target="_blank" rel="follow" title="База патентів України">Асинхронний цифровий часовий дискримінатор</a>
Попередній патент: Гравітаційний посівний апарат
Наступний патент: Спосіб визначення поляризаційної чутливості волоконно-оптичних компонентів
Випадковий патент: Секційний радіатор