Підсилювач постійного струму
Номер патенту: 35482
Опубліковано: 25.09.2008
Автори: Азаров Олексій Дмитрович, Гарнага Володимир Анатолійович, Стейскал Віктор Ярославович
Формула / Реферат
Підсилювач постійного струму, який містить шини живлення з додатним та від'ємним потенціалами, шину нульового потенціалу, перше та друге джерела струму, причому вхідну шину з'єднано з базою першого р-n-р транзистора, який емітером підключений до емітера другого р-n-р транзистора та першого виводу першого джерела струму, яке другим виводом підключено до шини живлення з додатним потенціалом, колектор першого р-n-р транзистора підключено до колектора і бази третього, бази четвертого, бази і колектора п'ятого n-p-n транзисторів, колектор другого р-n-р транзистора підключено до колектора четвертого та бази шостого n-р-n транзисторів, базу та колектор сьомого р-n-р транзистора підключено до бази восьмого р-n-р транзистора, емітер дев'ятого n-р-n транзистора підключено до емітера сьомого р-n-р транзистора, колектор і базу дев'ятого та базу десятого n-р-n транзисторів об'єднано, емітери десятого n-р-n та восьмого р-n-р транзисторів об'єднані і підключені до вихідної шини, колектори десятого р-n-р та восьмого n-р-n транзисторів підключено відповідно до шин живлення з додатним та від'ємним потенціалами,емітери третього, четвертого, п'ятого n-р-n транзисторів підключено до шини живлення з від'ємним потенціалом, вхідну шину з'єднано з базою одинадцятого транзистора n-р-n, який емітером підключений до емітера дванадцятого n-р-n транзистора та першого виводу другого джерела струму, яке другим виводом підключено до шини живлення з від'ємним потенціалом, колектор одинадцятого n-р-n транзистора підключено до колектора і бази тринадцятого, бази чотирнадцятого, бази і колектора п'ятнадцятого р-n-р транзисторів, колектор дванадцятого n-р-n транзистора підключено до колектора чотирнадцятого та бази шістнадцятого р-n-р транзисторів, емітери тринадцятого, чотирнадцятого та п'ятнадцятого р-n-р транзисторів підключено до шини живлення з додатним потенціалом, бази другого р-n-р та дванадцятого n-р-n транзисторів підключено до шини нульового потенціалу, який відрізняється тим, що введено десять транзисторів, причому емітери сімнадцятого n-p-n та вісімнадцятого p-n-р транзисторів об'єднано, а колектори відповідно підключено до баз чотирнадцятого p-n-р та четвертого n-p-n транзисторів, база сімнадцятого n-р-n транзистора підключена до бази і колектора дев'ятнадцятого n-p-n транзистора та колектора шістнадцятого р-n-р транзистора, база вісімнадцятого p-n-р транзистора підключена до бази і колектора двадцятого p-n-р транзистора та колектора шостого n-p-n транзистора, емітери дев'ятнадцятого p-n-р та двадцятого n-p-n транзисторів об'єднано та підключено до шини нульового потенціалу, базу двадцять першого p-n-р транзистора підключено до бази і колектора двадцять другого та емітера двадцять третього p-n-р транзисторів, колектор двадцять першого та базу двадцять третього транзистора підключено до емітера шістнадцятого p-n-р транзистора, колектор двадцять третього транзистора p-n-р підключено до бази дев'ятого n-p-n транзистора, базу двадцять четвертого n-p-n транзистора підключено до бази і колектора двадцять п'ятого та емітера двадцять шостого p-n-р транзисторів, колектор двадцять четвертого та базу двадцять шостого n-p-n транзисторів підключено до емітера шостого n-p-n транзистора, колектор двадцять шостого транзистора n-p-n підключено до бази сьомого p-n-р транзистора, емітери двадцять першого, двадцять другого p-n-р та двадцять четвертого, двадцять п'ятого n-p-n транзисторів відповідно підключено до шин живлення з додатним та від'ємним потенціалом.
Текст
Підсилювач постійного струму, який містить шини живлення з додатним та від'ємним потенціалами, шину нульового потенціалу, перше та друге джерела струму, причому вхідну шину з'єднано з базою першого р-n-р транзистора, який емітером підключений до емітера другого р-n-р транзистора та першого виводу першого джерела струму, яке другим виводом підключено до шини живлення з додатним потенціалом, колектор першого р-n-р транзистора підключено до колектора і бази третього, бази четвертого, бази і колектора п'ятого np-n транзисторів, колектор другого р-n-р транзистора підключено до колектора четвертого та бази шостого n-р-n транзисторів, базу та колектор сьомого р-n-р транзистора підключено до бази восьмого р-n-р транзистора, емітер дев'ятого n-р-n транзистора підключено до емітера сьомого р-n-р транзистора, колектор і базу дев'ятого та базу десятого n-р-n транзисторів об'єднано, емітери десятого n-р-n та восьмого р-n-р транзисторів об'єднані і підключені до вихідної шини, колектори десятого р-n-р та восьмого n-р-n транзисторів підключено відповідно до шин живлення з додатним та від'ємним потенціалами, емітери третього, четвертого, п'ятого n-р-n транзисторів підключено до шини живлення з від'ємним потенціалом, вхідну шину з'єднано з базою одинадцятого транзистора n-р-n, який емітером підключений до емітера дванадцятого n-р-n транзистора та першого виводу другого джерела струму, яке другим виводом підключено до шини живлення з від'ємним потенціалом, колектор одинадцятого n-р-n транзистора підключено до колектора і бази тринадцятого, бази чотирнад U 2 (19) 1 3 35482 4 За аналог обрано інтегральний операційний до шини живлення з від'ємним потенціалом, перпідсилювач [Титце У., Шенк К., Полупроводникоший вивод другого джерела струму та колектор вая схемотехника: Справочное руководство Пер. с дев'ятого n-р-n транзистора підключено до шини нем. -М.: Мир, 1982. - 512с, ил. Рис. 7.4 на сторінці живлення з додатнім потенціалом, колектор деся150], який містить вхідну і вихідну шин у, перший та того p-n-р транзистора підключено до шини живдругий p-n-р транзистор. Базу першого та другого лення з від'ємним потенціалом, причому емітери p-n-р транзисторів відповідно підключено до перодинадцятого і дванадцятого n-р-n підключено до шої та другої шин нульового потенціалу, а емітери першого виводу др угого джерела струму, яке друцих транзисторів під'єднано до першого виводу гим виводом підключено до шини живлення з віпершого джерела струму. Колектор першого p-n-р д'ємним потенціалом, базу одинадцятого n-р-n транзистора з'єднано з базою і колектором третьотранзистора підключено до бази першого р-n-р го n-p-n транзистора та базою четвертого n-p-n транзистора, базу дванадцятого n-р-n транзистора транзистора. Колектор другого p-n-р транзистора підключено до бази другого p-n-р транзистора та з'єднано з колектором четвертого n-p-n транзистодо шини нульового потенціалу, колектор одинадра та базою п'ятого n-p-n транзистора. Емітери цятого n-р-n транзистора підключено до колектора третього та четвертого n-p-n транзисторів відповіі бази тринадцятого, бази чотирнадцятого, бази і дно з'єднано з першою та другою шинами нульоколектора п'ятнадцятого та емітера шістнадцятого вого потенціалу, та першими виводами відповідно p-n-р транзисторів, колектор дванадцятого р-n-р першого і другого резисторів, які другими виводатранзистора підключено до колектора чотирнадцями під'єднані до шини живлення з від'ємним потетого та бази шістнадцятого p-n-р транзисторів, нціалом. Перше джерело струму др угим виводом колектор шістнадцятого р-n-р транзистора підклюз'єднане з шиною живлення з додатнім потенціачено до колектора і бази сьомого n-p-n транзистолом. П'ятий n-р-n транзистор колектором з'єднано ра, емітери тринадцятого, чотирнадцятого, п'ятназ колектором шостого n-p-n транзистора і базою дцятого p-n-р транзисторів підключено до шини восьмого n-p-n транзистора та колетором та базою живлення з додатнім потенціалом. дев'ятого p-n-р, а емітер п'ятого n-p-n транзистора Недоліками прототипу є низький коефіцієнт з'єднано з базою шостого n-p-n транзистора. Еміпідсилення по струму, що обмежує галузь застосутер шостого n-p-n транзистора з'єднано з шиною вання. живлення з від'ємним потенціалом. Емітер дев'яВ основу корисної моделі поставлено задачу того p-n-р транзистора з'єднано з емітером десястворення підсилювача постійного струму, в якому того p-n-р транзистора, який колектором під'єдназа рахунок введення нових елементів та зв’язків ний до бази сьомого р-n-р транзистора і першого між ними підвищується коефіцієнт підсилення по виводу др угого джерела струму, яке другим вивоструму, що сприяє поширенню галузі використання дом під'єднано до шини живлення з додатнім поприладу, а також приводить до економії шляхом тенціалом. Емітер сьомого p-n-р транзистора та використання приладу в різноманітних пристроях емітер восьмого n-p-n транзистора об'єднані. Коімпульсної та обчислювальної техніки, автоматики лектор сьомого p-n-р транзистора під'єднано до тощо. шини живлення з додатнім потенціалом. Колектор Поставлена задача досягається тим, що підвосьмого п-р-n транзистора під'єднано до шини силювач постійного струму, який містить шини живлення з від'ємним потенціалом. живлення з додатнім та від’ємним потенціалами, Недоліком аналогу є низька швидкодія. шину н ульового потенціалу, перше та друге джеЗа прототип обрано підсилювач постійного рела струму, причому вхідн у шин у з'єднано з баструму [Патент на корисну модель №19370 Бюл. зою першого транзистора p-n-р, який емітером №12, 2006р.], який містить шини живлення з додапідключений до емітера другого p-n-р транзистора тнім та від'ємним потенціалами, перше та друге та першого виводу першого джерела струму, яке джерело струму, причому вхідну шину з'єднано з другим виводом підключено до шини живлення з базою першого транзистора p-n-р, який емітером додатнім потенціалом, колектор першого p-n-р підключений до емітера другого p-n-р транзистора транзистора підключено до колектора і бази трета першого вивода першого джерела струму, яке тього, бази четвертого, бази і колектора п'ятого nдругим виводом підключено до шини живлення з p-n транзисторів, колектор другого p-n-р транзисдодатнім потенціалом, колектор першого p-n-р тора підключено до колектора четвертого та бази транзистора підключено до колектора і бази трешостого n-p-n транзисторів, база та колектор сьотього, бази четвертого, бази і колектора п'ятого та мого p-n-р транзистора підключено до бази восьемітера шостого n-р-n транзисторів, колектор друмого p-n-р транзистора, емітер дев'ятого n-р-n гого p-n-р транзистора підключено до колектора транзистора підключено до емітера сьомого p-n-р четвертого та бази шостого n-р-n транзисторів, транзистора, колектор і базу дев'ятого та базу деколектор шостого n-р-n транзистора підключено до сятого n-p-n транзисторів об'єднано, емітери десябази та колектора восьмого і бази десятого p-n-р того n-p-n та восьмого р-n-р об'єднані і підключені транзисторів, емітер сьомого n-р-n транзистора до вихідної шини, колектори десятого p-n-р та вопідключено до емітера восьмого p-n-р транзистосьмого n-p-n транзисторів підключено відповідно ра, до бази і колектора якого підключено базу дедо шин живлення з додатнім та від'ємним потенцісятого p-n-р транзистора, колектор і базу сьомого алами, емітери третього, четвертого, п'ятого n-p-n та базу дев'ятого n-р-n транзисторів об'єднано, транзисторів підключено до шини живлення з віемітери дев'ятого n-р-n та десятого p-n-р об'єднані д'ємним потенціалом, вхідну шин у з'єднано з баі підключені до вихідної шини, емітери третього, зою одинадцятого транзистора n-p-n, який емітечетвертого, п'ятого p-n-р транзисторів підключено ром підключений до емітера дванадцятого n-p-n 5 35482 6 транзистора та першого виводу другого джерела десятого 28 n-р-n та восьмого 29 р-n-р об'єднані і струму, яке другим виводом підключено до шини підключені до вихідної шини 32, колектори десятоживлення з від'ємним потенціалом, колектор одиго 28 p-n-р та восьмого 29 n-р-n транзисторів піднадцятого n-p-n транзистора підключено до колекключено відповідно до шин живлення з додатнім тора і бази тринадцятого, бази чотирнадцятого, 30 та від'ємним 31 потенціалами, емітери третього бази і колектора п'ятнадцятого р-n-р транзисторів, 7, четвертого 11, п'ятого 15 n-р-n транзисторів підколектор дванадцятого n-p-n транзистора підклюключено до шини живлення 31 з від'ємним потенчено до колектора чотирнадцятого та бази шістнаціалом, вхідну шин у 1 з'єднано з базою одинадцядцятого p-n-р транзисторів, емітери тринадцятого, того 5 транзистора n-p-n, який емітером чотирнадцятого та п'ятнадцятого p-n-р транзистопідключений до емітера дванадцятого 9 n-p-n трарів підключено до шини живлення з додатнім понзистора та першого виводу друго го 3 джерела тенціалом, бази другого р-n-р та дванадцятого n-pструму, яке другим виводом підключено до шини n транзисторів підключено до шини нульового поживлення 31 з від'ємним потенціалом, колектор тенціалу, введено десять транзисторів причому одинадцятого 5 n-р-n транзистора підключено до емітери сімнадцятого n-р-n та вісімнадцятого p-n-р колектора і бази тринадцятого 6, бази чотирнадтранзисторів об'єднано, а колектори відповідно цятого 10, бази і колектора п'ятнадцятого 12 p-n-р підключено до баз чотирнадцятого p-n-р та четветранзисторів, колектор дванадцятого 9 n-p-n транртого n-p-n транзисторів, база сімнадцятого n-p-n зистора підключено до колектора чотирнадцятого транзистора підключена до бази і колектора де10 та бази шістнадцятого 17 p-n-р транзисторів, в'ятнадцятого n-p-n транзистора та колектора емітери тринадцятого 6, чотирнадцятого 10 та шістнадцятого р-n-р транзистора, база вісімнадцяп'ятнадцятого 12 p-n-р транзисторів підключено до того р-n-р транзистора підключена до бази і колекшини живлення 30 з додатнім потенціалом, бази тора двадцятого p-n-р транзистора та колектора другого 8 р-n-р та дванадцятого 9 n-p-n транзистошостого n-р-n транзистора, емітери дев'ятнадцяторів підключено до шини нульового потенціалу, го р-n-р та двадцятого n-р-n транзисторів об'єднапричому емітери сімнадцятого 13 n-р-n та вісімнано та підключено до шини нульового потенціалу, дцятого 14 р-n-р транзисторів об'єднано, а колекбазу двадцять першого p-n-р транзистора підклютори відповідно підключено до баз чотирнадцятого чено до бази і колектора двадцять другого та емі10 p-n-р та четвертого 11 n-p-n транзисторів, база тера двадцять третього p-n-р транзисторів, колексімнадцятого 13 n-p-n транзистора підключена до тор двадцять першого та базу двадцять третього бази і колектора дев'ятнадцятого 18 n-p-n транзистранзистора підключено до емітера шістнадцятого тора та колектора шістнадцятого 17 р-n-р транзисp-n-р транзистора, колектор двадцять третього тора, база вісімнадцятого 14 p-n-р транзистора транзистора р-n-р підключено до бази дев'ятого nпідключена до бази і колектора двадцятого 19 p-np-n транзистора, базу двадцять четвертого n-р-n р транзистора та колектора шостого 20 n-р-n трантранзистора підключено до бази і колектора двазистора, емітери дев'ятнадцятого 18 p-n-р та двадцять п'ятого та емітера двадцять шостого p-n-р дцятого 19 n-р-n транзисторів об'єднано та підтранзисторів, колектор двадцять четвертого та ключено до шини нульового потенціалу, базу базу двадцять шостого n-р-n транзисторів підклюдвадцять першого 16 p-n-р транзистора підключечено до емітера шостого n-р-n транзистора, колекно до бази і колектора двадцять другого 22 та емітор двадцять шостого транзистора n-p-n підклютера двадцять третього 23 p-n-р транзисторів, кочено до бази сьомого p-n-р транзистора, емітери лектор двадцять першого 16 та базу двадцять двадцять першого, двадцять другого p-n-р та дватретього 23 транзистора підключено до емітера дцять четвертого, двадцять п'ятого n-р-n транзисшістнадцятого 17 p-n-р транзистора, колектор торів відповідно підключено до шин живлення з двадцять третього 23 транзистора p-n-р підключедодатним та від'ємним потенціалом. но до бази дев'ятого 24 n-р-n транзистора, базу На кресленні Фіг. представлено принципову двадцять четвертого 21 n-р-n транзистора підклюсхему підсилювача постійного струму, який містить чено до бази і колектора двадцять п'ятого 27 та шини живлення з додатнім 30 та від’ємним 31 поемітера двадцять шостого 26 р-n-р транзисторів, тенціалами, шину н ульового потенціалу, перше 2 колектор двадцять четвертого 21 та базу двадцять та друге 3 джерело струму, причому вхідну шину шостого 26 n-р-n транзисторів підключено до еміз'єднано з базою першого 4 p-n-р транзистора, тера шостого 20 n-р-n транзистора, колектор дваякий емітером підключений до емітера другого 8 pдцять шостого 26 n-р-n транзистора підключено до n-р транзистора та першого виводу першого 2 бази сьомого 25 p-n-р транзистора, емітери дваджерела струму, яке другим виводом підключено дцять першого 16, двадцять другого 22 p-n-р та до шини живлення з додатнім потенціалом 30, двадцять четвертого 21, двадцять п'ятого 27 n-р-n колектор першого 4 р-n-р транзистора підключено транзисторів відповідно підключено до шин живдо колектора і бази третього 7, бази четвертого лення з додатним 30 та від'ємним 31 потенціалом. 11, бази і колектора п'ятого 15 n-p-n транзисторів, Пристрій працює таким чином. колектор другого 8 р-n-р транзистора підключено Якщо вхідна напруга збільшується, то транзидо колектора четвертого 11 та бази шостого 20 nстори одинадцятий 5 n-p-n і другий 8 p-n-р привідр-n транзисторів, база та колектор сьомого 25 р-nкриваються, а транзистори перший 4 p-n-р і двар транзистора підключено до бази восьмого 29 pнадцятий 9 n-p-n призакриваються. При цьому n-р транзистора, емітер дев'ятого 24 n-р-n транзиколекторний струм одинадцятого 5 n-p-n і другого стора підключено до емітера сьомого 25 p-n-р тра8 p-n-р транзисторів збільшується, викликаючи нзистора, колектор і базу дев'ятого 24 та базу дезбільшення базового струму шостого 20 n-p-n і сятого 28 n-р-n транзисторів об'єднано, емітери зменшення базового струму шістнадцятого 17 p-n 7 35482 8 р транзисторів. У такому випадку шостий 20 n-p-n го 24 n-р-n і сьомого 25 р-n-р збільшується і натранзистор привідкривається, а шістнадцятий 17 ближається до напруги +Uж. Оскільки потенціал р-n-р транзистор призакривається, при цьому емівихідного каскаду на транзисторах десятого 28 nтерний струм шостого 20 n-р-n транзистора збільр-n і восьмого 29 p-n-р повторює потенціал вихідшується, а емітерний струм шістнадцятого 17 р-n-р ного каскаду на транзисторах дев'ять 24 n-p-n і сім транзистора зменшується, що викликає привідк25 p-n-p то і потенціал вихідної схеми таким чином риття двадцять шостого 26 n-р-n і при закриття збільшується і наближається до +Uж. двадцять третього 23 p-n-р транзисторів. ПотенціГенератори струмів 2 і 3 задають робочі точки ал точки об'єднання емітерів транзисторів дев'ятодиференційних каскадів відповідно побудованих го 24 n-p-n і сьомого 25 р-n-р зменшується і нана транзисторах першому 4 p-n-р і другому 8 n-р-n ближається до напруги -Uж. Оскільки потенціал та на одинадцятому 5 n-р-n і дванадцятому 9 p-nвихідного каскаду на транзисторах десятого 28 nр. Двонаправлений відбивач струму на транзистоp-n і восьмого 29 р-n-р повторює потенціал вихідрах сімнадцять 13 n-р-n, вісімнадцять 14 p-n-р, і в ного каскаду на транзисторах дев'ять 24 n-p-n і сім діодному вмиканні дев'ятнадцять 18 n-р-n, двадця25 р-n-р то і потенціал вихідної схеми таким чином ть 19 p-n-р слугує для завдання робочих точок зменшується і наближається до -Uж. підсилювальних каскадів на транзисторах шістнаЯкщо вхідна напруга зменшується, то транзисдцять 17 p-n-р і шостого 20 n-р-n за допомогою тори одинадцятий 5 n-p-n і другий 8 р-n-р призаквідбивачів струму побудованих на транзисторах pриваються, а транзистори перший 4 p-n-р і дванаn-р типу чотирнадцятого 10, в діодному включенні дцятий 9 n-p-n привідкриваються. При цьому тринадцятого 6, п'ятнадцятого 12, а також на транколекторний струм одинадцятого 5 n-р-n і другого зисторах типу n-р-n четвертого 11, в діодному 8 p-n-р транзисторів зменшується викликаючи включенні третього 7, і п'ятого 15. Відбивачі струзменшення базового струму шостого 20 n-p-n і му перший на транзисторах типу p-n-р двадцять збільшення базового струму шістнадцятого 17 р-nпершого 16, у діодному вмиканні двадцять другого р транзисторів. У такому випадку шостий 20 n-р-n 22, двадцять третього 23, а також другий на трантранзистор призакривається, а шістнадцятий 17 pзисторах n-р-n типу двадцять четвертого 21, в діоn-р транзистор привідкривається, при цьому емідному вмиканні двадцять п'ять 27, двадцять шість терний струм шостого 20 n-p-n транзистора змен26 слугують для передачі емітер них струмів траншується, а емітерний струм шістнадцятого 17 р-n-р зисторів шістнадцять 17 p-n-р і шостого 20 n-р-n на транзистора збільшується, що викликає призакбази десять 28 n-р-n і вісім 29 p-n-р. Шина 1 слуриття двадцять шостого 26 n-p-n і привідкриття жить входом схеми, а шина 32 - виходом. На шини двадцять третього 23 p-n-р транзисторів. Потенціживлення 30 і 31 подається напруга живлення відал точки об'єднання емітерів транзисторів дев'ятоповідно з від'ємним і додатнім потенціалами. Комп’ютерна в ерстка І.Скворцов а Підписне Тираж 28 прим. Міністерство осв іт и і науки України Держав ний департамент інтелектуальної в ласності, вул. Урицького, 45, м. Київ , МСП, 03680, Україна ДП “Український інститут промислов ої в ласності”, вул. Глазунова, 1, м. Київ – 42, 01601
ДивитисяДодаткова інформація
Назва патенту англійськоюDc amplifier
Автори англійськоюAzarov Oleksii Dmytrovych, Harnaha Volodymyr Anatoliiovych, Steiskal Viktor Yaroslavovych
Назва патенту російськоюУсилитель постоянного тока
Автори російськоюАзаров Алексей Дмитриевич, Гарнага Владимир Анатольевич, Стейскал Виктор Ярославович
МПК / Мітки
Мітки: постійного, підсилювач, струму
Код посилання
<a href="https://ua.patents.su/4-35482-pidsilyuvach-postijjnogo-strumu.html" target="_blank" rel="follow" title="База патентів України">Підсилювач постійного струму</a>
Попередній патент: Спосіб виробництва настоянки віскі “м. віскі”
Наступний патент: Анаеробний біореактор для одержання біогазу
Випадковий патент: Спосіб виготовлення питної води "жива вода ніколінська"