Формувач одиночної триімпульсної кодової серії з програмованими часовими параметрами

Завантажити PDF файл.

Формула / Реферат

Формувач одиночної трьохімпульсної кодової серії з програмованими часовими параметрами, кратними періоду безперервної періодичної послідовності імпульсів, що подаються на її вхід з виходу кварцового генератора, який містить двійковий реверсивний лічильник, налагоджений на режим віднімання, зі входами синхронного паралельного завантаження, входом дозволу режиму рахування і входом асинхронної установки у нульовий стан, вихід переповнення якого з'єднаний зі входом дозволу синхронної паралельної установки його в стан, визначуваний змінними, що подаються на входи паралельного завантаження, який відрізняється тим, що введено двійковий суматор, чотири інвертори, компаратор, перший і другий синхронні D-тригери зі входом асинхронної установки у нульовий стан, тривходовий елемент АБО-НІ, двовходовий елемент І-НІ, перший і другий двовходові елементи І, двовходовий елемент АБО, ланцюжок, що складається з резистора і конденсатора, при цьому входи першої групи входів суматора з'єднано з відповідними входами завантаження лічильника, які утворюють входи налагодження формувача на заданий період серій імпульсів; входи другої групи суматора з'єднано з виходами інверторів, входи яких утворюють входи налагодження формувача на задані паузи між імпульсами в серії; входи першої групи входів компаратора з'єднано з відповідними виходами лічильника; входи другої групи входів компаратора з'єднано з відповідними виходами суматора; вхід D першого тригера з'єднано з виходом елемента АБО-НІ, перший вхід якого з'єднано з виходом молодшого (нульового) розряду лічильника, другий - з виходом другого розряду, третій - з виходом старшого (третього) розряду; інверсний вихід першого D-тригера і вихід компаратора з'єднано зі входами елемента І-НІ, вихід якого утворює вихід формувача; тактові входи лічильника і першого D-тригера з'єднані між собою, утворюючи вхід формувача - вхід подачі безперервної періодичної послідовності імпульсів з виходу зовнішнього генератора; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора з'єднано з джерелом живлення, а загальна точка його з'єднана з першими входами першого та другого елементів І і входом D другого D-тригера, вихід якого з'єднано з першим входом елемента АБО, другий вхід якого з'єднано з виходом переповнення лічильника; вихід елемента АБО з'єднано з другим входом другого елемента І, вихід якого з'єднано зі входами асинхронної установки у нульовий стан лічильника і першого D-тригера; тактовий вхід другого D-тригера утворює вхід подачі імпульсів запуску; другий вхід першого елемента І з'єднано з виходом компаратора; вихід першого елемента І з'єднано зі входом асинхронної установки у нульовий стан другого D-тригера.

Текст

Реферат: Формувач одиночної триімпульсної кодової серії з програмованими часовими параметрами, кратними періоду безперервної періодичної послідовності імпульсів, що подаються на її вхід з виходу кварцового генератора, який містить двійковий реверсивний лічильник, налагоджений на режим віднімання, зі входами синхронного паралельного завантаження, входом дозволу режиму рахування і входом асинхронної установки у нульовий стан, вихід переповнення якого з'єднаний зі входом дозволу синхронної паралельної установки його в стан, визначуваний змінними, що подаються на входи паралельного завантаження. Введено двійковий суматор, чотири інвертори, компаратор, перший і другий синхронні D-тригери зі входом асинхронної установки у нульовий стан, тривходовий елемент АБО-НІ, двовходовий елемент І-НІ, перший і другий двовходові елементи І, двовходовий елемент АБО, ланцюжок, що складається з резистора і конденсатора. UA 92186 U (54) ФОРМУВАЧ ОДИНОЧНОЇ ТРИІМПУЛЬСНОЇ КОДОВОЇ СЕРІЇ З ПРОГРАМОВАНИМИ ЧАСОВИМИ ПАРАМЕТРАМИ UA 92186 U UA 92186 U 5 10 15 20 25 30 35 40 45 50 55 60 Корисна модель належить до автоматики, імпульсної, обчислювальної і вимірювальної техніки та призначена для формування одиночної трьохімпульсної кодової серії з програмованими часовими параметрами, кратними періоду безперервної періодичної послідовності імпульсів, що подаються на її вхід з виходу кварцового генератора. Відомі формувачі, що містять кварцовий задавальний генератор, працюючий у безперервному режимі, пристрій синхронізації і вихідний пристрій, що забезпечує формування необхідних серій імпульсів, часові параметри яких визначаються часовими параметрами імпульсів, що подаються на вхід (Авторське свідоцтво СРСР №307502. - Бюлетень винаходів №20, 1971, Авторське свідоцтво СРСР №354544. - Бюлетень винаходів №30, 1972). Недолік відомих пристроїв - обмежені функціональні можливості, обумовлені налагодженням на фіксований режим часових параметрів вихідної послідовності імпульсів. Найбільш близьким за технічною суттю і результатом, що досягається, є формувач імпульсів, виконаний на двійковому лічильнику (мал.7.94. Пухальський Г.Л., Новосельцева Т.Я. Цифровые устройства. - Спб.: Политехника 1986. - 485с), який містить двійковий реверсивний лічильник, налагоджений на режим віднімання, з входами синхронного паралельного завантаження, входом дозволу режиму рахування і входом асинхронної установки в нульовий стан, вихід переповнення якого з'єднаний з входом дозволу синхронної паралельної установки його в стан, визначуваний конфігураційними змінними, що подаються на входи паралельного завантаження, що забезпечує можливість програмування числа станів лічильника. Недолік відомого пристрою - обмежені функціональні можливості. У основу корисної моделі поставлено задачу удосконалення формувача одиночної трьохімпульсної кодової серії з програмованими часовими параметрами, кратними періоду безперервної періодичної послідовності імпульсів, що подаються на її вхід з виходу кварцового генератора, за допомогою введення нового складу елементів і нової сукупності взаємних з'єднань між ними, забезпечити розширення функціональних можливостей. Поставлена задача вирішується тим, що в формувач одиночної трьохімпульсної кодової серії з програмованими часовими параметрами кратними періоду безперервної періодичної послідовності імпульсів, що подаються на її вхід з виходу кварцового генератора, який містить двійковий реверсивний лічильник, налагоджений на режим віднімання, зі входами синхронного паралельного завантаження, входом дозволу режиму рахування і входом асинхронної установки у нульовий стан, вихід переповнення якого з'єднаний зі входом дозволу синхронної паралельної установки його в стан, визначуваний змінними, що подаються на входи паралельного завантаження, відповідно до корисної моделі введено двійковий суматор, чотири інвертори, компаратор, перший і другий синхронні D-тригери зі входом асинхронної установки у нульовий стан, тривходовий елемент АБО-НІ, двовходовий елемент І-НІ, перший і другий двовходові елементи І, двовходовий елемент АБО, ланцюжок, що складається з резистора і конденсатора, при цьому входи першої групи входів суматора з'єднано з відповідними входами завантаження лічильника, які утворюють входи налагодження формувача на задану тривалість трьохімпульсної серії; входи другої групи суматора з'єднано з виходами інверторів, входи яких утворюють входи налагодження формувача на задані паузи між імпульсами в серії; входи першої групи входів компаратора з'єднано з відповідними виходами лічильника; входи другої групи входів компаратора з'єднано з відповідними виходами суматора; вхід D першого тригера з'єднано з виходом елемента АБО-НІ, перший вхід якого з'єднано з виходом молодшого (нульового) розряду лічильника, другий - з виходом другого розряду, третій - з виходом старшого (третього) розряду; інверсний вихід першого D-тригера і вихід компаратора з'єднано зі входами елемента І-НІ, вихід якого утворює вихід формувача; тактові входи лічильника і першого D-тригера з'єднані між собою, утворюючи вхід формувача - вхід подачі безперервної періодичної послідовності імпульсів з виходу зовнішнього генератора; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора з'єднано з джерелом живлення, а загальна точка його з'єднана з першими входами першого та другого елементів І і входом D другого D-тригера, вихід якого з'єднано з першим входом елемента АБО, другий вхід якого з'єднано з виходом переповнення лічильника; вихід елемента АБО з'єднано з другим входом другого елемента І, вихід якого з'єднано зі входами асинхронної установки у нульовий стан лічильника і першого D-тригера; тактовий вхід другого D-тригера утворює вхід подачі імпульсів запуску; другий вхід першого елемента І з'єднано з виходом компаратора; вихід першого елемента І з'єднано зі входом асинхронної установки у нульовий стан другого D-тригера. Заявлений формувач має новий склад елементів і нову організацію взаємозв'язків між ними, тобто містить нову сукупність ознак, які забезпечують нові технічні властивості. Технічний результат, як наслідок цих властивостей, розширення області використання і функціональних можливостей формувача. 1 UA 92186 U 5 10 15 20 25 30 35 40 45 50 55 60 На фіг. 1 приведена схема формувача. Формувач містить: двійковий реверсивний лічильник (1), налагоджений на режим віднімання (U=0), зі входами синхронного паралельного завантаження D0-D3, входом дозволу режиму рахування Р0, входом подачі тактових імпульсів С, входом асинхронної установки у нульовий стан R, виходами разрядов Q0-Q3, виходом переповнення Р4; двійковий суматор (2), чотири інвертори (3-6), компаратор (7), перший (8) та другий (13) синхронні D-тригери зі входами асинхронної установки у нульовий стан, тривходовий елемент АБО-НІ (9), двовходовий елемент І-НІ (10), ланцюжок, що складається з резистора (11) і конденсатора (12), перший (14) та другий (16) двовходові елементи І, двовходовий елемент АБО (15). Вихід Р4 лічильника 1 з'єднаний зі входом L дозволу синхронної паралельної установки його в стан. Входи А0 - А3 суматора 2, які з'єднано з відповідними входами D0-D3 завантаження лічильника, утворюють входи а0 - а3 налагодження формувача на задану тривалість кодової серії. Входи інверторів 2-6, виходи яких з'єднано зі входами В0 - В3, утворюють входи b0-b3 налагодження формувача на задані паузи проміж імпульсами в серії. Входи А 0-А3 компаратора 7 з'єднано з відповідними виходами Q0-Q3 лічильника. Входи В0 - В3 компаратора з'єднано з відповідними виходами S0-S3 суматора. Вхід D тригера 8 з'єднано з виходом елемента АБО-НІ 9, перший вхід якого з'єднано з виходом Q0 лічильника, другий - з виходом Q2, треті - з виходом Q3. Інверсний вихід D-тригера і вихід компаратора з'єднано зі входами елемента І-НІ 10, вихід якого утворює вихід F формувача. Тактові входи С лічильників і першого D-тригера з'єднані між собою, утворюючи вхід формувача - вхід подачі безперервної періодичної послідовності імпульсів С з виходу зовнішнього генератора. Ланцюжок, що складається з послідовно з'єднаних резистора 11 і конденсатора 12, з'єднано з джерелом живлення +Е, а загальна точка ланцюжка з'єднана з першими входами першого (14) та другого (16) елементів І і входом D другого D-тригера, вихід якого з'єднано з першим входом елемента АБО 15, другий вхід якого з'єднано з виходом переповнення лічильника; вихід елемента АБО 14 з'єднано з другим входом елемента 116, вихід якого з'єднано зі входами асинхронної установки у нульовий стан лічильника і першого D-тригера; тактовий вхід другого D-тригера утворює вхід подачі імпульсів запуску (Start); другий вхід елемента І 15 з'єднано з виходом компаратора, вихід елемента І 15 з'єднано зі входом асинхронної установки у нульовий стан другого D-тригера. Працює формувач в наступній послідовності. Наявність ланцюжка, що складається із поєднаних послідовно резистора 11 і конденсатора 12 підключеною до шини живлячої напруги (+Е), при включенні джерела живлення протягом деякого проміжку часу формує рівень логічного нуля на входах елементів 14 та 16, забезпечуючи формування рівня логічного нуля на їх виходах, приєднаних до входів асинхронної установки в нульовий стан відповідно першого і другого D-тригерів (9, 13) і лічильника 1. Після закінчення перехідного процесу, пов'язаного з включенням джерела живлення D - тригери 9, 13 і лічильник 1 переходять в нульовий стан, формуючи рівень логічного нуля відповідно на виході (Q) D-тригерів і на виході переповнювання лічильників 1, що веде до формування рівня логічного нуля на виході двовходового елемента 15, приєднаного до входу елемента 16, що забезпечує підтвердження (блокування) рівня логічного нуля на його виході і по закінченні перехідного процесу, пов'язаного із зарядом конденсатора 12, коли напруга на нім перевищить рівень логічного нуля, що забезпечує рівень логічного нуля на входах на входах R асинхронної установки у нульовий стан лічильника і першого тригера, забезпечуючи формування рівня логічного нуля на виходах Q0-Q3, Р4 лічильника, прямому виході першого D-тригера і рівень логічної одиниці на його інверсному виході, що веде до формування рівня логічного нуля на вході L лічильника, готуючи його до прийому інформації зі входів D0-D3, і рівня логічної одиниці на вході першого D-тригера, готуючи його до переходу в одиничний стан. Оскільки режим асинхронної установки лічильників у нульовий стан має пріоритет по відношенню до всіх останніх режимів, то до тих пір, поки на вході елемента 16 (а отже і на його виході) зберігатиметься рівень логічного нуля, нульовий стан лічильника залишатиметься незмінним. Під час вступу імпульсу запуску (Start) на тактовий вхід другого D-тригера по його фронту він переходить в одиничний стан (Q=1), формуючи рівень логічної одиниці на виході елемента 15, а отже на вході і виході елемента І 16, що забезпечує рівень логічного одиниці на входах R лічильника 1 і першого, D-тригера знімаючи блокування нульового стану. Активний сигнал з виходу переповнювання лічильника 1, тобто на вході дозволу синхронного паралельного завантаження лічильників (L), готує його до прийому інформації зі входів а0 -а3. І тоді під час вступу першого (після закінчення перехідного процесу, пов'язаного з переходом другого тригера в одиничний стан) тактового імпульсу С по його фронту 2 UA 92186 U 5 10 15 20 25 30 35 40 відбувається паралельне завантаження лічильника значеннями сигналів, що подаються на відповідні входи, тобто лічильник переходить у стан a3а2a1а0, формуючі одиничне значення на виході Р4, що веде до переходу лічильника у режим лічби. Перший тригер переходить в одиничний стан, що веде до формування нульового значення на його інверсному виході, тобто на вході елемента І-НІ 10, формуючі одиничне значення на його виході тобто на виході F формувача. Оскільки тривалість трьохімпульсної серії не може бути менше 5 Τ (Τ - період прямування тактових імпульсів), то значення лічильника в розрядах Q3 або Q2 або обидва будуть вміщувати одиницю, і тоді при переході лічильника у стан a3а2a1а0 на виході елемента АБО-НІ, тобто на вході тригера, формується рівень логічного нуля. Під час вступу другого (після закінчення перехідного процесу, пов'язаного із переходом другого тригера в одиничний стан) перший тригер переходить у нульовий стан, що веде до формування рівня логічного нуля на виході F формувача, а зміст лічильника зменшиться на одиницю. Під час вступу подальших тактових імпульсів зміст лічильника буде зменшуватися, а нульовий стан тригера залишиться незмінним. Нульове значення сигналу на виході формувача також буде залишитися незмінним до тих пір, доки зміст лічильника не стане рівнім a3а2a1а0b3b2b1b0, на інверсному виході компаратора (на вході елемента І-НІ 10) буде сформовано рівень логічного нуля, у результаті чого другий тригер переходить у нульовий стан, що веде до формування рівня логічної одиниці на виході F формувача, тобто до формування другого імпульсу в серії, і переходу другого тригера у нульовий стан Під час вступу подальших тактових імпульсів зміст лічильника буде зменшуватися, а нульовий стан першого і другого тригера залишиться незмінним. Нульове значення сигналу на виході формувача також буде залишатися незмінним до тих пір, доки зміст лічильника не стане рівним 0010, що веде до формування рівня логічної одиниці на вході першого D-тригера, готуючи його до переходу в одиничний стан. І тоді під час вступу наступного тактового імпульсу лічильник переходить у стан 0001, а тригер переходить в одиничний стан, що веде до формування рівня логічного нуля на його інверсному виході і рівня логічної одиниці на виході елемента І-НІ 10, тобто формування третього імпульсу на виході формувача. Зі вступом наступного тактового імпульсу лічильник переходить у нульовий стан, що веде до формування рівня логічного нуля на виходах елементів 15, 16, на входах асинхронної установки у нульовий стан лічильника і першого тригера, тобто блокування вихідного нульового стану. Зі вступом наступного імпульсу запуску усі процеси повторюються. Таким чином, після закінчення перехідного процесу, пов'язаного з переходом другого тригера в одиничний стан, під час вступу на вхід С формувача періодичної послідовності імпульсів з періодом Τ на виході формувача генерується одиночна трьохімпульсна серія імпульсів фіксованої тривалості, рівної періоду тактових імпульсів Т, з програмованою тривалістю серії Тс = a3а2a1а0Т програмованою тривалістю першої і другої паузи в серії (tп1,tп2), які визначаються значеннями змінних b3b2b1b0 і a3а2a1а0: tп1 = (b3b2b1b0-1)Т. На фіг. 2 приведений граф переходів формувача і сигналів на виходах в кожному стані лічильника, а на фіг. 3 - епюри, що ілюструють роботу, для варіанту налагодження a3а2a1а0=1010, b3b2b1b0=0011 (Тс = 10Т, tп1=2T, tп2=5T). На відміну від відомого пристрою формування трьохімпульсної серій з програмованими часовими параметрами, кратними періоду безперервної періодичної послідовності імпульсів, що подаються на її вхід з виходу зовнішнього кварцового генератора, а також наявність старт/стопного пристрою розширює область використання і функціональні можливості формувача. 45 ФОРМУЛА КОРИСНОЇ МОДЕЛІ 50 55 60 Формувач одиночної триімпульсної кодової серії з програмованими часовими параметрами, кратними періоду безперервної періодичної послідовності імпульсів, що подаються на її вхід з виходу кварцового генератора, який містить двійковий реверсивний лічильник, налагоджений на режим віднімання, зі входами синхронного паралельного завантаження, входом дозволу режиму рахування і входом асинхронної установки у нульовий стан, вихід переповнення якого з'єднаний зі входом дозволу синхронної паралельної установки його в стан, визначуваний змінними, що подаються на входи паралельного завантаження, який відрізняється тим, що введено двійковий суматор, чотири інвертори, компаратор, перший і другий синхронні D-тригери зі входом асинхронної установки у нульовий стан, тривходовий елемент АБО-НІ, двовходовий елемент І-НІ, перший і другий двовходові елементи І, двовходовий елемент АБО, ланцюжок, що складається з резистора і конденсатора, при цьому входи першої групи входів суматора з'єднано з відповідними входами завантаження лічильника, які утворюють входи налагодження формувача на заданий період серій імпульсів; входи другої групи суматора з'єднано з виходами 3 UA 92186 U 5 10 15 інверторів, входи яких утворюють входи налагодження формувача на задані паузи між імпульсами в серії; входи першої групи входів компаратора з'єднано з відповідними виходами лічильника; входи другої групи входів компаратора з'єднано з відповідними виходами суматора; вхід D першого тригера з'єднано з виходом елемента АБО-НІ, перший вхід якого з'єднано з виходом молодшого (нульового) розряду лічильника, другий - з виходом другого розряду, третій - з виходом старшого (третього) розряду; інверсний вихід першого D-тригера і вихід компаратора з'єднано зі входами елемента І-НІ, вихід якого утворює вихід формувача; тактові входи лічильника і першого D-тригера з'єднані між собою, утворюючи вхід формувача - вхід подачі безперервної періодичної послідовності імпульсів з виходу зовнішнього генератора; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора з'єднано з джерелом живлення, а загальна точка його з'єднана з першими входами першого та другого елементів І і входом D другого D-тригера, вихід якого з'єднано з першим входом елемента АБО, другий вхід якого з'єднано з виходом переповнення лічильника; вихід елемента АБО з'єднано з другим входом другого елемента І, вихід якого з'єднано зі входами асинхронної установки у нульовий стан лічильника і першого D-тригера; тактовий вхід другого D-тригера утворює вхід подачі імпульсів запуску; другий вхід першого елемента І з'єднано з виходом компаратора; вихід першого елемента І з'єднано зі входом асинхронної установки у нульовий стан другого Dтригера. 4 UA 92186 U Комп’ютерна верстка А. Крижанівський Державна служба інтелектуальної власності України, вул. Урицького, 45, м. Київ, МСП, 03680, Україна ДП “Український інститут промислової власності”, вул. Глазунова, 1, м. Київ – 42, 01601 5

Дивитися

Додаткова інформація

Автори англійською

Korobkov Mykola Hryhorovych, Korobkova Olena Mykolaivna, Rubanov Vasyl Hryhorovych, Kharchenko Viacheslav Serhiiovych

Автори російською

Коробков Николай Григорьевич, Коробкова Елена Николаевна, Рубанов Василий Григорьевич, Харченко Вячеслав Сергеевич

МПК / Мітки

МПК: H03K 3/78

Мітки: триімпульсної, формувач, одиночної, параметрами, програмованими, кодової, часовими, серії

Код посилання

<a href="https://ua.patents.su/7-92186-formuvach-odinochno-triimpulsno-kodovo-seri-z-programovanimi-chasovimi-parametrami.html" target="_blank" rel="follow" title="База патентів України">Формувач одиночної триімпульсної кодової серії з програмованими часовими параметрами</a>

Подібні патенти