Формувач одиночної триімпульсної кодової серії з програмованими часовими параметрами
Номер патенту: 96480
Опубліковано: 10.02.2015
Автори: Рубанов Василь Григорович, Коробкова Олена Миколаївна, Коробков Микола Григорович, Харченко Вячеслав Сергійович
Формула / Реферат
Формувач одиночної триімпульсної кодової серії з програмованими часовими параметрами, який містить: два реверсивні двійкові лічильники, кожен з яких має вхід подачі імпульсів синхронізації, вхід налагодження на режим підсумовування/віднімання, вхід дозволу режиму рахування, вхід дозволу синхронного паралельного завантаження і входи подачі даних, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; елемент АБО; ланцюжок, що складається з послідовно поєднаних резистора і конденсатора; синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другийдвовходові елементи І, при цьому спільна точка послідовно сполучених резистора і конденсатора поєднана з інформаційним входом D-тригера, з одним входом першого та другого двовходового елемента І; вихід першого двовходового елемента І з'єднано зі входом асинхронної установки D-тригера у нульовий стан; другий вхід другого елемента І з'єднано з виходом елемента АБО, один зі входів якого з'єднано з виходом D-тригера; вихід переповнювання першого лічильника, який утворює вихід формувача, з'єднано другим входом елемента АБО і входом інвертора, вихід якого з'єднано зі входом дозволу режиму лічби першого лічильника; вихід переповнювання другого лічильника з'єднано зі входом дозволу режиму завантаження другого лічильника; входи паралельного завантаження даних другого лічильника утворюють входи програмування формувача на задані часові параметри імпульсів на виході формувача; вихід другого елемента І з'єднано зі входами асинхронної установки лічильників у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, створюючи вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора; тактовий вхід D-тригера створює вхід подачі імпульсів запуску, який відрізняється тим, що введено: другий синхронний D-тригер і JK-тригер зі входом асинхронної установки у нульовий стан; другий інвертор; третій і четвертий елементи І; елемент І-НІ; третій дворозрядний лічильник, виконаний за схемою лічильника Джонсона на двох синхронних DL-тригерах зі входом асинхронної установки у нульовий стан, при цьому, прямий вихід першого DL-тригера з'єднано зі входом D другого DL-тригера і третім входом елемента АБО, інверсний вихід другого DL-тригера з'єднано зі входом D першого DL-тригера, прямий вихід другого DL-тригера з'єднано з четвертим входом елементи АБО і входом D другого D-тригера; вихід другого D-тригера з'єднано з п'ятим входом елементи АБО; вихід першого інвертора з'єднано зі входами першого і третього елементів І; другий вхід третього елемента І з'єднано з інверсним виходом JK-тригера, входи J і К якого з'єднано з виходом четвертого елемента І; вихід третього елемента І з'єднано зі входами L DL-тригерів, з першим входом елемента І-НІ і входом другого інвертора, вихід якого з'єднано зі входом дозволу режиму лічби другого лічильника; вихід переповнення другого лічильника з'єднано з другим входом четвертого елемента I і другим входом елемента І-НІ, вихід якого з'єднано зі входом дозволу режиму завантаження другого лічильника; тактові входи D-, JK- і DL-тригерів з'єднано зі входом формувача; входи асинхронної установки у нульовий стан D-, JK- і DL-тригерів з'єднано з виходом другого елемента І.
Текст
Реферат: Формувач одиночної триімпульсної кодової серії з програмованими часовими параметрами, містить: два реверсивні двійкові лічильники, кожен з яких має вхід подачі імпульсів синхронізації, вхід налагодження на режим підсумовування/віднімання, вхід дозволу режиму рахування, вхід дозволу синхронного паралельного завантаження і входи подачі даних, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; елемент АБО; ланцюжок, що складається з послідовно поєднаних резистора і конденсатора; синхронний Dтригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І. Введено: другий синхронний D-тригер і JK-тригер зі входом асинхронної установки у нульовий стан; другий інвертор; третій і четвертий елементи І; елемент І-НІ; третій дворозрядний лічильник, виконаний за схемою лічильника Джонсона на двох синхронних DL-тригерах зі входом асинхронної установки у нульовий стан, при цьому, прямий вихід першого DL-тригера з'єднано зі входом D другого DL-тригера і третім входом елемента АБО, інверсний вихід другого DL-тригера з'єднано зі входом D першого DL-тригера, прямий вихід другого DL-тригера з'єднано з четвертим входом елементи АБО і входом D другого D-тригера; вихід другого D-тригера з'єднано з п'ятим входом елементи АБО; вихід першого інвертора з'єднано зі входами першого і третього елементів І; другий вхід третього елемента І з'єднано з інверсним виходом JK-тригера, входи J і К якого з'єднано з виходом четвертого елемента І; вихід третього елемента І з'єднано зі входами L DL-тригерів, з першим входом елемента І-НІ і входом другого інвертора, вихід якого з'єднано зі входом дозволу режиму лічби другого лічильника; вихід переповнення другого лічильника з'єднано з другим входом четвертого елемента I і другим входом елемента І-НІ, вихід якого з'єднано зі входом дозволу режиму завантаження другого лічильника; тактові входи D-, JK- і DL-тригерів з'єднано зі входом формувача; входи асинхронної установки у нульовий стан D-, JK- і DL-тригерів з'єднано з виходом другого елемента І. UA 96480 U (54) ФОРМУВАЧ ОДИНОЧНОЇ ТРИІМПУЛЬСНОЇ КОДОВОЇ СЕРІЇ З ПРОГРАМОВАНИМИ ЧАСОВИМИ ПАРАМЕТРАМИ UA 96480 U UA 96480 U 5 10 15 20 25 30 35 40 45 50 55 60 Корисна модель належить до імпульсної техніки і призначена для формування одиночної триімпульсної кодової серії з програмованою тривалістю імпульсів в серії і паузи між ними. Відомі формувачі, що містять кварцовий задавальний генератор, який працює в безперервному режимі, пристрій синхронізації і вихідний пристрій, що забезпечує формування необхідних імпульсів, часові параметри яких визначаються часовими параметрами імпульсів, що подаються на вхід (Тактовий генератор. Авторське свідоцтво СРСР № 307502. - Бюлетень винаходів. № 20, 1971; Тактовий генератор. АС СРСР № 354544. - Бюлетень винаходів. № 30, 1972). Недолік відомих пристроїв - обмежені функціональні можливості, обумовлені налагоджуванням на фіксований режим параметрів імпульсів. Найбільш близьким за технічною суттю і результатом, що досягається, є формувач одиночної триімпульсної кодової серії з програмованими часовими параметрами, (патент на корисну модель України № 53542 від 11.10.2010), який містить: два реверсивні двійкові лічильники, кожен з яких має вхід подачі імпульсів синхронізації, вхід налагодження на режим підсумовування/віднімання, вхід дозволу режиму рахування, вхід дозволу синхронного паралельного завантаження і входи подачі даних, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; елемент АБО; ланцюжок, що складається з послідовно поєднаних резистора і конденсатора; синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І, при цьому спільна точка послідовно сполучених резистора і конденсатора поєднана з інформаційним входом D-тригера, з одним входом першого та другого двовходового елемента І; вихід першого двовходового елемента І з'єднано зі входом асинхронної установки D-тригера у нульовий стан; другий вхід другого елемента І з'єднано з виходом елемента АБО, один зі входів якого з'єднано з виходом Dтригера; вихід переповнювання першого лічильника, який утворює вихід формувача, з'єднано другим входом елемента АБО і входом інвертора, вихід якого з'єднано зі входом дозволу режиму лічби першого лічильника; вихід переповнювання другого лічильника з'єднано зі входом дозволу режиму завантаження другого лічильника; входи паралельного завантаження даних другого лічильника утворюють входи програмування формувача на задані часові параметри імпульсів на виході формувача; вихід другого елемента І з'єднано зі входами асинхронної установки лічильників у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, створюючи вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора; тактовий вхід D-тригера створює вхід подачі імпульсів запуску. Недолік відомого пристрою - обмежені функціональні можливості. В основу корисної моделі поставлено задачу удосконалення формувача одиночної триімпульсної кодової серії з програмованими часовими параметрами шляхом введення нового складу елементів і нової організації взаємних з'єднань між ними. Поставлена задача вирішується тим, що в формувач одиночної триімпульсної кодової серії з програмованими часовими параметрами, (патент на корисну модель України № 53542 від 11.10.2010), який містить: два реверсивні двійкові лічильники, кожен з яких має вхід подачі імпульсів синхронізації, вхід налагодження на режим підсумовування/віднімання, вхід дозволу режиму рахування, вхід дозволу синхронного паралельного завантаження і входи подачі даних, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; елемент АБО; ланцюжок, що складається з послідовно поєднаних резистора і конденсатора; синхронний Dтригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І, при цьому спільна точка послідовно сполучених резистора і конденсатора поєднана з інформаційним входом D-тригера, з одним входом першого та другого двовходового елемента І; вихід першого двовходового елемента І з'єднано зі входом асинхронної установки D-тригера у нульовий стан; другий вхід другого елемента І з'єднано з виходом елемента АБО, один зі входів якого з'єднано з виходом D-тригера; вихід переповнювання першого лічильника, який утворює вихід формувача, з'єднано другим входом елемента АБО і входом інвертора, вихід якого з'єднано зі входом дозволу режиму лічби першого лічильника; вихід переповнювання другого лічильника з'єднано зі входом дозволу режиму завантаження другого лічильника; входи паралельного завантаження даних другого лічильника утворюють входи програмування формувача на задані часові параметри імпульсів на виході формувача; вихід другого елемента І з'єднано зі входами асинхронної установки лічильників у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, створюючи вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора; тактовий вхід D-тригера створює вхід подачі імпульсів запуску, відповідно до корисної моделі введено: другий синхронний D-тригер і JK-тригер зі входом асинхронної установки у нульовий стан; другий інвертор; третій і четвертий елементи І; елемент І-НI; третій дворозрядний лічильник, виконаної 1 UA 96480 U 5 10 15 20 25 30 35 40 45 50 55 60 за схемою лічильника Джонсона на двох синхронних DL-тригерах зі входом асинхронної установки у нульовий стан, при цьому, прямий вихід першого DL-тригера з'єднано зі входом D другого DL-тригера і третім входом елемента АБО, інверсний вихід другого DL-тригера з'єднано зі входом D першого DL-тригера, прямий вихід другого DL-тригера з'єднано з четвертим входом елементи АБО і входом D другого D-тригера; вихід другого D-тригера з'єднано з п'ятим входом елементи АБО; вихід першого інвертора з'єднано зі входами першого і третього елементів І; другий вхід третього елемента І з'єднано з інверсним виходом JK-тригера, входи J і К якого з'єднано з виходом четвертого елемента І; вихід третього елемента І з'єднано зі входами L DLтригерів, з першим входом елемента І-НI і входом другого інвертора, вихід якого з'єднано зі входом дозволу режиму лічби другого лічильника; вихід переповнення другого лічильника з'єднано з другим входом четвертого елемента I і другим входом елемента І-НI, вихід якого з'єднано зі входом дозволу режиму завантаження другого лічильника; тактові входи D-, JK-і DLтригерів з'єднано зі входом формувача; входи асинхронної установки у нульовий стан D-, JK- і DL-тригерів з'єднано з виходом другого елемента І. Заявлений формувач має новий склад елементів і нову організацію взаємозв'язків між ними, тобто містить нову сукупність ознак, які забезпечують нові технічні властивості. Технічний результат, як наслідок цих властивостей, розширення області використання і функціональних можливостей формувача. На фіг. 1 приведена схема формувача. Формувач містить: перший (1) і другий (2) реверсивні двійкові лічильники, кожен з яких має вхід налагодження на режим підсумовування/віднімання U, вхід подачі тактових імпульсів С, вхід дозволу паралельного завантаження L і входи подачі даних D 0-D3, вхід Р0 дозволу/заборони режиму лічби, вхід асинхронної установки у нульовий стан R, вихід переповнювання Р4; перший (10) і другий (11) синхронні DL-тригери, перший (7) і другий (17) синхронні D-тригери і JK-тригер (16) зі входами асинхронної установки у нульовий стан; перший (3) і другий (13) інвертори; елемент АБО (4); перший (8), другий (9), третій (12) і четвертий (15) елементи І; елемент І-НІ (14); ланцюжок з послідовно сполучених резистора (5) і конденсатора (6), підключеного до джерела живлення +Е. Загальна точка послідовно сполучених резистора 5 і конденсатора 6 з'єднана з інформаційним входом тригера 7, з одним входом елементів 8, 9. Вихід елемента 8 з'єднано зі входом асинхронної установки D-тригера 7 у нульовий стан. Другий вхід елемента 9 з'єднано з виходом елемента 4. Вихід елемента 9 з'єднано зі входами R асинхронної установки у нульовий стан тригерів 10, 11, 16, 17 і лічильників. Один зі входів елемента 4 поєднаний з виходом тригера 7, другий - з виходом переповнювання лічильника 1, третій і четвертий - з прямими виходами тригерів 10, 11. Прямий вихід тригера 10 з'єднано зі входом D тригера 11, інверсний вихід тригера 11 з'єднано зі входом D тригера 10, прямий вихід тригера 11 з'єднано з входом D тригера 17; вихід тригера 17 з'єднано з п'ятим входом елементи АБО. Вихід переповнювання лічильника 1, який утворює вихід F формувача, з'єднано зі входом інвертора 3, вихід якого з'єднано зі входом Р0 лічильника 1, входом елемента 12, другим входом елемента 8 і входом елемента 15. Вихід Р4 лічильника 2 з'єднано його входом L, входом елемента 15 і входом інвертора 13, вихід якого з'єднано зі входом елемента 14. Вихід елемента 15 з'єднано зі входами J і К тригера 16. Вихід елемента 12 з'єднано зі входом елемента 14, входами L тригерів 10, 11 і входом інвертора 13, вихід якого з'єднано зі входом Р 0 лічильника 2. Вихід переповнювання лічильника 2 з'єднано з його входом L і входом елемента 14. Вихід елемента 14 з'єднано зі входом L лічильника 1. Вихід елемента 15 з'єднано зі входами J і К тригера 16. Інверсний вихід тригера 16 з'єднано зі входом елемента 12. Виходи розрядів Q0-Q3 лічильника 2 з'єднано з відповідними входами D0-D3 паралельного завантаження лічильника 1. Входи паралельного завантаження D0-D3 лічильника 2 утворюють входи d0-d3 налагодження формувача на задану тривалість першого імпульсу в серії. Тактові входи тригерів 10, 11, 16, 17 і лічильників сполучені між собою, створюючи вхід С формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора. Тактовий вхід С тригера 7 утворює вхід подачі імпульсів запуску (Start) формування вихідних імпульсів. Заявлений формувач має новий склад елементів і нову організацію взаємозв'язків між ними, тобто містить нову сукупність ознак, які забезпечують нові технічні властивості. Технічний результат, як наслідок цих властивостей, розширення області використання і функціональних можливостей формувача. Працює формувач в наступній послідовності. Наявність ланцюжка, що складається із поєднаних послідовно резистора 5 і конденсатора 6, підключеного до шини живлячої напруги +Е, при включенні джерела живлення протягом деякого проміжку часу формує рівень логічного нуля на вході R асинхронної установки у нульовий стан 2 UA 96480 U 5 10 15 20 25 30 35 40 45 50 55 60 тригера 7 і входах елементів 8 та 9, забезпечуючи формування рівня логічного нуля на входах R асинхронної установки у нульовий стан тригерів і лічильників. Після закінчення перехідного процесу, пов'язаного з включенням джерела живлення тригери і лічильники переходять у нульовий стан, формуючи рівень логічного нуля відповідно на виходах Q тригерів і на виходах переповнювання Р4 лічильників, що веде до формування рівня 0 на виході елемента 4, з'єднаного зі входом елемента І 9, що забезпечує підтвердження (блокування) рівня 0 на його виході і по закінченню перехідного процесу, пов'язаного із зарядом конденсатора 6, що забезпечує рівень 0 на входах асинхронної установки у нульовий стан тригерів і лічильників. Оскільки режим асинхронної установки у нульовий стан має пріоритет по відношенню до всіх останніх режимів, то до тих пір поки на вході елемента 9 (а отже і на його виході) зберігатиметься рівень логічного нуля, нульовий стан JK-тригера і лічильників залишатиметься незмінним. Під час вступу імпульсу запуску (Start) на тактовий вхід С тригера 7 по його фронту тригер переходить в одиничний стан (Q=1), формуючи рівень логічної одиниці на вході і виході елемента 4, а отже на вході і виході елемента 9, що забезпечує рівень логічної одиниці на входах R тригерів і лічильників, знімаючи блокування нульового стану. Нульове значення сигналу з виходу переповнювання лічильника 2, яке надходить на його вхід дозволу паралельного завантаження L, готує його до прийому інформації зі входів d 0-d3. Нульове значення сигналу з виходу елемента 12 надходить на вхід дозволу переходу лічильника 3 (на входи L DL-трігерів) готує лічильник 3 до переходу в одиничний стан. І тоді під час вступу першого (після закінчення перехідного процесу, пов'язаного із зняттям блокування) тактового імпульсу С відбувається перехід лічильника 3 в одиничний стан (Q2=0,(Q1=1) і паралельне завантаження лічильника 2 значеннями сигналів, що подаються на відповідні входи D0-D3, тобто лічильник 2 переходить у стан d 3d2d1d0, формуючи це значення на виходах Q3Q2Q1Q0 (тобто на входах D0-D3 лічильника 1), одиничне значення на виході переповнення, нульове значення на вході L лічильника 1. Нульовий стан лічильника 1 і нульове значення на його виході переповнення залишаться незмінними. У результаті лічильник 2 переходить у режим лічби, лічильника 1 у режим завантаження, режим лічби лічильника 3 і одиничний стан тригера 7 залишаться незмінними. Під час вступу наступного тактового імпульсу лічильник 2 переходить у стан d3d2d1d0-1, лічильник 1 переходить у стан d3d2d1d0, лічильник 3 переходить в стан Q2=1, Q1=1, тригер 15 переходить в одиничний стан, тригер 7 переходить в нульовий стан. У результаті цих змін лічильник 1 переходить у режим лічби, лічильники 2, 3 у режим зберігання. Під час вступу наступного тактового імпульсу відбувається перехід лічильника 1 у стан d3d2d1d0-1, тригер 17 в одиничний стан, стан лічильників 2, 3 і тригера 15 залишаться незмінними. Під час вступу подальших тактових імпульсів процеси аналогічні, до тих пір, поки зміст лічильника 1 не стане рівним 0, що забезпечує рівень логічного 0 на його виході переповнення і рівень логічної одиниці на виході інвертора 3 (на вході Р 0 лічильника 1), рівень логічного 0 на вході Р0 лічильника 2 і рівень логічної одиниці на вході L лічильника 3, у результаті чого лічильник 1 переходіть у режим завантаження, а лічильники 2, 3 - у режим лічби. І тоді під час вступу чергового тактового імпульсу відбувається паралельне завантаження лічильника 1 значенням (d3d2d1d0-2, перехід лічильника 2 у стан d3d2d1d0-2, лічильника 3 у стан Q2=1,Q1=0. Знову, як і раніше, у результаті цих змін лічильник 1 переходить у режим лічби, лічильники 2, 3 у режим зберігання. Під час вступу наступного тактового імпульсу відбувається перехід лічильника 1 у стан d3d2d1d0-2, стан лічильників 2, 3 і тригера 17 залишається незмінним. Під час вступу подальших тактових імпульсів процеси аналогічні, до тих пір, поки зміст лічильника 1 не стане рівним 0, що забезпечує рівень логічного 0 на його виході переповнення і рівень логічної одиниці на виході інвертора 3 (на вході Р 0 лічильника 1), рівень логічного 0 на вході Р0 лічильника 2 і рівень логічної одиниці на вході L лічильника 3, у результаті чого лічильник 1 переходіть у режим завантаження, а лічильники 2, 3 - у режим лічби. І тоді під час вступу чергового тактового імпульсу відбувається паралельне завантаження лічильника 1 значенням d3d2d1d0-2, перехід лічильника 2 у стан d3d2d1d0-3, лічильника 3 у стан Q2=0, Q1=0. Під час вступу подальших тактових імпульсів процеси аналогічні, але тільки до тих пір, поки зміст лічильника 1 не стане рівним 0, що веде до формування рівня логічного нуля на виході елемента АБО 4, обумовлюючи рівень 0 на вході та виході елемента І 9, що приведе до блокування нульового стану тригерів і лічильників, а отже, до припинення процесу генерації. Зі вступом наступного імпульсу запуску усі процеси повторюються. Таким чином, після закінчення перехідного процесу, пов'язаного із зняттям блокування, під час вступу на вхід С формувача періодичної послідовності імпульсів з періодом Т на виході переповнення лічильника 1 генерується одиночна серія імпульсів, що містять три імпульси, 3 UA 96480 U 5 10 тривалість яких залишить від значення D: тривалість першого імпульсу tи1=DT, тривалість другого імпульсу tи2 = (D-1)Т, тривалість третього імпульсу tи3 = (D-2)Т. Тривалість паузи між імпульсами дорівнює 2Т. На фіг. 2 приведений граф переходів формувача, що складається з чотирьох кілець (верхнє кільце - граф переходів лічильника 3, друге кільце - граф переходів лічильника 2, третє кільце граф переходів лічильника 1, нижнє кільце - граф переходів тригера 16) із загальною вершиною, відповідною нульовому стану тригера 16 і лічильників, а на фіг. 3 - епюри, що ілюструють роботу для варіанту налагодження D=5 визначаючого тривалість імпульсів на виході: тривалість першого імпульсу tи1=5Т, тривалість другого імпульсу tи2=4Т, тривалість третього імпульсу tи3=3Т. На відміну від відомого пристрою формування одиночної триімпульсної кодової серії з програмованими часовими параметрами розширює функціональної можливості формувача. ФОРМУЛА КОРИСНОЇ МОДЕЛІ 15 20 25 30 35 40 45 50 Формувач одиночної триімпульсної кодової серії з програмованими часовими параметрами, який містить: два реверсивні двійкові лічильники, кожен з яких має вхід подачі імпульсів синхронізації, вхід налагодження на режим підсумовування/віднімання, вхід дозволу режиму рахування, вхід дозволу синхронного паралельного завантаження і входи подачі даних, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; елемент АБО; ланцюжок, що складається з послідовно поєднаних резистора і конденсатора; синхронний Dтригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І, при цьому спільна точка послідовно сполучених резистора і конденсатора поєднана з інформаційним входом D-тригера, з одним входом першого та другого двовходового елемента І; вихід першого двовходового елемента І з'єднано зі входом асинхронної установки D-тригера у нульовий стан; другий вхід другого елемента І з'єднано з виходом елемента АБО, один зі входів якого з'єднано з виходом D-тригера; вихід переповнювання першого лічильника, який утворює вихід формувача, з'єднано другим входом елемента АБО і входом інвертора, вихід якого з'єднано зі входом дозволу режиму лічби першого лічильника; вихід переповнювання другого лічильника з'єднано зі входом дозволу режиму завантаження другого лічильника; входи паралельного завантаження даних другого лічильника утворюють входи програмування формувача на задані часові параметри імпульсів на виході формувача; вихід другого елемента І з'єднано зі входами асинхронної установки лічильників у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, створюючи вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора; тактовий вхід D-тригера створює вхід подачі імпульсів запуску, який відрізняється тим, що введено: другий синхронний D-тригер і JK-тригер зі входом асинхронної установки у нульовий стан; другий інвертор; третій і четвертий елементи І; елемент І-НІ; третій дворозрядний лічильник, виконаний за схемою лічильника Джонсона на двох синхронних DL-тригерах зі входом асинхронної установки у нульовий стан, при цьому, прямий вихід першого DL-тригера з'єднано зі входом D другого DLтригера і третім входом елемента АБО, інверсний вихід другого DL-тригера з'єднано зі входом D першого DL-тригера, прямий вихід другого DL-тригера з'єднано з четвертим входом елементи АБО і входом D другого D-тригера; вихід другого D-тригера з'єднано з п'ятим входом елементи АБО; вихід першого інвертора з'єднано зі входами першого і третього елементів І; другий вхід третього елемента І з'єднано з інверсним виходом JK-тригера, входи J і К якого з'єднано з виходом четвертого елемента І; вихід третього елемента І з'єднано зі входами L DL-тригерів, з першим входом елемента І-НІ і входом другого інвертора, вихід якого з'єднано зі входом дозволу режиму лічби другого лічильника; вихід переповнення другого лічильника з'єднано з другим входом четвертого елемента I і другим входом елемента І-НІ, вихід якого з'єднано зі входом дозволу режиму завантаження другого лічильника; тактові входи D-, JK- і DL-тригерів з'єднано зі входом формувача; входи асинхронної установки у нульовий стан D-, JK- і DLтригерів з'єднано з виходом другого елемента І. 4 UA 96480 U 5 UA 96480 U Комп’ютерна верстка І. Скворцова Державна служба інтелектуальної власності України, вул. Урицького, 45, м. Київ, МСП, 03680, Україна ДП “Український інститут промислової власності”, вул. Глазунова, 1, м. Київ – 42, 01601 6
ДивитисяДодаткова інформація
Автори англійськоюKorobkov Mykola Hryhorovych, Korobkova Olena Mykolaivna, Rubanov Vasyl Hryhorovych, Kharchenko Viacheslav Serhiiovych
Автори російськоюКоробков Николай Григорьевич, Коробкова Елена Николаевна, Рубанов Василий Григорьевич, Харченко Вячеслав Сергеевич
МПК / Мітки
МПК: H03K 3/78
Мітки: одиночної, параметрами, кодової, часовими, формувач, триімпульсної, серії, програмованими
Код посилання
<a href="https://ua.patents.su/8-96480-formuvach-odinochno-triimpulsno-kodovo-seri-z-programovanimi-chasovimi-parametrami.html" target="_blank" rel="follow" title="База патентів України">Формувач одиночної триімпульсної кодової серії з програмованими часовими параметрами</a>
Попередній патент: Формувач одиночної триімпульсної кодової серії з програмованими часовими параметрами
Наступний патент: Формувач одиночної триімпульсної кодової серії з програмованими часовими параметрами
Випадковий патент: Спосіб наземно-свердловинної сейсморозвідки