Формувач одиночної серії з трьох пачок імпульсів
Номер патенту: 103541
Опубліковано: 25.12.2015
Автори: Коробков Микола Григорович, Коробкова Олена Миколаївна, Желтухін Олександр Васильович, Желтухін В'ячеслав Олександрович
Формула / Реферат
Формувач одиночної серії з трьох пачок імпульсів, що містить: два реверсивні двійкові лічильники, кожен з яких має вхід подачі імпульсів синхронізації, вхід налагодження на режим підсумовування/віднімання, вхід дозволу режиму рахування, вхід дозволу синхронного паралельного завантаження і входи подачі даних, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; перший і другий елементи АБО; ланцюжок, що складається з послідовно поєднаних резистора і конденсатора; синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І, при цьому спільна точка послідовно сполучених резистора і конденсатора поєднана з інформаційним входом D-тригера, з одним входом першого та другого двовходового елемента І; вихід першого двовходового елемента І з'єднано зі входом асинхронної установки D-тригера у нульовий стан; другий вхід другого елемента І з'єднано з виходом першого елемента АБО, один зі входів якого з'єднано з виходом D-тригера; вихід переповнювання другого лічильника з'єднано з його входом дозволу режиму завантаження; входи паралельного завантаження даних лічильників утворюють входи програмування формувача на задані часові параметри імпульсів на виході формувача; вихід другого елемента І з'єднано зі входами асинхронної установки лічильників у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, створюючи вхід формувача - вхід подачі безперервної періодичної послідовності імпульсів з виходу зовнішнього генератора; тактовий вхід D-тригера створює вхід подачі імпульсів запуску, який відрізняється тим, що введено: третій елемент АБО, двовходовий елемент І-НІ; перший, другий, третій і четвертий JK-тригери зі входом асинхронної установки у нульовий стан; перший і другий JK-тригери створюють циклічний пристрій (третій лічильник), який має три стани з послідовністю переходів 00-11-10-00, при цьому перший тригер має прямий вхід K і два прямих входи J, об'єднаних по І, другий тригер має прямий вхід J і два прямих входи K, об'єднаних по І; інверсний вихід першого JK-тригера з'єднано з одним входом K другого JK-тригера, інверсний вихід другого JK-тригера з'єднано з одним входом J першого JK-тригера, вхід K і другий вхід J першого JK-тригера з'єднано зі входом J і другим входом K другого JK-тригера, при цьому другий тригер має один інверсний вхід K і два входи J, об'єднаних по І, один з яких інверсний, а другий прямий, третій JK-тригер має один інверсний вхід J і два входи K, об'єднаних по І, один з яких інверсний, а другий прямий; інверсний вихід другого JK-тригера з'єднано з прямим входом K третього JK-тригера, інверсний вихід третього JK-тригера з'єднано з прямим входом J другого JK-тригера, інверсний вхід K і інверсний вхід J другого JK-тригера з'єднано з інверсним входом J і інверсним входом K третього JK-тригера, створюючи вхід дозволу режиму переходу (лічби) третього лічильника, який з'єднано з виходом переповнення другого лічильника; третій вхід першого елемента АБО з'єднано з прямим виходом третього JK-тригера; вихід переповнення першого лічильника з'єднано з першими входами елемента І-НІ і третього елемента АБО; другий вхід елемента І-НІ з'єднано з інверсним виходом першого JK-тригера і другим входом першого елемента І; вихід елемента І-НІ з'єднано зі входом дозволу режиму лічби першого лічильника; другий вхід третього елемента АБО з'єднано з прямим виходом першого JK-тригера; вихід третього елемента АБО з'єднано зі входом другого елемента АБО і входом дозволу режиму лічби другого лічильника; входи паралельного завантаження даних першого лічильника утворюють входи програмування формувача на задану кількість імпульсів в пачки; входи паралельного завантаження даних другого лічильника утворюють входи програмування формувача на задану тривалість паузи між пачками імпульсів; тактові входи JK-тригерів з'єднано зі входом формувача; входи асинхронної установки у нульовий JK-тригерів з'єднано з виходом другого елемента І.
Текст
Реферат: Формувач одиночної серії з трьох пачок імпульсів містить: два реверсивні двійкові лічильники. Кожен з лічильників має вхід подачі імпульсів синхронізації, вхід налагодження на режим підсумовування/віднімання, вхід дозволу режиму рахування, вхід дозволу синхронного паралельного завантаження і входи подачі даних, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор. Формувач має перший і другий елементи АБО; ланцюжок, що складається з послідовно поєднаних резистора і конденсатора; синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І. Спільна точка послідовно сполучених резистора і конденсатора поєднана з інформаційним входом D-тригера, з одним входом першого та другого двовходового елемента І. Вихід першого двовходового елемента І з'єднано зі входом асинхронної установки D-тригера у нульовий стан; другий вхід другого елемента І з'єднано з виходом першого елемента АБО, один зі входів якого з'єднано з виходом D-тригера. Вихід переповнювання другого лічильника з'єднано з його входом дозволу режиму завантаження. Входи паралельного завантаження даних лічильників утворюють входи програмування формувача на задані часові параметри імпульсів на виході формувача. Вихід другого елемента І з'єднано зі входами асинхронної установки лічильників у нульовий стан. Тактові входи першого та другого лічильників сполучені між собою, створюючи вхід формувача - вхід подачі безперервної періодичної послідовності імпульсів з виходу зовнішнього генератора. Тактовий вхід D-тригера створює вхід подачі імпульсів запуску. У формувач введено: третій елемент АБО, двовходовий елемент І-НІ; перший, другий, третій і четвертий JKтригери зі входом асинхронної установки у нульовий стан. Перший і другий JK-тригери створюють циклічний пристрій (третій лічильник), який має три стани з послідовністю переходів 00-11-10-00. Перший тригер має прямий вхід K і два прямих входи J, об'єднаних по І, другий тригер має прямий вхід J і два прямих входи K, об'єднаних по І; інверсний вихід першого JKтригера з'єднано з одним входом K другого JK-тригера. Інверсний вихід другого JK-тригера з'єднано з одним входом J першого JK-тригера, вхід K і другий вхід J першого JK-тригера з'єднано зі входом J і другим входом K другого JK – цьому. Другий тригер має один інверсний вхід K і два входи J, об'єднаних по І, один з яких інверсний, а другий прямий, третій JK-тригер має один інверсний вхід J і два входи K, об'єднаних по І, один з яких інверсний, а другий прямий. Інверсний вихід другого JK-тригера з'єднано з прямим входом К третього JK-тригера, інверсний вихід третього JK-тригера з'єднано з прямим входом J другого JK-тригера, інверсний вхід K і інверсний вхід J другого JK-тригера з'єднано з інверсним входом J і інверсним входом K третього JK-тригера, створюючи вхід дозволу режиму переходу (лічби) третього лічильника, UA 103541 U (54) ФОРМУВАЧ ОДИНОЧНОЇ СЕРІЇ З ТРЬОХ ПАЧОК ІМПУЛЬСІВ UA 103541 U який з'єднано з виходом переповнення другого лічильника. Третій вхід першого елемента АБО з'єднано з прямим виходом третього JK-тригера. Вихід переповнення першого лічильника з'єднано з першими входами елемента І-НІ і третього елемента АБО. Другий вхід елемента І-НІ з'єднано з інверсним виходом першого JK-тригера і другим входом першого елемента І. Вихід елемента І-НІ з'єднано зі входом дозволу режиму лічби першого лічильника; другий вхід третього елемента АБО з'єднано з прямим виходом першого JK-тригера. Вихід третього елемента АБО з'єднано зі входом другого елемента АБО і входом дозволу режиму лічби другого лічильника. Входи паралельного завантаження даних першого лічильника утворюють входи програмування формувача на задану кількість імпульсів в пачки. Входи паралельного завантаження даних другого лічильника утворюють входи програмування формувача на задану тривалість паузи між пачками імпульсів. Тактові входи JK-тригерів з'єднано зі входом формувача, входи асинхронної установки у нульовий JK-тригерів з'єднано з виходом другого елемента І. UA 103541 U 5 10 15 20 25 30 35 40 45 50 55 60 Корисна модель належить до імпульсної техніки і призначена для формування одиночної серії з трьох пачок імпульсів з фіксованою тривалістю імпульсів і паузи між ними в пачці, програмованою кількістю імпульсів в пачці і паузи між пачками. Відомі формувачі - аналоги, що містять кварцовий задавальний генератор, який працює в безперервному режимі, пристрій синхронізації і вихідний пристрій, що забезпечує формування необхідних імпульсів, часові параметри яких визначаються часовими параметрами імпульсів, що подаються на вхід (Тактовий генератор. Авторське свідоцтво СРСР № 307502. - Бюлетень винаходів. № 20, 1971; Тактовий генератор. АС СРСР № 354544. - Бюлетень винаходів. № 30, 1972). Патенти на корисну модель України №№ 55951, 61312, 71778, 72614. Недолік відомих пристроїв-аналогів є обмежені функціональні можливості, обумовлені налагоджуванням на фіксований режим параметрів імпульсів. Найближчим аналогом до корисної моделі є формувач одиночної серії з трьох пачок імпульсів (патент на корисну модель України № 53542 від 11.10.2010), що містить: два реверсивні двійкові лічильники, кожен з яких має вхід подачі імпульсів синхронізації, вхід налагодження на режим підсумовування/віднімання, вхід дозволу режиму рахування, вхід дозволу синхронного паралельного завантаження і входи подачі даних, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; перший і другий елементи АБО; ланцюжок, що складається з послідовно поєднаних резистора і конденсатора; синхронний Dтригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І, при цьому спільна точка послідовно сполучених резистора і конденсатора поєднана з інформаційним входом D-тригера, з одним входом першого та другого двовходового елемента І; вихід першого двовходового елемента І з'єднано зі входом асинхронної установки D-тригера у нульовий стан; другий вхід другого елемента І з'єднано з виходом першого елемента АБО, один зі входів якого з'єднано з виходом D-тригера; вихід переповнювання другого лічильника з'єднано з його входом дозволу режиму завантаження; входи паралельного завантаження даних лічильників утворюють входи програмування формувача на задані параметри серії на виході; вихід другого елемента І з'єднано зі входами асинхронної установки лічильників у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, створюючи вхід формувача - вхід подачі безперервної періодичної послідовності імпульсів з виходу зовнішнього генератора; тактовий вхід D-тригера створює вхід подачі імпульсів запуску. Недоліком найближчого аналога є обмежені функціональні можливості. В основу корисної моделі поставлена задача вдосконалення формувача одиночної серії з трьох пачок імпульсів шляхом введення нового складу елементів і нової організації взаємних з'єднань між ними. Поставлена задача вирішується тим, що в формувач одиночної серії з трьох пачок імпульсів, що містить: два реверсивні двійкові лічильники, кожен з яких має вхід подачі імпульсів синхронізації, вхід налагодження на режим підсумовування/віднімання, вхід дозволу режиму рахування, вхід дозволу синхронного паралельного завантаження і входи подачі даних, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; перший і другий елементи АБО; ланцюжок, що складається з послідовно поєднаних резистора і конденсатора; синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І, при цьому спільна точка послідовно сполучених резистора і конденсатора поєднана з інформаційним входом D-тригера, з одним входом першого та другого двовходового елемента І; вихід першого двовходового елемента І з'єднано зі входом асинхронної установки D-тригера у нульовий стан; другий вхід другого елемента І з'єднано з виходом першого елемента АБО, один зі входів якого з'єднано з виходом D-тригера; вихід переповнювання другого лічильника з'єднано з його входом дозволу режиму завантаження; входи паралельного завантаження даних лічильників утворюють входи програмування формувача на задані часові параметри імпульсів на виході формувача; вихід другого елемента І з'єднано зі входами асинхронної установки лічильників у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, створюючи вхід формувача - вхід подачі безперервної періодичної послідовності імпульсів з виходу зовнішнього генератора; тактовий вхід D-тригера створює вхід подачі імпульсів запуску, згідно з корисною моделлю, додатково введено: третій елемент АБО, двовходовий елемент І-НІ; перший, другий, третій і четвертий JKтригери зі входом асинхронної установки у нульовий стан; перший і другий JK-тригери створюють циклічний пристрій (третій лічильник), який має три стани з послідовністю переходів 00-11-10-00, при цьому перший тригер має прямий вхід K і два прямих входи J, об'єднаних по І, другий тригер має прямий вхід J і два прямих входи K, об'єднаних по І; інверсний вихід першого JK-тригера з'єднано з одним входом K другого JK-тригера, інверсний вихід другого JK-тригера з'єднано з одним входом J першого JK-тригера, вхід K і другий вхід J першого JK-тригера 1 UA 103541 U 5 10 15 20 25 30 35 40 45 50 55 з'єднано зі входом J і другим входом K другого JK-тригера, створюючи вхід дозволу режиму переходу (лічби), який з'єднано з виходом другого елемента АБО; третій і четвертий JK-тригери також створюють циклічний пристрій (четвертий лічильник) також з послідовністю переходів 0011-10-00, при цьому третій тригер має один інверсний вхід K і два входи J, об'єднаних по І, один з яких інверсний, а другий прямий, четвертий JK-тригер має один інверсний вхід J і два входи K, об'єднаних по І, один з яких інверсний, а другий прямий; інверсний вихід третього JK-тригера з'єднано з прямим входом K четвертого JK-тригера, інверсний вихід четвертого JK-тригера з'єднано з прямим входом J третього JK-тригера, інверсний вхід K і інверсний вхід J третього JK-тригера з'єднано з інверсним входом J і інверсним входом K четвертого JK-тригера, створюючи вхід дозволу режиму переходу (лічби) четвертого лічильника, який з'єднано з виходом переповнення другого лічильника; один вхід другого елемента АБО з'єднано з виходом третього елемента АБО, а другий - з виходом інвертора, вхід якого з'єднано з виходом переповнювання другого лічильника, входом дозволу синхронного паралельного завантаження першого і другого лічильників і другим входом першого елемента АБО; третій вхід першого елемента АБО з'єднано з прямим виходом четвертого JK-тригера; вихід переповнювання першого лічильника з'єднано з першим входом третього елемента АБО і першим входом елемента І-НІ, другий вхід якого з'єднано з інверсним виходом другого JK-тригера і другим входом першого елемента І; другий вхід третього елемента АБО з'єднано з прямим виходом другого JK-тригера, який утворює вихід формувача; вихід елемента І-НІ з'єднано зі входом дозволу режиму лічби першого лічильника; входи паралельного завантаження даних першого лічильника утворюють входи програмування формувача на задану кількість імпульсів в пачки; входи паралельного завантаження даних другого лічильника утворюють входи програмування формувача на задану тривалість паузи між пачками імпульсів; тактові входи JK-тригерів з'єднано зі входом формувача; входи асинхронної установки у нульовий JK-тригерів з'єднано з виходом другого елемента І. Заявлений формувач має новий склад елементів і нову організацію взаємозв'язків між ними, тобто містить нову сукупність ознак, які забезпечують нові технічні властивості. Технічний результат, як наслідок цих властивостей, розширення області використання і функціональних можливостей формувача. Корисна модель пояснюється кресленнями, де на фіг. 1 приведена схема формувача. Формувач містить: перший (1) і другий (2) реверсивні двійкові лічильники, кожен з яких має вхід налагодження на режим підсумовування/віднімання U, вхід подачі тактових імпульсів С, вхід дозволу паралельного завантаження L і входи подачі даних D 0-D3, вхід Р0 дозволу/заборони режиму лічби, вхід асинхронної установки у нульовий стан R, вихід переповнювання Р4; синхронний D-тригер (7) зі входами асинхронної установки у нульовий стан; інвертор (15); першій (10), другий (11) і третій (16) елементи АБО; перший (8) і другий (9) елементи І; ланцюжок з послідовно сполучених резистора (5) і конденсатора (6), підключеного до джерела живлення +Е; двовходовий І-НІ (14); перший (3), другий (4), третій (12) і четвертий JK-тригери зі входом асинхронної установки у нульовий стан. Перший і другий JK-тригери створюють циклічний пристрій (третій лічильник), який має три стани з послідовністю переходів 00-11-10-00, при цьому перший тригер має прямий вхід K і два прямих входи J, об'єднаних по І, другий тригер має прямий вхід J і два прямих входи K, об'єднаних по І. Інверсний вихід тригера 3 з'єднано з одним входом K тригера 4, інверсний вихід - тригера 4 з'єднано з одним входом J тригера 3, вхід K і другий вхід J тригера 3 з'єднано зі входом J і другим входом K другого JK-тригера 4, створюючи вхід дозволу режиму переходу (лічби), який з'єднано з виходом елемента АБО 11, один вхід якого з'єднано з виходом елемента 15, а другий з виходом елемента 16. Тригери 12, 13 також створюють циклічний пристрій (четвертий лічильник) також з послідовністю переходів 00-11-10-00, при цьому тригер 12 має один інверсний вхід K і два входи J, об'єднаних по І, один з яких інверсний, а другий прямий, тригер 13 має один інверсний вхід J і два входи K, об'єднаних по І, один з яких інверсний, а другий прямий; інверсний вихід тригера 12 з'єднано з прямим входом K тригера13, інверсний вихід тригера 13 з'єднано з прямим входом J тригера 12, інверсний вхід K і інверсний вхід J тригера 12 з'єднано з інверсним входом J і інверсним входом K тригера 13, створюючи вхід дозволу режиму переходу (лічби) четвертого лічильника, який з'єднано з виходом переповнення лічильника 2. Один вхід елемента 16 з'єднано з виходом переповнення лічильника 1 і першим входом елемента І-НІ 14, другий вхід якого з'єднано з інверсним виходом тригера 4 і другим входом елемента І 8. Другий вхід елемента 16 з'єднано з виходом тригера 4, який утворює вихід формувача F. Вихід елемента IНІ 14 з'єднано зі входом дозволу режиму лічби лічильника 1. 2 UA 103541 U 5 10 15 20 25 30 35 40 45 50 55 60 Другий вхід елемента АБО 11 з'єднано з виходом інвертора 15, вхід якого з'єднано з виходом переповнювання лічильника 2, входом дозволу синхронного паралельного завантаження лічильників 1, 2, входами J і K тригерів 12, 13. Третій вхід елемента АБО 10 з'єднано з прямим виходом JK-тригера 13. Загальна точка послідовно сполучених резистора 5 і конденсатора 6 з'єднана з інформаційним входом D-тригера 7, з одним входом елементів 8, 9. Вихід елемента 8 з'єднано зі входом асинхронної установки D-тригера 7 у нульовий стан. Другий вхід елемента 9 з'єднано з виходом елемента 10. Вихід елемента 9 з'єднано зі входами R асинхронної установки у нульовий стан JK-тригерів і лічильників. Входи паралельного завантаження даних D 3-D0 лічильника 1 утворюють входи b3b2b1b0 програмування формувача на задану кількість імпульсів в пачки; входи паралельного завантаження даних D3-D0 лічильника утворюють входи d3d2d1d0 програмування формувача на задану тривалість паузи між пачками імпульсів. Тактової входи JK-тригерів і лічильників сполучені між собою, створюючи вхід С формувача - вхід подачі безперервної періодичної послідовності імпульсів з виходу зовнішнього генератора. Тактовий вхід С тригера 7 утворює вхід подачі імпульсів запуску (Start) формування вихідних імпульсів. Заявлений формувач має новий склад елементів і нову організацію взаємозв'язків між ними, тобто містить нову сукупність ознак, які забезпечують нові технічні властивості. Технічний результат, як наслідок цих властивостей, розширення області використання і функціональних можливостей формувача. Корисна модель працює наступним чином. Наявність ланцюжка, що складається із поєднаних послідовно резистора 5 і конденсатора 6, підключеного до шини живлячої напруги +Е, при включенні джерела живлення протягом деякого проміжку часу формує рівень логічного нуля на вході R асинхронної установки у нульовий стан тригера 7 і входах елементів 8 та 9, забезпечуючи формування рівня логічного нуля на входах R асинхронної установки у нульовий стан тригерів і лічильників. Після закінчення перехідного процесу, пов'язаного з включенням джерела живлення тригери і лічильники переходять у нульовий стан, формуючи рівень логічного нуля відповідно на виходах Q тригерів і на виходах переповнювання Р4 лічильників, що веде до формування рівня 0 на виході елемента 10, з'єднаного зі входом елемента І 9, що забезпечує підтвердження (блокування) рівня 0 на його виході і по закінченню перехідного процесу, пов'язаного із зарядом конденсатора 6, що забезпечує рівень 0 на входах асинхронної установки у нульовий стан тригерів і лічильників. Оскільки режим асинхронної установки у нульовий стан має пріоритет по відношенню до всіх останніх режимів, то до тих пір, поки на вході елемента 9 (а отже, і на його виході) зберігатиметься рівень логічного нуля, нульовий стан тригерів і лічильників залишатиметься незмінним. Під час вступу імпульсу запуску (Start) на тактовий вхід С тригера 7 по його фронту тригер переходить в одиничний стан (Q=1), формуючи рівень логічної одиниці на вході і виході елемента 10, а отже, на вході і виході елемента 9, що забезпечує рівень логічної одиниці на входах R тригерів і лічильників, знімаючи блокування нульового стану. Нульове значення сигналу з виходу переповнювання лічильника 2 надходить на входи дозволу паралельного завантаження L лічильників, на вхід інвертора 13, на інверсної входи J і K тригерів 12, 13 і на вхід елемента 10. Значення сигналу з виходу переповнювання лічильника 2, яке надходить на входи дозволу паралельного завантаження L лічильників, готує лічильник 1 до прийому інформації зі входів b3b2b1b0, лічильник 2 - зі входів d3d2d1d0. Одиничне значення сигналу з виходу інвертора, надходить на вхід елемента 11 і далі на входи дозволу режиму переходу першого циклічного пристрою (третього лічильника), готує його до переходу у стан 11 (Q 1=Q2=1). Значення сигналу з виходу переповнювання лічильника 2, яке надходить на входи дозволу режиму переходу другого циклічного пристрою (четвертого лічильника), також готує його до переходу у стан 11 (Q4=Q3=1). І тоді під час вступу першого (після закінчення перехідного процесу, пов'язаного із зняттям блокування) тактового імпульсу С відбувається перехід третього і четвертого лічильників у стан 11 (Q2=1, Q1=1; Q4=Q3=1), формуючи одиничне значення на виході формувача, і паралельне завантаження лічильників 1, 2 значеннями сигналів, що подаються на відповідні входи D0-D3, тобто лічильник 2 переходить у стан d3d2d1d0, лічильник 1 - у стан b3b2b1b0, формуючи одиничне значення на виходах переповнення. Тригер 7 переходить у нульовий стан. У результаті перший, другий і четвертий лічильники переходять у режим збереження, режим лічби третього лічильника залишиться незмінним. Під час вступу наступного тактового імпульсу третій лічильник переходить в стан Q2=1, Q1=0, при цьому режим збереження першого, другого і четвертого лічильників, режим лічби третього лічильника і одиничне значення на виходи 3 UA 103541 U формувача залишаться незмінними. Під час вступу наступного тактового імпульсу відбувається перехід третього лічильника у вихідний (нульовий) стан, що веде до формування нульового значення на прямому виході (Q2) тригера 3 і одиничного значення на його інверсному виході 5 10 15 20 25 30 35 40 45 ( Q 2 ). У результаті на виході елемента І-НІ 14, тобто на вході дозволу режиму лічби лічильника 1 формується нульове значення, що веде до переходу лічильника 1 у режим лічби. Режим збереження другого, четвертого і режим лічби третього лічильника залишаться незмінними. Під час вступу наступного тактового імпульсу відбувається перехід лічильника 1 у стан b3b2b1b0-1, третього лічильника у стан 11, стан другого і четвертого лічильників залишається незмінним. Під час вступу подальших тактових імпульсів процеси аналогічні, до тих пір, поки зміст першого і третього лічильників не стане рівним 0, що забезпечує рівень логічного 0 на виході переповнення лічильника 1 (на вході дозволу режиму лічби лічильника 2), виході тригера 3 і виході елемента 11, рівень логічної одиниці на виході елемента 14. У результаті цих змін лічильник 2 переходить у режим лічби, третій лічильник і лічильник 1 у режим збереження. Під час вступу наступного і подальших тактових імпульсів зміст лічильника 2 буде зменшуватись, стан Q4=Q3=1 четвертого лічильника і нульовий стан третього лічильника і лічильника 1 залишатися незмінним, до тих пір, поки зміст лічильника 2 не стане рівним 0, що забезпечує рівень логічного 0 на виході переповнення лічильника 2, яке надходить на входи дозволу паралельного завантаження L лічильників, знову готує лічильник 1 до прийому інформації зі входів b3b2b1b0, лічильник 2 - зі входів d3d2d1d0. Одиничне значення сигналу з виходу інвертора надходить на вхід елемента 11 і далі на входи дозволу режиму переходу циклічного пристрою (третього лічильника), знову готує його до переходу у стан 11 (Q 1=Q2=1). Значення сигналу з виходу переповнювання лічильника 2, яке надходить на входи J і K тригерів 12, 13 готує четвертий лічильник до переходу у наступний стан. І тоді під час вступу чергового тактового імпульсу С відбувається перехід четвертого лічильника у стан 10, третього лічильника у стан 11 (Q2=1, Q1=1), знову формуючи одиничне значення на виході формувача, і паралельне завантаження лічильників 1, 2 значеннями сигналів, що подаються на відповідні входи D 0-D3, тобто лічильник 2 переходить у стан d3d2d1d0, лічильник 1 - у стан b3b2b1b0, формуючи одиничне значення на виходах переповнення. Під час вступу подальших тактових імпульсів процеси аналогічні, до тих пір, поки зміст лічильників не стане рівним 0, що забезпечує рівень логічного 0 на їх виходах, що веде до формування рівня логічного нуля на виході елемента АБО 10, обумовлюючи рівень 0 на вході та виході елемента І 9, що приведе до блокування нульового стану тригерів і лічильників, а отже, до припинення процесу генерації. Зі вступом наступного імпульсу запуску усі процеси повторюються. Таким чином, після закінчення перехідного процесу, пов'язаного із зняттям блокування, під час вступу на вхід С формувача періодичної послідовності імпульсів з періодом Т на виході формувача (на прямому виході JK-тригера 3) генерується одиночна серія з трьох пачок імпульсів з фіксованою тривалістю імпульсів, яка дорівнює 2Т і паузи, яка дорівнює Т, між ними в пачці, програмованою кількістю K імпульсів в пачці, яка визначається значенням b3b2b1b0 (К=b3b2b1b0+1) і програмованою тривалістю паузи t n між пачками, яка визначається значенням d3d2d1d0 (tn=(d3d2d1d0+1)Т). На фіг. 2 приведений граф переходів формувача, що складається з чотирьох кілець (верхнє кільце - граф переходів четвертого лічильника, друге кільце - граф переходів лічильника 2, третє кільце - граф переходів лічильника 1, нижнє кільце - граф переходів третього лічильника) із загальною вершиною, відповідною нульовому стану лічильників і тригерів, а на фіг. 3 - епюри, що ілюструють роботу для варіанту налагодження D=5, В=3. На відміну від відомого пристрою формування одиночної серії з трьох пачок імпульсів з фіксованою тривалістю імпульсів і паузи між ними в пачці, програмованою кількістю імпульсів в пачці і паузи між пачками розширює функціональної можливості формувача. 50 ФОРМУЛА КОРИСНОЇ МОДЕЛІ 55 60 Формувач одиночної серії з трьох пачок імпульсів, що містить: два реверсивні двійкові лічильники, кожен з яких має вхід подачі імпульсів синхронізації, вхід налагодження на режим підсумовування/віднімання, вхід дозволу режиму рахування, вхід дозволу синхронного паралельного завантаження і входи подачі даних, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; перший і другий елементи АБО; ланцюжок, що складається з послідовно поєднаних резистора і конденсатора; синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І, при цьому спільна точка послідовно сполучених резистора і конденсатора поєднана з інформаційним входом D-тригера, 4 UA 103541 U 5 10 15 20 25 30 35 з одним входом першого та другого двовходового елемента І; вихід першого двовходового елемента І з'єднано зі входом асинхронної установки D-тригера у нульовий стан; другий вхід другого елемента І з'єднано з виходом першого елемента АБО, один зі входів якого з'єднано з виходом D-тригера; вихід переповнювання другого лічильника з'єднано з його входом дозволу режиму завантаження; входи паралельного завантаження даних лічильників утворюють входи програмування формувача на задані часові параметри імпульсів на виході формувача; вихід другого елемента І з'єднано зі входами асинхронної установки лічильників у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, створюючи вхід формувача вхід подачі безперервної періодичної послідовності імпульсів з виходу зовнішнього генератора; тактовий вхід D-тригера створює вхід подачі імпульсів запуску, який відрізняється тим, що введено: третій елемент АБО, двовходовий елемент І-НІ; перший, другий, третій і четвертий JKтригери зі входом асинхронної установки у нульовий стан; перший і другий JK-тригери створюють циклічний пристрій (третій лічильник), який має три стани з послідовністю переходів 00-11-10-00, при цьому перший тригер має прямий вхід K і два прямих входи J, об'єднаних по І, другий тригер має прямий вхід J і два прямих входи K, об'єднаних по І; інверсний вихід першого JK-тригера з'єднано з одним входом K другого JK-тригера, інверсний вихід другого JK-тригера з'єднано з одним входом J першого JK-тригера, вхід K і другий вхід J першого JK-тригера з'єднано зі входом J і другим входом K другого JK-тригера, при цьому другий тригер має один інверсний вхід K і два входи J, об'єднаних по І, один з яких інверсний, а другий прямий, третій JK-тригер має один інверсний вхід J і два входи K, об'єднаних по І, один з яких інверсний, а другий прямий; інверсний вихід другого JK-тригера з'єднано з прямим входом K третього JKтригера, інверсний вихід третього JK-тригера з'єднано з прямим входом J другого JK-тригера, інверсний вхід K і інверсний вхід J другого JK-тригера з'єднано з інверсним входом J і інверсним входом K третього JK-тригера, створюючи вхід дозволу режиму переходу (лічби) третього лічильника, який з'єднано з виходом переповнення другого лічильника; третій вхід першого елемента АБО з'єднано з прямим виходом третього JK-тригера; вихід переповнення першого лічильника з'єднано з першими входами елемента І-НІ і третього елемента АБО; другий вхід елемента І-НІ з'єднано з інверсним виходом першого JK-тригера і другим входом першого елемента І; вихід елемента І-НІ з'єднано зі входом дозволу режиму лічби першого лічильника; другий вхід третього елемента АБО з'єднано з прямим виходом першого JK-тригера; вихід третього елемента АБО з'єднано зі входом другого елемента АБО і входом дозволу режиму лічби другого лічильника; входи паралельного завантаження даних першого лічильника утворюють входи програмування формувача на задану кількість імпульсів в пачки; входи паралельного завантаження даних другого лічильника утворюють входи програмування формувача на задану тривалість паузи між пачками імпульсів; тактові входи JK-тригерів з'єднано зі входом формувача; входи асинхронної установки у нульовий JK-тригерів з'єднано з виходом другого елемента І. 5 UA 103541 U 6 UA 103541 U Комп’ютерна верстка Л. Ціхановська Державна служба інтелектуальної власності України, вул. Василя Липківського, 45, м. Київ, МСП, 03680, Україна ДП “Український інститут інтелектуальної власності”, вул. Глазунова, 1, м. Київ – 42, 01601 7
ДивитисяДодаткова інформація
Автори англійськоюKorobkov Mykola Grygorovych, Korobkova Olena Mykolayvna, Zheltuhin Oleksandr Vasylyovych, Zheltuhin Vyacheslav Oleksandrovych
Автори російськоюКоробков Николай Григориевич, Коробкова Елена Николаевна, Желтухин Александр Васильевич, Желтухин Вячеслав Александрович
МПК / Мітки
МПК: H03K 3/78
Мітки: пачок, одиночної, серії, трьох, формувач, імпульсів
Код посилання
<a href="https://ua.patents.su/9-103541-formuvach-odinochno-seri-z-trokh-pachok-impulsiv.html" target="_blank" rel="follow" title="База патентів України">Формувач одиночної серії з трьох пачок імпульсів</a>
Попередній патент: Формувач одиночної серії з двох пачок імпульсів
Наступний патент: Настойка гірка “таврійські мрії”
Випадковий патент: Установка для знезараження питної води