Патенти з міткою «процесор»

Сторінка 2

Реконфігуровний процесор

Завантаження...

Номер патенту: 34876

Опубліковано: 15.03.2001

Автори: Палагін Олександр Васильович, Сахарін Владислав Георгієвич, Опанасенко Володимир Миколайович

МПК: G06F 15/173, G06F 15/00, G06F 11/00 ...

Мітки: реконфігуровний, процесор

Формула / Реферат:

Реконфігуровний процесор, який містить канал вводу/виводу, мікроконтролер, мікросеквенсор, пристрій, який запам'ятовує файли конфігурації, пам'ять даних, матрицю комірок, причому перші входи мікроконтролера з'єднані з другими керуючими виходами матриць комірок, другі входи підключені до третіх виходів каналу вводу/виводу, п'ятий керуючий вихід з першим керуючим входом мікросеквенсора, шостий керуючий вихід підключений до першого входу каналу...

Оптоелектронний асоціaтивний процесор

Завантаження...

Номер патенту: 33135

Опубліковано: 15.02.2001

Автори: Мартинюк Тетяна Борисівна, Каньоса Людмила Михайлівна, Лисенко Геннадій Леонідович, Кожем'яко Володимир Прокопович, Ковалевський Віталій Володимирович

МПК: G06F 7/06

Мітки: процесор, асоціaтивний, оптоелектронний

Текст:

...чисел і другим входом четвертого завантаженням пристрою завантаження номерів елемента АБО, з'єднаний чисел, з вхід керуючим Й-б-е-д^кі управління входом блока асоціативний запам'ятовуючий пристрій САЗГО вимірністю m x п, де m кількість чисел вимірністю п, селектор кодів, блок порівняння, що містить К вузлів, де K=3m/2t, ЗХС- найближче ціле, не більше X, блок т зсувових регістрів, причому чотири елементи АБО, два...

Квантовий процесор

Завантаження...

Номер патенту: 33246

Опубліковано: 15.02.2001

Автори: Ходаковський Микола Іванович, Осінський Володимир Іванович, Мержвинський Анатолій Олександрович, Осінський Андрій Володимирович, Палагін Олександр Васильович, Золотопуп Анатолій Іванович

МПК: H01L 31/02, G06F 1/16, G06F 1/26 ...

Мітки: квантовий, процесор

Текст:

...маливу гнфорлацп . додатково вводиться компресор електронного зображення та декомпресор електронного рг^рзддогня причому вхід компресора електронного зобра . ження оптично З 'ЄДНАНИЙ Р ВИХОДОМ ВХІДНОГО формувача двомірного масиву інформяїї,! і. а вихід через операційний елемент з'єднаній а декомпресо ром е.п*-м.т|'л*тного зображення. вихід якого з'вднАний в вихідним формувачем двомірного мапиву інфорМАїр і г Яідмінпиміт ОЗНАКАМИ явність...

Процесор петрі

Завантаження...

Номер патенту: 32183

Опубліковано: 15.12.2000

Автори: Єльчанінов Дмитро Борисович, Матейченко Віктор Валентинович, Лобода Віталій Гаврилович, Петришин Юрій Степанович

МПК: G06F 15/16, G06F 19/00, G06F 13/00 ...

Мітки: петрі, процесор

Текст:

...- блок зберігання вхідної дуги, на фіг.З - блок аналізу вхідної дуги, на фіг.4 - блок формування передумов позиції , на фіг.5 - блок зберігання вихідної дуги, на фіг.6 - блок формування постумов позиції, на фіг.7 - блок зберігання розмітки позиції, на фіг. 8 - блок пріоритетного вибору, на фіг. 9 - блок аналізу переходу. Процесор Петрі (фіг. 1) містить блок 1 вводу, блок 2 виводу, блок З програмування, блок 4 синхронізації, блок 5...

Цифровий оптоелектронний процесор багаторівневих зображень

Завантаження...

Номер патенту: 23431

Опубліковано: 02.06.1998

Автори: Кожем'яко Володимир Прокопович, Буда Антоніна Героніївна, Шолота Владислав Васильович, Мартинюк Тетяна Борисівна, Ліщинська Людмила Броніславівна, Заболотна Наталія Іванівна

МПК: G06E 3/00, G06F 1/04

Мітки: цифровий, оптоелектронний, зображень, процесор, багаторівневих

Формула / Реферат:

1. Цифровой оптоэлектронный процессор многоуровневых изображений, содержащий два запоминающих устройства, устройство управления и сумматор, отличающийся тем, что он содержит логический блок, первый и второй элементы памяти картинного типа, причем запоминающие устройства и сумматор являются устройствами картинного типа, выходы первого и второго запоминающих устройств соединены оптически с первыми вторым входами логического блока, третий,...

Процесор петрі

Завантаження...

Номер патенту: 15213

Опубліковано: 30.06.1997

Автори: Запорожцев Сергій Юрійович, Матейченко Віктор Валентинович, Калінін Генадій Олександрович, Маркін Олег Михайлович, Гуца Олег Миколайович

МПК: G06F 15/00, G06F 17/00

Мітки: петрі, процесор

Формула / Реферат:

Процессор Петри, содержащий первый и второй блоки топологии, блок арифметико-логических устройств (АЛУ), блок хранения текущей разметки, блок приоритетного выбора и блок синхронизации, причем выходы первого блока топологии подключены ко второй группе информационных входов блока АЛУ, информационные выходы которого подключены к информационным входам блока хранения текущей разметки, выходы которого подключены к первой группе информационных...

Цифровий оптоелектронний процесор багаторівневих зображень

Завантаження...

Номер патенту: 14807

Опубліковано: 18.02.1997

Автори: Кожем'яко Костянтин Володимирович, Дубчак Віктор Миколайович, Мартинюк Тетяна Борисівна, Кожем'яко Володимир Прокопович

МПК: G06K 9/00, G06F 15/00

Мітки: багаторівневих, зображень, процесор, цифровий, оптоелектронний

Формула / Реферат:

Цифровой оптоэлектронный процессор многоуровневых изображений, содержащий два запоминающих устройства, отличающийся тем, что он содержит два элемента памяти картинного типа и арифметико-логическое устройство, включающее сумматор, три инверсных оптически управляемых транспаранта и светообъединительный узел, причем выходы первого и второго запоминающих устройств соединены оптически с первым и вторым входами арифметико-логического устройства...

Процесор для обробки радіолокаційних сигналів

Завантаження...

Номер патенту: 8103

Опубліковано: 26.12.1995

Автори: Соболь Микола Валентинович, Поляков Петро Федорович, Безлюдько Володимир Якович, Верещак Олександр Петрович, Москаленко Іван Йосипович, Долбня Євгеній Володимирович, Дюняшев Віктор Володимирович

МПК: G01S 13/90

Мітки: радіолокаційних, сигналів, процесор, обробки

Формула / Реферат:

Процессор для обработки радиолокационных сигналов, содержащий блок дисперсионной задерж­ки с квадратичной фазовой характеристикой, син­фазный и квадратурный каналы обработки, сумматор, генератор промежуточной частоты, фазовращатель, синхронизатор и последовательно со­единенные детектор и индикатор, при этом первые входы синфазного и квадратурного каналов обра­ботки объединены и соединены с выходом блока дисперсионной задержки, выход...