Завантажити PDF файл.

Формула / Реферат

Формула   изобретения

Устройство для измерения среднеквадратического значения сигнала, содержащее формирователь измеряемого сигнала, под­соединенный входом к входной шкале, фор­мирователь среднеквадратического значения, выход которого соединен через усилитель с входом блока регистрации, пер­вый регистр и дешифратор, подсоединен­ные входами соответственно к первому и второму выходам формирователя управляю­щих сигналов, счетчик, соединенный нулевым входом и входом разрешения соответ­ственно с третьим и четвертым выходами формирователя управляющих сигналов, второй регистр, подсоединенный управляю­щим входом к пятому выходу формировате­ля управляющих сигналов, первый и второй элементы И, соединенные первыми входа­ми с шестым выходом формирователя уп­равляющих сигналов, аналого-цифровой преобразователь, подсоединенный запу­скающим входом к седьмому выходу форми­рователя управляющих сигналов, счетчик адреса, соединенный нулевым входом с восьмым выходом формирователя управля­ющих сигналов, триггер, подсоединенный счетным входом к девятому выходу форми­рователя управляющих сигналов, формиро­ватель интервала записи, соединенный входом п выходом соответственно с десятым выходов и первым входом формирователя уп­равляющих сигналов, формирователь им­пульсов перехода через ноль, включенный между выходом формирователя измеряемого сигнала и вторым входом формирователя уп­равляющих сигналов, цифроаналоговый преобразователь, подключенный выходом к входу формирователя среднеквадратического значения, формирователь сигналов считывания, третий регистр, третий и чет­вертый элементы И, первая, вторая, третья, четвертая и пятая группы элементов И-ИЛИ, первая и вторая группы элементов И, первый и второй блоки памяти, делитель частоты, генератор импульсов и элемент ИЛИ, причем формирователь управляющих сигналов подключен седьмым выходом к счетному входу счетчика адреса, соединен­ного выходами с первыми группами входов первой и второй групп элементов И-ИЛИ, выход делителя частоты соединен с первым входом формирователя сигналов считыва­ния, который подключен первым, вторым и третьим выходами к входу третьего регист­ра и к входам считывания первого и второго блоков памяти, соединен четвертым и пя­тым выходами с первым и вторым входами первой группы элементов И-ИЛИ, подклю­чен шестым и седьмым выходами к первому и второму входам второй группы элементов И- ИЛИ, соединен восьмым и девятым выхо­дами с первым и вторым входами третьей группы  элементов И-ИЛИ и подсоединен вторым входом к первому выходу триггера, соединенному с выходом первой группы эле­ментов И и с вторым входом первого эле­мента И, подключенного выходом к входу записи первого блока памяти, который под­соединен адресными входами к выходам  казной группы элементов И-ИЛИ и соединенными  информационными входами с выходами первой группы элементов И, выходы второй группы элементов И соединены с информа­ционными входами второго блока памяти, который соединен адресными входами с выходами второй группы элементов И-ИЛИ и подсоединен входом записи к выходу второ­го элемента И, соединенного вторым вхо­дом с вторым выходом "триггера, подключенным к входу второй группы элементов И, вход цифроаналогового преобра­зователя подсоединен к выходу третьего регистра, соединенного информационными входами с выходами третьей группы эле­ментов И-ИЛИ, подсоединенной первой и второй группами входов к, выходам соответ­ственно первого и второго блоков памяти, а выход формирователя измеряемого сигнала соединен с измерительным входом аналого-цифрового преобразователя, подсоединенного тактовым входом к второму выходу делителя частоты, который соединен вхо­дом с выходом генератора импульсов, под­ключен третьим выходом к счетному входу счетчика и соединен группой выходов с пер вой группой входов формирователя интер­вала записи, подсоединенного второй группой входов к выходам первого регист­ра, соединенного группой входов с выхода­ми дешифратора, группа входов которого  подсоединена к выходам счетчика, отли­чающееся  тем, что, с целью повышения точности измерения, дополнительно введе­ны третий блок памяти, подсоединенный ад­ресными входами к выходам первой группы элементов И-ИЛИ и соединен входом счи­тывания с выходом элемента ИЛИ, подсое­диненного первым входом к десятому выходу формирователя сигналов считыва­ния и соединенного вторым входом с выходом третьего элемента И, первый вход которого подсоединен к одиннадцатому вы­ходу формирователя управляющих сигна­лов, подключенному к первому входу четвертого элемента И, соединенного вторым входом с первым выходом триггера, подключенным к первому входу четвертой группы элементов И-ИЛИ. соединенного выходами с информационными входами второго регистра и подсоединенного вторым входом к второму выходу триггера, со­единенному с вторым входом третьего элемента И, четвертый блок памяти, под­ключенный выходами к входам четвертой группы элементов И-ИЛИ и к входам пятой группы элементов И-ИЛИ, соединенной выходами с другой группой входов третьего регистра и подсоединенной первым и вто­рым входами к одиннадцатому и двенадца­тому выходам формирователя сигналов считывания, пятый и шестой элементы И соединенные первыми входами с двенадца­тым выходом формирователя управляющих сигналов, третья и четвертая группы эле­ментов И, подсоединенные группами вхо­дов к выходам аналого-цифрового преобразователя, дополнительный аналого-цифровой преобразователь, подсоединен­ный тактовым входом к второму выходу делителя частоты, соединенный запускаю­щим входом с седьмым выходом формиро­вателя управляющих сигналов и подключенный выходами к группам входов первой и второй групп элементов И, допол­нительный элемент І/1ЛІ4, подсоединенный первым и вторым входами к выходу четвер­того элемента И и к тринадцатому выходу формирователя сигналов считывания, до­полнительный цифроаналоговый преобра­зователь, соединенный входами с выходами второго регистра, блок вычитания, подсоеди­ненный первым входом к выходу формирова­теля измеряемого сигнала, формирователь адреса считывания, подсоединенный первым и вторым входами к первому выходу делителя частоты и к тринадцатому выходу формирова­теля управляющих сигналов, соединенный группой входов с выходами счетчика адреса и подсоединенный выходами к другим группам входов первой и второй групп эле­ментов И--ИЛИ, причем первый выход триг­гера подключен к входу третьей группы элементов И и второму входу пятого элемен­та И, соединенного выходом с входом за­писи третьего блока памяти, подсоединенного информационными вхо­дами к выходам третьей группы элементов И, второй выход триггера подключен к входу четвертой группы элементов И и к второму входу шестого элемента И, соединенного выходом с входом записи четвертого блока памяти, который подсоединен информационными входами к выходам четвертой группы элементов И, выход дополнительного цифроаналогового преобразователя подключен к второму входу блока вычитания, соединенного выходом с сигнальным входом дополнительного аналого-цифрового преобразователя, выходы третьего блока памяти подключены к другим группам входов четвертой и пятой групп элементов И-ИЛИ, а выход дополнительного элемента  ИЛИ соединен с входом считывания четвертого блока памяти.

Текст

40557 Для ознайомлення з описом до патенту дивись: «Описание изобретения к авторскому свидетельству SU № 1781625»

Дивитися

Додаткова інформація

Назва патенту англійською

Appliance for measurement of root-mean-square value of signal

Автори англійською

Bondarenko Volodymyr Mykhailovych, Sirenko Mykola Vasyliovych, Maranov Oleksandr Viktorovych, Chygyryn Yurii Trokhymovych

Назва патенту російською

Устройство для измерения среднеквадратичного значения сигнала

Автори російською

Бондаренко Владимир Михайлович, Сиренко Николай Васильевич, Маранов Александр Викторович, Чигирин Юрий Трофимович

МПК / Мітки

МПК: G01R 21/02, G01R 19/02

Мітки: пристрій, вимірювання, сигналу, середньоквадратичного, значення

Код посилання

<a href="https://ua.patents.su/1-40557-pristrijj-dlya-vimiryuvannya-serednokvadratichnogo-znachennya-signalu.html" target="_blank" rel="follow" title="База патентів України">Пристрій для вимірювання середньоквадратичного значення сигналу</a>

Подібні патенти