Пристрій для вимірювання середньоквадратичного значення сигналу
Номер патенту: 40557
Опубліковано: 16.07.2001
Автори: Бондаренко Володимир Михайлович, Маранов Олександр Вікторович, Чигирин Юрій Трохимович, Сіренко Микола Васильович
Завантажити PDF файл.
Формула / Реферат
Формула изобретения
Устройство для измерения среднеквадратического значения сигнала, содержащее формирователь измеряемого сигнала, подсоединенный входом к входной шкале, формирователь среднеквадратического значения, выход которого соединен через усилитель с входом блока регистрации, первый регистр и дешифратор, подсоединенные входами соответственно к первому и второму выходам формирователя управляющих сигналов, счетчик, соединенный нулевым входом и входом разрешения соответственно с третьим и четвертым выходами формирователя управляющих сигналов, второй регистр, подсоединенный управляющим входом к пятому выходу формирователя управляющих сигналов, первый и второй элементы И, соединенные первыми входами с шестым выходом формирователя управляющих сигналов, аналого-цифровой преобразователь, подсоединенный запускающим входом к седьмому выходу формирователя управляющих сигналов, счетчик адреса, соединенный нулевым входом с восьмым выходом формирователя управляющих сигналов, триггер, подсоединенный счетным входом к девятому выходу формирователя управляющих сигналов, формирователь интервала записи, соединенный входом п выходом соответственно с десятым выходов и первым входом формирователя управляющих сигналов, формирователь импульсов перехода через ноль, включенный между выходом формирователя измеряемого сигнала и вторым входом формирователя управляющих сигналов, цифроаналоговый преобразователь, подключенный выходом к входу формирователя среднеквадратического значения, формирователь сигналов считывания, третий регистр, третий и четвертый элементы И, первая, вторая, третья, четвертая и пятая группы элементов И-ИЛИ, первая и вторая группы элементов И, первый и второй блоки памяти, делитель частоты, генератор импульсов и элемент ИЛИ, причем формирователь управляющих сигналов подключен седьмым выходом к счетному входу счетчика адреса, соединенного выходами с первыми группами входов первой и второй групп элементов И-ИЛИ, выход делителя частоты соединен с первым входом формирователя сигналов считывания, который подключен первым, вторым и третьим выходами к входу третьего регистра и к входам считывания первого и второго блоков памяти, соединен четвертым и пятым выходами с первым и вторым входами первой группы элементов И-ИЛИ, подключен шестым и седьмым выходами к первому и второму входам второй группы элементов И- ИЛИ, соединен восьмым и девятым выходами с первым и вторым входами третьей группы элементов И-ИЛИ и подсоединен вторым входом к первому выходу триггера, соединенному с выходом первой группы элементов И и с вторым входом первого элемента И, подключенного выходом к входу записи первого блока памяти, который подсоединен адресными входами к выходам казной группы элементов И-ИЛИ и соединенными информационными входами с выходами первой группы элементов И, выходы второй группы элементов И соединены с информационными входами второго блока памяти, который соединен адресными входами с выходами второй группы элементов И-ИЛИ и подсоединен входом записи к выходу второго элемента И, соединенного вторым входом с вторым выходом "триггера, подключенным к входу второй группы элементов И, вход цифроаналогового преобразователя подсоединен к выходу третьего регистра, соединенного информационными входами с выходами третьей группы элементов И-ИЛИ, подсоединенной первой и второй группами входов к, выходам соответственно первого и второго блоков памяти, а выход формирователя измеряемого сигнала соединен с измерительным входом аналого-цифрового преобразователя, подсоединенного тактовым входом к второму выходу делителя частоты, который соединен входом с выходом генератора импульсов, подключен третьим выходом к счетному входу счетчика и соединен группой выходов с пер вой группой входов формирователя интервала записи, подсоединенного второй группой входов к выходам первого регистра, соединенного группой входов с выходами дешифратора, группа входов которого подсоединена к выходам счетчика, отличающееся тем, что, с целью повышения точности измерения, дополнительно введены третий блок памяти, подсоединенный адресными входами к выходам первой группы элементов И-ИЛИ и соединен входом считывания с выходом элемента ИЛИ, подсоединенного первым входом к десятому выходу формирователя сигналов считывания и соединенного вторым входом с выходом третьего элемента И, первый вход которого подсоединен к одиннадцатому выходу формирователя управляющих сигналов, подключенному к первому входу четвертого элемента И, соединенного вторым входом с первым выходом триггера, подключенным к первому входу четвертой группы элементов И-ИЛИ. соединенного выходами с информационными входами второго регистра и подсоединенного вторым входом к второму выходу триггера, соединенному с вторым входом третьего элемента И, четвертый блок памяти, подключенный выходами к входам четвертой группы элементов И-ИЛИ и к входам пятой группы элементов И-ИЛИ, соединенной выходами с другой группой входов третьего регистра и подсоединенной первым и вторым входами к одиннадцатому и двенадцатому выходам формирователя сигналов считывания, пятый и шестой элементы И соединенные первыми входами с двенадцатым выходом формирователя управляющих сигналов, третья и четвертая группы элементов И, подсоединенные группами входов к выходам аналого-цифрового преобразователя, дополнительный аналого-цифровой преобразователь, подсоединенный тактовым входом к второму выходу делителя частоты, соединенный запускающим входом с седьмым выходом формирователя управляющих сигналов и подключенный выходами к группам входов первой и второй групп элементов И, дополнительный элемент І/1ЛІ4, подсоединенный первым и вторым входами к выходу четвертого элемента И и к тринадцатому выходу формирователя сигналов считывания, дополнительный цифроаналоговый преобразователь, соединенный входами с выходами второго регистра, блок вычитания, подсоединенный первым входом к выходу формирователя измеряемого сигнала, формирователь адреса считывания, подсоединенный первым и вторым входами к первому выходу делителя частоты и к тринадцатому выходу формирователя управляющих сигналов, соединенный группой входов с выходами счетчика адреса и подсоединенный выходами к другим группам входов первой и второй групп элементов И--ИЛИ, причем первый выход триггера подключен к входу третьей группы элементов И и второму входу пятого элемента И, соединенного выходом с входом записи третьего блока памяти, подсоединенного информационными входами к выходам третьей группы элементов И, второй выход триггера подключен к входу четвертой группы элементов И и к второму входу шестого элемента И, соединенного выходом с входом записи четвертого блока памяти, который подсоединен информационными входами к выходам четвертой группы элементов И, выход дополнительного цифроаналогового преобразователя подключен к второму входу блока вычитания, соединенного выходом с сигнальным входом дополнительного аналого-цифрового преобразователя, выходы третьего блока памяти подключены к другим группам входов четвертой и пятой групп элементов И-ИЛИ, а выход дополнительного элемента ИЛИ соединен с входом считывания четвертого блока памяти.
Текст
40557 Для ознайомлення з описом до патенту дивись: «Описание изобретения к авторскому свидетельству SU № 1781625»
ДивитисяДодаткова інформація
Назва патенту англійськоюAppliance for measurement of root-mean-square value of signal
Автори англійськоюBondarenko Volodymyr Mykhailovych, Sirenko Mykola Vasyliovych, Maranov Oleksandr Viktorovych, Chygyryn Yurii Trokhymovych
Назва патенту російськоюУстройство для измерения среднеквадратичного значения сигнала
Автори російськоюБондаренко Владимир Михайлович, Сиренко Николай Васильевич, Маранов Александр Викторович, Чигирин Юрий Трофимович
МПК / Мітки
МПК: G01R 21/02, G01R 19/02
Мітки: пристрій, вимірювання, сигналу, середньоквадратичного, значення
Код посилання
<a href="https://ua.patents.su/1-40557-pristrijj-dlya-vimiryuvannya-serednokvadratichnogo-znachennya-signalu.html" target="_blank" rel="follow" title="База патентів України">Пристрій для вимірювання середньоквадратичного значення сигналу</a>
Попередній патент: Спосіб електрохімічного формоутворення деталей
Наступний патент: Спосіб отримання компактних заготовок з порошків високотемпературних припоїв на нікелевій основі
Випадковий патент: Спосіб подання внутрішньої реклами