Цифроаналогова система для реєстрації та обробки інформації
Номер патенту: 15502
Опубліковано: 30.06.1997
Автори: Грешищев Юрій Михайлович, Урсатьєв Олексій Андрійович, Серебряников Юрій Леонідович, Сапожникова Софа Лейзерівна
Формула / Реферат
(57) 1. Цифроаналоговая система для регистрации и обработки информации, содержащая блок программной перестройки структуры, блок вывода, выход которого является выходом системы, и микроЭВМ, отличающаяся тем, что блок программной перестройки структуры содержит мультиплексор и демультиплексор, первый выход которого является первым выходом блока программной перестройки структуры, первый и второй информационные входы которого подключены соответственно к первому и второму информационным входам мультиплексора, выход которого является вторым выходом блока программной перестройки структуры, третий выход которого подключен к второму выходу демультиплексора, информационный вход которого является третьим информационным входом блока программной перестройки структуры, управляющий вход которого подключен к управляющим входам мультиплексора и демультиплексора, а в систему дополнительно введены кодер видеосигнала, блок прямого доступа к памяти, блок программного обмена, формирователь строба, блок адреса и синхронизации, сверхоперативное запоминающее устройство и генератор тактовых импульсов, причем выход кодера видеосигнала подключен к первому информационному входу блока программной перестройки структуры, ко второму информационному входу которого подключен информационный выход блока прямого доступа к памяти, первый выход блока программной перестройки структуры подключен к первому информационному входу блока прямого доступа к памяти, ко второму информационному входу которого подключен первый информационный выход микроЭВМ, первый управляющий выход которой подключен к первому управляющему входу блока прямого доступа к памяти, ко второму информационному входу которого подключен первый информационный выход микроЭВМ, первый управляющий выход которой подключен к первому управляющему входу блока прямого доступа к памяти, второй информационный и второй управляющий выходы микроЭВМ подключены к соответствующим входам блока программного обмена, информационный выход и выход селектора, адреса которого подключены к соответствующим входам формирователя строба и блока адреса и синхронизации, управляющий выход блока программного обмена подключен к первому управляющему входу блока адреса и синхронизации, а также к управляющим входам блока программной перестройки структуры и формирователя строба, первый управляющий выход которого подключен ко второму управляющему входу блока прямого доступа к памяти, первый и второй управляющие выходы которого подключены соответственно ко второму и третьему управляющим входам блока адреса и синхронизации, управляющий выход которого подключен к третьему управляющему входу блока прямого доступа к памяти, прямой тактирующий выход блока адреса и синхронизации подключен к одноименному входу сверхоперативного запоминающего устройства, информационный вход которого подключен ко второму выходу блока программной перестройки структуры, третий информационный вход которого подключен к выходу сверхоперативного запоминающего устройства, управляющий вход которого подключен к третьему управляющему выходу блока прямого доступа к памяти, адресный вход сверхоперативного запоминающего устройства подключен к адресному выходу блока адреса и синхронизации, синхровход которого подключен к выходу генератора тактовых импульсов, управляющий вход которого подключен ко второму управляющему выходу формирователя строба, третий выход блока программной перестройки структуры подключен к информационному входу блока вывода, тактовый вход которого подключен к инверсному тактирующему выходу блока адреса и синхронизации, информационным входом системы является аналоговый вход кодера, а входные сигналы "Курс" и "Запуск" системы подключены к соответствующим входам блока программного .обмена, формирователя стробе и блока адреса и синхронизации.
2. Система по п.1, отличающаяся тем, что кодер видеосигнала содержит аналого-цифровой преобразователь, регистр, элемент НЕ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и элемент задержки, причем аналоговый вход кодера видеосигнала подключен к информационному входу аналого-цифрового преобразователя, разрядные выходы которого подключены соответственно к n разрядам информационного входа регистра, тактовый вход которого подключен к тактовому входу аналого-цифрового преобразователя и является тактовым входом кодера видеосигнала, n разрядных выходов регистра подключены к выходу кодера видеосигнала, стробирующий выход которого подключен к выходу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход которого подключен к (n+1)-му разрядному выходу регистра и входу элемента НЕ, выход которого подключен к (n+1)-му разряду информационного входа регистра и к входу элемента задержки, выход которого подключен ко второму входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ.
3. Система по п.1, отличающаяся тем, что формирователь строба содержит первый и второй счетчики, триггер, первый, второй и третий элементы И и элемент ИЛИ, причем информационный вход формирователя строба подключен к информационным входам первого и второго счетчиков, вычитающие входы которых подключены к входу "Запуск" формирователя строба, вход "Курс" которого подключен к входам установки в ноль первого и второго счетчиков и триггера, выход которого подключен к первому входу третьего элемента И и является первым управляющим выходом формирователя строба, второй управляющий выход которого подключен к выходу третьего элемента И, второй вход которого подключен к входу "Запуск" формирователя строба, управляющий вход которого подключен к первым входам первого и второго элементов И, вторые входы которых подключены к входу селектора адреса формирователя строба, выходы первого и второго элементов И подключены соответственно к тактовым входам первого и второго счетчиков, выходы переноса которых подключены к первому и второму входам элемента ИЛИ, выход которого подключен к входу установки в единицу триггера.
4. Система по п.1, отличающаяся тем, что блок адреса и синхронизации содержит первый, второй, третий регистры, первый, второй и третий счетчики, триггер, элемент НЕ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент ИЛИ и элемент И-НЕ, причем информационный вход блока адреса и синхронизации подключен к информационным входам первого, второго и третьего регистров, тактовые входы которых подключены к первому управляющему входу блока адреса и синхронизации, вход селектора адреса которого подключен к входам разрешения записи первого, второго и третьего регистров, выходы первого и третьего регистров подключены соответственно к информационным входам первого и второго счетчиков, входы вычитания которых подключены к тактовому входу блока адреса и синхронизации, вход "Запуск" которого подключен к тактовому входу второго счетчика и к входам установки в ноль третьего счетчика и триггера, выход которого подключен к входу установки в ноль первого счетчика, прямой выход переноса которого подключен к собственному тактовому входу, к входу сложения третьего счетчика и является прямым тактирующим выходом блока адреса и синхронизации, инверсный тактирующий выход которого подключен к инверсному выходу переноса первого счетчика, второй управляющий вход блока адреса и синхронизации подключен к вычитающему входу третьего счетчика, выход которого является адресным выходом блока адреса и синхронизации и подключен к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого подключен к выходу второго регистра, а выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ подключен к первому входу элемента ИЛИ и к первому входу элемента И-НЕ, выход которого является управляющим выходом блока адреса и синхронизации, третий управляющий вход которого подключен к входу элемента НЕ, выход которого подключен ко второму входу элемента И-НЕ, выход переноса второго счетчика подключен ко второму входу элемента ИЛИ, выход которого подключен к входу установки в единицу триггера.
Текст
1. Цифроаналоговая система для регист рации и обработки информации, содержа щая блок программной перестройки структуры, блок вывода, выход которого яв ляется выходом системы, и микроЭВМ, о тл и ч а ю щ а я с я тем, что блок программной перестройки структуры содержит мульти плексор и демультиплексор, первый выход которого является первым выходом блока программной перестройки структуры, пер вый и второй информационные входы кото рого подключены соответственно к первому и второму информационным входам мульти плексора, выход которого является вторым выходом блока программной перестройки структуры, третий выход которого подклю чен к второму выходу демультиплексора, информационный вход к оторого является третьим информационным входом блока программной перестройки структуры, уп равляющий вход которого подключен к уп равляющим входам мультиплексора и демультиплексора, а в систему дополнитель но введены кодер видеосигнала, блок прямого доступа к памяти, блок программного обмена, формирователь строба, блок адреса и синхронизации, сверхоперативное запоминающее устройство и генератор тактовых импульсов, причем выход кодера видеосигнала подключен к первому информационному входу блока программной перестройки структуры, ко второму информационному входу которого подключен информационный выход блока прямого доступа к памяти, первый выход блока программной перестройки структуры подключен к первому информационному входу блока прямого доступа к памяти, ко второму информационному входу которого подключен первый информационный выход микроЭВМ, первый управляющий выход которой подключен к первому управляющему входу блока прямого доступа к памяти, ко второму информационному входу которого подключен первый информационный выход микроЭВМ, первый управляющий выход которой подключен к первому управляющему входу блока прямого доступа к памяти, второй информационный и второй управляющий выходы микроЭВМ подключены к соответствующим входам блока программного обмена, информационный выход и выход селектора, адреса которого подключены к соответствующим входам формирователя строба и блока адреса и синхронизации, управляющий выход блока программного обмена подключен к первому управляющему входу блока адреса и синхронизации, а также к управляющим входам блока программной перестройки структуры и формирователя строба, первый управляющий выход которого подключен ко второму управляющему входу блока прямого доступа к памяти, первый и второй управляющие выходы которого подключены соответственно ко второму и третьему уп С > ел ел о ю о 15502 равляющим входам блока адреса и синхронизации, управляющий выход которого подключен к третьему управляющему входу блока прямого доступа к памяти, прямой тактирующий выход блока адрес а и синх рон изации п одключен к одноименному входу сверхоперативного запоминающего устройства, информационный вход которог о подключен ко второму выходу блока программной перестройки структуры, третий информационный вход которого подключен к выходу сверхоперативного запоминающего устройства, управляющий вход которого подключен к третьему управляющему выходу блока прямого доступа к памяти, адресный вход сверхоперативного запоминающего устройства подключен к адресному выходу блока адреса и синхронизации, синхровход которого подключен к выходу генератора тактовых импульсов, управляющий вход которого подключен ко второму управляющему выходу формирователя строба, третий выход блока программной перестройки структуры подключен к информационному входу блока вывода, тактовый вход которого подключен к инверсному тактирующему выходу блока адреса и синхронизации, информационным входом системы является аналоговый вход кодера, а входные сигналы "Курс" и "Запуск" системы подключены к соответствующим входам блока программного .обмена, формирователя стробе и блока адреса и синхронизации. 2. Система по п.1,о т л и ч а ю щ а я с я тем, что кодер видеосигнала содержит ана лого-цифровой преобразователь, регистр, элемент НЕ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и элемент задержки, причем аналого вый вход кодера видеосигнала подключен к информационному входу аналого-цифрового преобразователя, разрядные выходы которо го подключены соответственно к п разрядам информационного входа регистра, тактовый вход которого подключен к тактовому входу аналого-цифрового преобразователя и явля ется тактовым входом кодера видеосигнала, п разрядных выходов регистра подключены к выходу кодера видеосигнала, стробирующий выход которого подключен к выходу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход которого подключен к (п+1}-му разряд ному выходу регистра и входу элемента НЕ, ' выход которого подключен к (п+1)-му разряду информационного входа регистра и к входу элемента задержки, выход которого подключен ко второму входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ. 3. Система по п. 1,о т л и ч а ю щ а я с я тем, что формирователь строба содержит первый и второй счетчики, триггер, первый, второй и третий элементы И и элемент ИЛИ, причем информационный вход формирователя строба подключен к информационным входам первого и второго счетчиков, вычитающие входы которых подключены к входу "Запуск" формирователя строба, вход "Курс" которого подключен к входам установки в ноль первого и второго счетчиков и триггера, выход которого подключен к первому входу третьего элемента И и является первым управляющим выходом формирователя строба, второй управляющий выход которого подключен к выходу третьего элемента И, второй вход которого подключен к входу "Запуск" формирователя строба, управляющий вход которого подключен к первым входам первого и второго элементов И, вторые входы которых подключены к входу селектора адреса формирователя строба, выходы первого и второго элементов И подключены соответственно к тактовым входам первого и второго счетчиков, выходы переноса которых подключены к первому и второму входам элемента ИЛИ, выход которого подключен к входу установки в единицу триггера. 4. Система по п. 1,о т л и ч а ю щ а я с я тем, что блок адреса и синхронизации содержит первый, второй, третий регистры, первый, второй и третий счетчики, триггер, элемент НЕ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент ИЛИ и элемент И-НЕ, причем информационный вход блока адреса и синхронизации подключен к информационным входам первого, второго и третьего регистров, тактовые входы которых подключены к первому управляющему входу блока адреса и синхронизации, вход селектора адреса которого подключен к входам разрешения записи первого, второго и третьего регистров, выходы первого и третьего регистров подключены соответственно к информационным входам первого и второго счетчиков, входы вычитания которых подключены к тактовому входу блока адреса и синхронизации, вход "Запуск" которого подключен к тактовому входу второго счетчика и к входам установки в ноль третьего счетчика и триггера, выход которого подключен к входу установки в ноль первого счетчика, прямой выход переноса которого подключен к собственному тактовому входу, к входу сложения третьего счетчика и является прямым тактирующим выходом блока адреса и синхронизации, инверсный тактирующий выход которого подключен к инверсному выходу переноса первого счетчика, второй управляющий вход блока адреса и синхронизации подключен к вычитающему входу 15502 третьего счетчика, выход которого является адресным выходом блока адреса и синхронизации и подключен к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого подключен к выходу второго регистра, а выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ подключен к первому входу элемента ИЛИ и к первому входу элемента И-НЕ, вы ход которого является управляющим выходом блока адреса и синхронизации, третий управляющий вход которого подключен к входу элемента Н Е, выход которого подкл ючен ко второму входу элемента И-НЕ, выход переноса второго счетчика подключен ко второму входу элемента ИЛИ, выход которого подключен к входу установки в единицу триггера. Изобретение относится к области средств автоматизации радиолокационных наблюдений, в частности, средств регистрации и отображения радиолокационных эхосигналов. Система предназначена для совместной работы с импульсной некоге- 5 рентной радиолокационной станцией (РЛС) и позволяет осуществлять регистрацию двумерного радиолокационного сигнала в реальном масштабе времени, а также статистический экспресс-анализ регистри- 10 руемой информации. Система обеспечивает съем данных радиолокационных измерений в стробе в режиме кругового обзора и в режиме остановленной антенны РЛС. Дает возможность отображать двумерный радио- 15 локационный сигнал на штатных индикаторах кругового обзора РЛС. Известны устройства для записи-воспроизведения радиолокационной информации [1,2]. Однако они имеют низкое 20 разрешение и не обеспечивают возможности последующей статистической обработки сигналов с применением современных цифровых вычислительных средств. Наиболее близким техническим реше- 25 нием является цифроаналоговая система регистрации и статистической обработки информации [3], содержащая аналоговый процессор, аналого-цифровой преобразователь (АЦП), блок памяти тарировочных харак- 30 теристик, блок программной перестройки структуры, блок памяти алгоритмов, блок памяти управляющей информации, оперативное запоминающее устройство (ОЗУ), арифметико-логическое устройство, блок уп- 35 равления, таймер, блок вывода, соединенных соответствующим образом. Входная информация поступает на аналоговый процессор. Блок памяти управляющей информации, блок управления, а также таймер 40 обеспечивают задание и отработку программы измерений. Требуемый режим съема и регистрации данных, алгоритм их обработки обеспечиваются совокупностью блоков: блоком памяти тарировочных характери- 45 стик, блоком программной перестройки структуры, блоком памяти алгоритмов и блоком памяти управляющей информации. При этом блоки программной перестройки структуры и памяти алгоритмов производят перестройку конфигурации системы программным путем применительно к алгоритмам и типам выполняемых задач. В зависимости от выбранных режимов работы системы информация, поступающая с объекта исследования, может непосредственно, либо после предварительной обработки поступать на блок вывода для регистрации и последующего анализа, использоваться для экспресс-анализа и отображения. Предварительная обработка производится в аналоговом процессоре: непрерывные сигналы подвергаются ряду преобразований, вызванных необходимостью их фильтрации, сглаживания, приведения к стандартному уровню и др. Обработанная таким образом информация поступает на АЦП. С выхода АЦП дискретные сигналы, в зависимости от принятого режима регистрации и обработки, поступают в оперативное запоминающее устройство или непосредственно в арифметико-логическое устройство. Недостатком описанного устройства является относительно невысокий допустимый темп поступления регистрируемой информации, определяемый временными характеристиками арифметико-логических устройств, невозможность регистрации двумерного сигнала. В частности, данное устройство не позволяет регистрировать радиолокационный эхо-сигнал в интересующей исследователя зоне обзора РЛС с темпом поступления, достаточным для его описания и определения статистических характеристик. Кроме того цифроаналоговая система регистрации и статистической обработки информации не позволяет выводить регистрируемую информацию на штатные средства отображения. Цель изобретения: расширение функциональных возможностей системы, а именно: 15502 возможность регистрации и отображения двумерных сигналов с высоким темпом преобразования в интересующей пользователя области пространства, возможность наблюдения радиолокационных изображений на 5 штатных средствах РЛС. Поставленная цель достигается тем, что в цифроаналоговой системе для регистрации и обработки информации, содержащей блок программной перестройки структуры, 10 блок вывода, выход которого является выходом системы, и микроЭВМ, согласно изобретению, блок программной перестройки структуры содержит мультиплексор и демультиплексор, первый выход 15 которого является первым выходом блока программной перестройки структуры, первый и второй информационные входы которого подключены соответственно к первому и второму информационным входам мульти- 20 плексора, выход которого является вторым выходом блока программной перестройки структуры, третий выход которого подключен ко второму выходу демультиплексора, информационный вход которого является 25 третьим информационным входом блока программной перестройки структуры, управляющий вход которого подключен к управляющим входам мультиплексора и демультиплексора, а в систему дополнитель- 30 но введены кодер видеосигнала, блок прямого доступа к памяти, блок программного обмена, формирователь строба, блок адреса и синхронизации, сверхоперативное запоминающее устройство и генератор тактовых им- 35 пульсов, причем выход кодера видеосигнала подключен к первому информационному входу блока программной перестройки структуры, ко второму информационному входу которого подключен информационный выход блока пря- 40 мого доступа к памяти, первый выход блока программной перестройки структуры подключен к первому информационному входу блока прямого доступа к памяти, ко второму информационному входу которого подключен 45 первый информационный выход микроЭВМ, первый управляющий выход которой подключен к первому управляющему входу блока прямого доступа к памяти, второй информационный и второй управляющий вы- 50 ходы микроЭВМ подключены к соответствующим входам блока программного обмена, информационный выход и выход селектора адреса которого подключены к соответствующим входам формирователя 55 строба и блока адреса и синхронизаиии, управляющий выход блока программного обмена подключен к первому управляющему входу блока адреса и синхронизации, а также к управляющим входам блока программной пере 8 стройки структуры и формирователя строба, первый управляющий выход которого подключен ко второму управляющему входу блока прямого доступа к памяти, первый и второй управляющие выходы которого подключены соответственно ко второму и третьему управляющим входам блока адреса и синхронизации, управляющий выход которого подключен к третьему управляющему входу блока прямого доступа к памяти, прямой тактирующий выход блока адреса и синхронизации подключен к одноименному входу кодера видеосигнала, стробирующий выход которого подключен к одноименному входу сверхоперативного запоминающего устройства, информационный вход которого подключен ко второму выходу блока программной перестройки структуры, третий информационный вход которого подключен к выходу сверхоперативного запоминающего устройства, управляющий вход которого подключен к третьему управляющему выходу блока прямого доступа к памяти, адресный вход сверхоперативного запоминающего устройства подключен к адресному выходу блока адреса и синхронизации, синхровход которого подключен к выходу генератора тактовых импульсов, управляющий вход которого подключен ко второму управляющему выходу формирователя строба, третий выход блока программной перестройки структуры подключен к информационному входу блока вывода, тактовый вход которого подключен к инверсному тактирующему выходу блока адреса и синхронизации информационным входом системы является аналоговый вход кодера видеосигнала, а входные сигналы "Курс" и "Запуск" системы подключены к соответствующим входам блока программного обмена, формирователя строба и блока адреса и синхронизации. Кроме того, по п.2 формулы система характеризуется тем, что кодер видеосигнала содержит аналого-цифровой преобразователь, регистр, элемент НЕ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и элемент задержки, причем аналоговый вход кодера видеосигнала подключен к информационному входу аналогоцифрового преобразователя, разрядные выходы которого подключены соответственно^ п разрядам информационного входа регистра, тактовый вход которого подключен к тактовому входу аналого-цифрового преобразователя и является тактовым входом кодера видеосигнала, п разрядных выходов регистра подключены к выходу кодера видеосигнала, стробирующий выход которого подключен к выходу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход которого 15502 подключен к (п+1)-му разрядному выходу регистра и к входу элемента НЕ, выход которого подключен к (п+1)-му разряду информационного входа регистра и к входу элемента задержки, выход которого подклю- 5 чен ко второму входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ. По п.З формулы система характеризуется также тем, что формирователь строба содержит первый и второй счетчики, триггер, 10 первый, второй и третий элементы И и элемент ИЛИ, причем информационный вход формирователя строба подключен к информационным входам первого и второго счетчиков, вычитающие входы которых 15 подключены к входу "Запуск" формирователя строба, вход "Курс" которого подключен к входам установки в ноль первого и второго счетчиков и триггера, выход которого подключен к первому входу третьего элемента 20 И и является первым управляющим выходом формирователя строба, второй управляющий выход которого подключен к выходу третьего элемента И, второй вход которого подключен к входу "Запуск" формирователя 25 строба, управляющий вход которого подключен к первым входам первого и второго элементов И, вторые входы которых подключены к входу селектора адреса формирователя строба, выходы первого и второго 30 элементов И подключены соответственно к тактовым входам первого и второго счетчиков, выходы переноса которых подключены к первому и второму входам элемента ИЛИ, выход которого подключен к входу установ- 35 ки в единицу триггера. По п.4 формулы система характеризуется тем, что блок адреса и синхронизации содержит первый, второй и третий регистры, первый, второй и третий счетчики, триггер, 40 элемент НЕ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент ИЛИ и элемент И-НЕ, причем информационный вход блока адреса и синхронизации подключен к информационным входам первого, второй и третьего регист- 45 ров, тактовые входы которых подключены к первому управляющему входу блока адреса и синхронизации, вход селектора адреса которого подключен к входам разрешения записи первого, второй и третьего регистров, 50 выходы первого и третьего регистров подключены соответственно к информационным входам первого и второго счетчиков, входы вычитания которых подключены к тактовому входу блока адреса и синхрониза- 55 ции, вход "Запуск" которого подключен к тактовому входу второго счетчика и к входам установки в ноль третьего счетчика и триггера, выход которого подключен к входу установки в ноль первого счетчика, прямой 10 выход переноса которого подключен к собственному тактовому входу, к входу сложения третьего счетчика и является прямым тактирующим выходом блока адреса и синхронизации, инверсный тактирующий выход которого подключен к инверсному выходу переноса первого счетчика, второй управляющий вход блока адреса и синхронизации подключен к вычитающему входу третьего счетчика, выход которого является адресным выходом блока адреса и синхронизации и подключен к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого подключен к выходу второго регистра, а выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ подключен к первому входу элемента ИЛИ и к первому входу элемента И-НЕ, выход которого является управляющим выходом блока адреса и синхронизации, третий управляющий вход которого подключен к входу элемента НЕ, выход которого подключен ко второму входу элемента И-НЕ, выход переноса второго счетчика подключен ко второму входу элемента ИЛИ, выход которого подключен к входу установки в единицу триггера. Наличие взаимосвязанных кодера виде осигнала и СОЗУ, формирователя строба, соединенного посредством блока програм много обмена с ЭВМ, а также с линиями сигналов "курс" и "запуск" РЛС, и управля ющими выходами подключенного к генера тору тактовых импульсов и блоку прямого доступа к памяти, декодера видеосигнала информационным входом подключенным через блок программной перестройки струк туры к СОЗУ, которое в свою очередь информационными входами-выходами подключено к ЭВМ посредством блоков программной перестройки структуры и прямого доступа к памяти, с одной стороны, в известных ранее устройствах не обнаружено, а, с другой стороны, придает устройству новое качество - возможность регистрации и отображения двумерных сигналов с высоким темпом преобразования в интересующей пользователя области производства (зоны обзора РЛС), наблюдения радиолокационных изображений на штатных средствах РЛС. При этом сама процедура обработки реализована схемно на простейших узлах цифровой вычислительной техники. Это позволяет заключить, что предложенное техническое решение удовлетворяет критериям существенных отличий. На фиг.1 представлена блок-схема системы для регистрации, отображения и статистического экспресс-анализа радиолокационной информации; на фиг.2 - схема кодера видеосигнала; на фиг.З - схема блока 11 15502 программной перестройки структуры; на фиг.4 - схема блока программного обмена; на фиг.5 - схема формирователя строба; на фиг.6 - схема блока адреса и синхронизации; на фиг.7 - схема генератора тактовых 5 импульсов. Система для регистрации и обработки радиолокационной информации содержит кодер видеосигнала 1, блок 2 программной перестройки структуры, блок 3 прямого до- 10 ступа к памяти, ЭВМ 4, блок 5 программного обмена, формирователь 6 строба, блок 7 адреса и синхронизации, СОЗУ 8, генератор 9 тактовых импульсов, декодер видеосигнала 10 (блок вывода), причем л-разрядный выход 15 кодера 1 видеосигнала подключен к первому информационному входу блока 2 программной перестройки структуры, ко второму информационному входу блока 2 программной перестройки структуры подключен п-раз- 20 рядный информационный выход б лока 3 прямого доступа к памяти, первый информационный n-разрядный выход б лока 2 программной перестройки структуры подключен к первому информационному 25 входу блока 3 прямого доступа к памяти, ко второму информационному входу блока 3 прямого доступа к памяти подключен п-разрядный первый информационный выход ЭВМ 4, к первому управляющему входу бло- 30 ка 3 прямого доступа к памяти подключен kразрядный первый управляющий выход ЭВМ 4, m-разрядный второй информационный и 1разрядный второй управляющий выходы ЭВМ 4 подключены к 35 соответствующим входам блока 5 программного обмена, m-разрядный информационный и s-разрядный селектора адреса выходы блока программного обмена подключены к соответствующим входам форми- 40 ровате ля 6 стр оба и б лок а ад рес а и синхронизации, 1-разрядный управляющий выход блока 5 программного обмена подключен к первому управляющему входу блока 7 адреса и синхронизации, а также к 45 управляющим входам блока 2 программной перестройки структуры и формирователя 6 строба, первый управляющий выход формирователя 6 строба подключен ко второму управляющему входу блока 3 прямого досту- 50 па к памяти, ко второму и третьему управляющим входам блока 7 адреса и синхронизации подключены соответственно первый и второй управляющие выходы блока 3 прямого доступа к памяти, управля- 55 ющий выход блока 7 адреса и синхронизации подключен к третьему управляющему входу блока 3 прямого доступа к памяти, прямой тактирующий выход блока 7 адреса и синхронизации подключен к одноименно 12 му входу кодера 1 видеосигнала, информационный вход СОЗУ 8 подключен ко второму n-разрядному информационному выходу блока 2 программной перестройки структуры, n-разрядный информационный выход СОЗУ 8 подключен к третьему информационному входу блока 2 программной перестройки структуры, управляющий вход СОЗУ 8 подключен к третьему управляющему выходу блока 3 прямого доступа к памяти, адресный вход СОЗУ 8 подключен к р-разрядному адресному выходу блока 7 адреса и синхронизации, стробирующий вход СОЗУ 8 подключен к одноименному выходу кодера 1 видеосигнала, выход генератора 9 тактовых импульсов подключен к синхронизирующему входу блока 7 адрес? и синхронизации, управляющий вход генератора 9 тактовых импульсов подключен к одноименному второму выходу формирователя 6 строба, информационный вход декодера 10 видеосигнала подключен к одноименному инверсному выходу блока 7 адреса и синхронизации, информационным входом системы является аналоговый вход кодера 1 видеосигнала, синхронизирующими входами системы являются линии сигналов "курс" и "запуск11, вырабатываемых РЛС, которые подключены к соответствующим входам блока 5 программного обмена, формирователя 6 строба и блока 7 адреса и синхронизации, выходом системы является аналоговый выход декодера 10 видеосигнала. Кодер 1 видеосигнала (фиг.2) содержит АЦП 11, буферный регистр 12, элемент "НЕ" 13, элемент задержки 14, элемент "ИСКЛЮЧАЮЩЕЕ ИЛИ" 15. Блок 2 программной перестройки структуры (фиг.З) содержит мультиплексор 16 и демультиплексор 17. Блок 5 программного обмена (фиг.4) содержит устройство 18 параллельного обмена, регистр 19, дешифратор 20 адреса. Формирователь 6 строба (фиг.5) содержит счетчики 21 и 22, элементы "И" 23 и 24, элемент "ИЛИ" 25, Т-триггер 26, элемент "И" 27. Блок 7 адреса и синхронизации (фиг.6) содержит регистры 28 и 29, счетчик 30, регистр 31, счетчик 32, элемент "НЕ" 33, счетчик 34, элемент "ИСКЛЮЧАЮЩЕЕ ИЛИ" 35, элемент "ИЛИ" 36, Т-триггер 37, элемент "И" 38. Генератор 9 тактовых импульсов (фиг.7) содержит резистор 39, кварцевый резонатор 40, элемент "НЕ" 41, элемент "2И-НЕ" 42, элементы "НЕ" 43. Блок 3 прямого доступа к памяти и устройство 18 параллельного обмена являются стандартными узлами ЭВМ и представляют 13 15502 собой контроллер прямого доступа к оперативной памяти и интерфейс параллельного обмена соответственно. К примеру, в случае использования в качестве ЭВМ 4 микроЭВМ ряда "Электроника-60" блок 3 может быть 5 представлен устройством прямого доступа к памяти ИЗ 15КС-16-002 (см. "Устройство прямого дос тупа к памяти ИЗ ТО и ТЭ И9МЗ.858.385 ТО"), а устройство параллельного обмена 18 блока 5 в этом случае пред- 10 ставлено интерфейсом пользователя И5И5КС-16-037 (см. "Интерфейс пользователя И5 15КС-16-037ТО и ИЭМЗ.858.396 ТО"). СОЗУ 8 может быть выполнено на БИС 15 статического быстродействующего ЗУ, к примеру серии 132. Декодер 10 видеосигнала может быть выполнен, к примеру, на БИС сверхбыстро действующего ЦАП типа К1118 ПА2. 20 В качестве АЦП 11 может быть использована БИС сверхбыстродействующего АЦП типаК1107ПВ2. Линия задержки 14 может быть выполнена в виде четного числа элементов "НЕ". 25 Система работает следующим образом. Перед началом работы в ЭВМ 4 вводится программа, позволяющая пользователю задать пространственно-временные параметры съема и отображения данных, 30 осуществить процессы их накопления и экспресс-анализа. Синхронизация работы системы с РЛС осуществляется посредством импульсов "запуск", вырабатываемых РЛС в момент формирования зондирующих им- 35 пульсов, и импульсов "курс", также вырабатываемых РЛС при прохождении антенной нулевой отметки. При поступлении очередного импульса "курс" ЭВМ 4 через посредство блока 5 программного обмена задает 40 режим и параметры работы системы, а именно: - определяется режим съема/отображе ния данных радиолокационных измерений в стробе в режиме кругового обзора, в режи- 45 ме остановленной антенны РЛС; - при помощи блока 2 программной пе рестройки структуры задается структура системы, соответствующая выбранному режиму работы; 50 - в формирователе 6 строба формируют ся временные координаты строба в зоне об зора РЛС по исходным данным - пеленгам начала строба Пн пеленгам конца строба Пк; - в блоке 7 адреса и синхронизации ус- 55 танавливается частота дискретизации F™ видеосигнала по пространственной коорди нате; - формируется адрес СОЗУ в соответст вии с местоположением и протяженностью 14 строба по пространственной координате и частотой дискретизации видеосигнала. В формирователе 6 строба происходит сравнение текущего номера пеленга с заданными пеленгами начала и конца строба. При ВЫПОЛНеНИИ УСЛОВИЙ П н < Птек < Пк, ГДЄ Птек - текущий номер пеленга, на выходе формирователя 6 строба вырабатывается управляющий сигнал, разрешающий работу генератора 9 тактовых импульсов. Сигнал с прямого выхода генератора 9 поступает на тактовый вход блока 7 адреса и синхронизации, где под воздействием тактовых импульсов и с учетом заданной частоты дискретизации видеосигнала по пространственной координате формируется адрес СОЗУ 8. Формирование адреса происходит с учетом местоположения и протяженности строба по пространственной координате. Емкость СОЗУ 8 рассчитана на запись в него информации одной зондирующей посылки РЛС. Интервал между посылками существенно бопьше времени записи в СОЗУ 8, что дает возможность перекачивать информацию из СОЗУ 8 в ЭВМ 4 в течение оставшегося времени. По завершению записи информации в СОЗУ 8 и при условии разрешения со стороны ЭВМ 4, блок 7 адреса и синхронизации вырабатывает управляющий сигнал, поступающий в блок 8 прямого доступа к памяти и инициирующий передачу данных от СОЗУ 8 к ЭВМ 4. Блок 3 прямого доступа к памяти выдает запрос в ЭВМ 4 и, при условии разрешения, формирует все необходимые сигналы, обеспечивая передачу данных. При выводе информации из ЭВМ 4 формирователь 6 строба вырабатывает управляющий сигнал, поступающий в блок 3 прямого доступа к памяти и инициирующий передачу данных от ЭВМ 4 к СОЗУ 8. Этот сигнал вырабатывается в момент, когда номер текущего пеленга будет равен пеленгу начала строба. Блок 3 прямого доступа к памяти, реагируя на управляющий сигнал, обеспечивает запись информации в СОЗУ 8 в течение периода между посылками. Вывод записанной информации на индикатор производится на следующей посылке. По окончании вывода блок 7 адреса и синхронизации вырабатывает сигнал, инициирующий передачу очередного пакета информации и цикл повторяется вновь. Таким образом, информация, выводимая на индикатор, смещена относительно записаннойна одну посылку. Структура рассмотренной системы по сравнению с известными системами и устройствами такого же рода дает следующие преимущества: 15 15502 - возможность в реальном масштабе времени регистрации и отображения дву мерных сигналов с высоким темпом преоб разования; - возможность выделения области про странства, в которой требуется регистриро вать или выводить информацию; - определять пространственно-времен ные параметры выделенной области про странства на каждом обороте антенны РЛС, что дает возможность задавать траекторию переме щения строба, отслеживая, напри мер, движение цели; - прикладное программное обеспече ние (ППО) системы для регистрации и обра ботк и ра диолок а ционной инф орма ции ориентировано на оперативную оценку по" 16 выборкам сравнительно небольшого объема основных ста тистическ их характеристик : корреляционно-спектральных характеристик и законов распределения вероятностей 5 амплитуд эхо-сигналов. Такие оценки необходимы для выбора режимов съема данных в экспериментальных исследованиях новых или малоизученных явлений (процессов), идентификации регистрируемых данных вы10 бранному объекту исследования, выработке гипотез относительно характера радиолокационных отражений и др. Все эти достоинства системы предопределяют преимущественную область ее при15 менения - проведения экспериментальных исследований, проводимых при натурных и полунатурных испытаниях объектов. /7/ вход / У 2 п/ _ бидео Р ) і п к 1 3 ? і і S и і ІО Є/ К і 7 і f 6 • 1 і Вых. Su Seo ~ 1 'U\ [ІГ?ШО L 0 "8 и L_ L щ г/ за щ j Щ иьу WnS 15502 Фиг 5 [K&lJ Кбл$ ' L ____________________ £0991 15502 Упорядник О. Урсатьев Замовлення 4187 Техред М.Моргентал Коректор Л. Пш»ипенко Тираж Підписне Державне патентне ві домство Украї ни, 254655, ГСП, Киї в-53, Львівська пл., 8 Відкрите акціонерне товариство "Патент", м. Ужгород, вул. Гагаріна, 101
ДивитисяДодаткова інформація
Назва патенту англійськоюDigital-analog system for registration and data processing
Автори англійськоюUrsatiev Oleksii Andriiovych, Serebrianykov Yurii Leonidovych, Sapozhnykova Sofa Leizerivna, Hreshyschev Yurii Mykhailovych
Назва патенту російськоюЦифроаналоговая система для регистрации и обработки информации
Автори російськоюУрсатьев Алексей Андреевич, Серебряников Юрий Леонидович, Сапожникова Софа Лейзеровна, Грешищев Юрий Михайлович
МПК / Мітки
Мітки: цифроаналогова, обробки, інформації, система, реєстрації
Код посилання
<a href="https://ua.patents.su/12-15502-cifroanalogova-sistema-dlya-reehstraci-ta-obrobki-informaci.html" target="_blank" rel="follow" title="База патентів України">Цифроаналогова система для реєстрації та обробки інформації</a>
Попередній патент: Подрібнювач кормів
Наступний патент: Спосіб виготовлення багатошарового прокатного валка
Випадковий патент: Варена ковбаса з мінеральною добавкою із стулок мідій