Пристрій обробки інформації
Номер патенту: 61567
Опубліковано: 17.11.2003
Автори: Лещенко Олександр Борисович, Антонов Артем Олександрович, Дружинін Євген Анатолійович, Губка Олексій Сергійович, Федорович Олег Євгенович
Формула / Реферат
Пристрій обробки інформації, що містить шину вхідних даних, виходи результату, двійковий лічильник, мультиплексор кодів, формувач результату, вхід керування, причому шина вхідних даних з'єднана з інформаційними входами першого мультиплексора, вихід якого з'єднаний з інформаційним входом формувача результату, виходи формувача результату з'єднані з виходами результату, виходи двійкового лічильника з'єднані з адресними входами першого мультиплексора та входами формувача кодів, який відрізняється тим, що має другий перетворювач кодів, другий мультиплексор, причому виходи двійкового лічильника з'єднані з входами другого формувача кодів, виходи першого та другого перетворювачів кодів, з'єднані з відповідними групами входів другого мультиплексора, виходи якого з'єднані з адресними входами формувача результату, вхід керування з'єднаний з керуючим входом другого мультиплексора.
Текст
Пристрій обробки інформації, що містить шину вхідних даних, виходи результату, двійковий лічильник, мультиплексор кодів, формувач результату, вхід керування, причому шина вхідних даних з'єд нана з інформаційними входами першого мультиплексора, вихід якого з'єднаний з інформаційним входом формувача результату, виходи формувача результату з'єднані з виходами результату, виходи двійкового лічильника з'єднані з адресними входами першого мультиплексора та входами формувача кодів, який відрізняється тим, що має другий перетворювач кодів, другий мультиплексор, причому виходи двійкового лічильника з'єднані з входами другого формувача кодів, виходи першого та другого перетворювачів кодів, з'єднані з ВІДПОВІДНИМИ групами входів другого мультиплексора, виходи якого з'єднані з адресними входами формувача результату, вхід керування з'єднаний з керуючим входом другого мультиплексора Винахід відноситься до обчислювальної техніки і призначений для перетворення логічних функцій Відомий функціональний перетворювач, що мстить лічильник, тригер, елементи І, АБО (Селлерс Ф Методы обнаружения ошибок в работе ЭЦВМ М Мир, 1972, с 202, рис 11 2) Недоліком відомого пристрою є низька швидкодія Відомий функціональний перетворювач (Ас СРСР №781822, МКІ3 G06F15/31, опубл 1980, бюл 43), що містить двійковий лічильник, комутатор, шифратор, тригери, елементи І Недоліком відомого пристрою є низька швидкодія Найбільш близьким по технічній суті і результату, що досягається є функціональний перетворювач (Ас СРСР №903890, МКІ3 G06F15/31, опубл 1982, бюл 5), що містить шину вхідних даних, виходи результату, двійковий лічильник, мультиплексор, перетворювач кодів, формувач результату, вхід керування, причому шина вхідних даних з'єднана з інформаційними входами першого мультиплексора, вихід якого з'єднаний з інформаційним входом формувача результату, виходи формувача результату з'єднані з виходами результату, виходи двійкового лічильника з єднані з адресними входами першого мультиплексора та входами першого формувача кодів Недоліком відомого пристрою є низька швидкодія В основу винаходу поставлено задачу вдосконалення пристрою шляхом введення нового складу елементів, та нової організації взаємозв'язків між ними, забезпечити підвищення швидкодії Поставлене завдання вирішується тим, що пристрій обробки інформації, що містить шину вхідних даних, виходи результату, двійковий лічильник, мультиплексор, перетворювач кодів, формувач результату, вхід керування, причому шина вхідних даних з'єднана з інформаційними входами першого мультиплексора, вихід якого з'єднаний з інформаційним входом формувача результату, виходи формувача результату з'єднані з виходами результату, виходи двійкового лічильника з'єднані з адресними входами першого мультиплексора та входами першого формувача кодів, згідно з винаходом має другий перетворювач кодів, другий мультиплексор, причому виходи двійкового лічильника з'єднані з входами другого формувача кодів, виходи першого та другого перетворювача кодів, з'єднані з ВІДПОВІДНИМИ групами входів другого мультиплексора, виходи якого з'єднані з адресними входами формувача 1 (О ю (О 61567 результату 6, вхід керування 7 з'єднаний з керуючим входом другого мультиплексора 9 Працює система у такий спосіб Пристрій перетворює досконалу диз'юнктивну нормальну форму логічної функції в базисі {І, АБО, НІ} в поліноміальну форму в базисі {ф,&} результату, вхід керування з єднаний з керуючим входом другого мультиплексора Заявлений пристрій має новий склад елементів, та нову організацію взаємозв'язків між ними, тобто містить нову сукупність ознак, які забезпечують нові технічні властивості винаходу Технічний результат, як наслідок цих властивостей підвищення швидкодії На фіг представлена функціональна схема пристрою Пристрій обробки інформації містить шину вхідних даних 1, виходи результату 2, двійковий лічильник 3, мультиплексор 4, перетворювач кодів 5, формувач результату 6, вхід керування 7, другий перетворювач кодів 8, другий мультиплексор 9, причому шина вхідних даних 1 з'єднана з інформаційними входами першого мультиплексора 4, вихід якого з'єднаний з інформаційним входом формувача результату 6, виходи формувача результату 6 з'єднані з виходами результату 2, виходи двійкового лічильника 3 з'єднані з адресними входами першого мультиплексора 4 та входами першого формувача кодів 5, виходи двійкового лічильника 3 з'єднані з входами другого формувача кодів 8, виходи першого та другого перетворювача кодів 5, 8 з'єднані з ВІДПОВІДНИМИ групами входів другого мультиплексора 9, виходи якого з'єднані з адресними входами формувача або |Ф,&(, у залежності від значення керуючого сигналу на вході 7 Значення вихідної функції подаються на шину вхідних даних На керуючий вхід 7 подається сигнал "0", якщо необхідно перетворити в поліноміальну форму в базисі {ф,&} або сигнал " 1 " , якщо перетворення виконуються в базисі |Ф,&| Двійковий ЛІЧИЛЬНИК 3 формує ПОСЛІДОВНІСТЬ ДВІЙКОВИХ наборів Для кожного з них перетворювач кодів 5 (або 8) формує вид проміжного багаточлена На виході другого мультиплексора 9 формується ВІДПОВІДНИЙ багаточлен, у залежності від обраного базису Якщо значення функції на наборі, що розглядається дорівнює " 1 " , то проміжний багаточлен записується у формувач результату 6 По закінченні аналізу значень функції на всіх наборах на виходах 2 результату сформовано результат - представлення функції у відповідному базисі Порівняльний аналіз прототипу і заявленого пристрою показує, що прототип має більшу глибину схеми, тобто його швидкодія нижча 2 6 9 А 5 S Фіг. Комп'ютерна верстка Л Ціхановська Підписне Тираж39 прим Міністерство освіти і науки України Державний департамент інтелектуальної власності, Львівська площа, 8, м Київ, МСП, 04655, Україна ДП "Український інститут промислової власності", вул Сім'ї Хохлових, 15, м Київ, 04119
ДивитисяДодаткова інформація
Назва патенту англійськоюData processor
Автори англійськоюHubka Oleksii Serhiiovych
Назва патенту російськоюУстройство для обработки данных
Автори російськоюГубка Алексей Сергеевич
МПК / Мітки
МПК: G06F 15/00
Мітки: пристрій, інформації, обробки
Код посилання
<a href="https://ua.patents.su/2-61567-pristrijj-obrobki-informaci.html" target="_blank" rel="follow" title="База патентів України">Пристрій обробки інформації</a>
Попередній патент: Кнопка вереітінова
Наступний патент: Спосіб радіонуклідної діагностики запальних процесів кісток стопи у хворих на цукровий діабет