Завантажити PDF файл.

Формула / Реферат

Аналізатор алгоритмічних перетворювачів, який має дві групи інформаційних входів, генератор імпульсів, двійковий лічильник, елемент І, елемент НІ, керуючий вхід, вихід наявності даних, шину результату, причому керуючий вхід з'єднаний з першим входом елемента І, вихід переповнення двійкового лічильника з'єднаний з виходом наявності даних та через елемент НІ - з другим входом елемента І, вихід якого з'єднаний з рахунковим входом двійкового лічильника, вихід генератора імпульсів з'єднаний з третім входом елемента І, який відрізняється тим, що містить формувач адреси, мультиплексор, демультиплексор, тригери, причому перша група інформаційних входів з'єднана з інформаційними входами мультиплексора, друга група інформаційних входів з'єднана з першою групою входів формувача адреси, виходи двійкового лічильника з'єднані з другою групою входів формувача адреси та з адресними входами демультиплексора, виходи формувача адреси з'єднані з адресними входами мультиплексора, вихід мультиплексора з'єднаний з інформаційним входом демультиплексора, виходи якого з'єднані з входами відповідних тригерів, виходи тригерів з'єднані з шиною результату.

Текст

Аналізатор алгоритмічних перетворювачів, який має дві групи інформаційних входів, генератор імпульсів, двійковий лічильник, елемент І, елемент НІ, керуючий вхід, вихід наявності даних, шину результату, причому керуючий вхід з'єднаний з першим входом елемента І, вихід переповнення двійкового лічильника з'єднаний з ви ходом наявності даних та через елемент НІ - з другим входом елемента І, вихід якого з'єднаний з рахунковим входом двійкового лічильника, вихід генератора імпульсів з'єднаний з третім входом елемента І, який відрізняється тим, що містить формувач адреси, мультиплексор, демультиплексор, тригери, причому перша група інформаційних входів з'єднана з інформаційними входами мультиплексора, друга група інформаційних входів з'єднана з першою групою входів формувача адреси, виходи двійкового лічильника з'єднані з другою групою входів формувача адреси та з адресними входами демультиплексора, виходи формувача адреси з'єднані з адресними входами мультиплексора, вихід мультиплексора з'єднаний з інформаційним входом демультиплексора, виходи якого з'єднані з входами ВІДПОВІДНИХ тригерів, виходи тригерів з'єднані з шиною результату Винахід відноситься до обчислювальної техніки і призначений для аналізу алгоритмічних перетворювачів, а саме - визначення підфункцій, що реалізуються під час настройок керуючих алгоритмів Відомий пристрій для логічної обробки інформації, що містить ВХІДНІ шини коефіцієнтів рівняння, вхідну шину правої частини рівняння, шина результату, двійковий лічильник, групи з першою по n-ную елементів І, операційний пристрий, блок порівняння, тригер , два елементи НІ, два індикатори, генератор імпульсів, два елементи І, суматори по модулю 2, виходи операційного пристрою, елементи РІВНОЗНАЧНІСТЬ (ас СРСР N 1262519, кл О 06 F 15/20, 1985р ) Недоліком відомого пристрою є обмежені функціональні МОЖЛИВОСТІ Найбільш близьким по технічній суті і результату, що досягається є пристрій для рішення логічних рівнянь (ас СРСР N 1411768, кл G 06 F 15/20, опубл 23 07 88р), що містить дві группи інформаційних входів, генератор імпульсів, двійковий лічильник, елемент І, елемент НІ, керуючий вхід, вихід наявності даних, шину результата, причьому керуючий вхід з'єднаний з першим входом елемента І, вихід переповнення двійкового лічильника з'єднаний з виходом наявності даних та через елемент НІ з другим входом елемента І, вихід якого з'єднаний з рахунковим входом двійкового лічильника, вихід генератора імпульсів з'єднаний з третім входом елемента І,операційний блок, блок порівняння, п груп по m елементів І Недоліком відомого пристрою є обмежені функціональні можливості, бо він не проводить аналіз алгоритмічних перетворювачів В основу винаходу поставлено задачу вдосконалити аналізатор алгоритмічних перетворювачів шляхом введення нового складу елементів, та нової організації взаємозв'язків між ними, забезпечити ширші функціональні можливості при використанні винаходу, а саме - визначення підфункцій, що реалізуються під час настройок керуючих алгоритмів Поставлене завдання вирішується тим, що аналізатор алгоритмічних перетворювачів, який містить дві групки інформаційних входів, генератор імпульсів, двійковий лічильник, елемент І, елемент НІ, керуючий вхід, вихід наявності даних, шину результату, причому керуючий вхід з'єднаний з першим входом елемента І, вихід переповнення 44172 двійкового лічильника з єднаний з виходом наявності даних та через елемент Ш з другим входом елемента І, вихід якого з'єднаний з рахунковим входом двійкового лічильника, вихід генератора імпульсів з'єднаний з третім входом елемента І, згідно з винаходом, має у своєму складі формувач адреси, мультиплексор, демультиплексор, тригери, причому перша група інформаційних входів з'єднана з інформаційними входами мультиплексора, друга група інформаційних входів з'єднана з першою групою входів формувача адреси, виходи двійкового лічильника з'єднані з другою групою входів формувача адреси та з адресними входами демультиплексора, виходи формувача адреси з'єднані з адресними входами мультиплексора, вихід мультиплексора з'єднаний з інформаційним входом демультиплексора, виходи якого з'єднані з входами ВІДПОВІДНИХ тригерів, виходи тригерів з'єднані з шиною результату Заявлений пристрій має новий склад елементів, та нову організацію взаємозв'язків між ними, тобто містить нову сукупність ознак, які забезпечують нові технічні властивості винаходу Технічний результат, як наслідок цих властивостей розширені функціональні можливостіпристрою, а саме - визначення підфункцій, що реалізуються під час настройок керуючих алгоритмів На фіг представлена функціональна схема аналізатора алгоритмічних перетворювачів Аналізатор алгоритмічних перетворювачів містить дві группи інформаційних входів 1 і 2, формувач адреси 3, двійковий лічильник 4, елемент І 5, керуючий вхів 6, елемент НІ 7, вихід наявності даних 8, мультиплексор 9, демультиплексор 10, тригери II, шину результата 12, генератор імпульсів 13 Керуючий вхід 6 з'єднаний з першим входом елемента І 5, вихід переповнення двійкового лічильника 4 з'єднаний з виходом наявності даних 8 та через елемент НІ 7 з другим входом елемента І 5, вихід якого з'єднаний з рахунковим входом двійкового лічильника 4, вихід генератора імпульсів 13 з'єднаний з третім входом елемента І 5, перша група інформаційних входів 1 з'єднана з інформаційними входами мультиплексора 9, друга група інформаційних входів 2 з'єднана з першою групою входів формувача адреси 3, виходи двійкового лічильника 4 з'єднані з другою групою входів формувача адреси 3 та з адресними входами демультиплексора 10, виходи формувача адреси 3 з'єд нані з адресними входами мультиплексора 9, вихід мультиплексора 9 з'єднаний з інформаційним входом демультиплексора 10, виходи якого з'єднані з входами ВІДПОВІДНИХ тригерів 1 1 , виходи тригерів 11 з'єднані з шиною результату 12 Працює аналізатор алгоритмічних перетворювачів таким чином Пристрій призначений для аналізу алгоритмічних перетворювачів, а саме - визначення підфункцій, що реалізуються під час настройок керуючих алгоритмів, які описуються за допомогою логічних функцій При описі роботи пристрою використані наступні позначення п - загальна КІЛЬКІСТЬ ВХІДНИХ ЗМІННИХ, s - КІЛЬКІСТЬ настроювальних змінних, X = {х1, , хп} - множина вхідних змінних, F( х 1 , х2, , хп) - логічна функція, що описує алгоритм роботи алгоритмічного перетворювача Настройкою алгоритмічного перетворювача називається заміна деякіх змінних на значення із множини Н={0,1, х 1 , х2, , хп} Під час настройки логічна функція перетворюється у підфункцію від меньшої КІЛЬКОСТІ змінних У початковому стані тригери 11 знаходяться в стані "0", двійковий лічильник 3 в стані 0 0 На інформаційні входи 1 (далі на інформаційні входи мультиплексора 9) подаються значення логічної функції на ВІДПОВІДНИХ двійкових наборах На інформаційні входи 2 подаються фіксовані значення настроювальних сигналів На керуючий вхід 6 подається сигнал " 1 " і імпульси з вихода генератора 13 проходять через елемент І 5 на рахунковій вхід двійкового лічильника 4 Формувач адреси 3 об'єднує настроювальні сигнали та сигнали з виходів двійкового лічильника 4 і таким чином формує адресні сигнали мультиплексора 9 Мультиплексор 9 згідно з адресою формує на своєму виході значення логічної функції на ВІДПОВІДНОМ наборі, яке через демультиплексор 10 записується у ВІДПОВІДНИЙ тригер 11 По закінченню процесу перебору значень двійкових наборів, про що свідчить сигнал " 1 " на виході 8 наявності даних, на шині результату 12 сформовані значення підфункцм на ВІДПОВІДНИХ ДВІЙКОВИХ наборах Пристрій може бути використаний для автоматизації процесу аналізу алгоритмічних перетворювачів, а також для апаратної реалізації відповідної макрокоманди 44172 ДП «Український інститут промислової власності» (Укрпатент) вул Сім'ї Хохлових, 15, м Київ, 04119, Україна (044) 456 - 20 - 90

Дивитися

Додаткова інформація

Назва патенту англійською

Algorithmic converter analyzer

Автори англійською

Chumachenko Ihor Volodymyrovych, Dotsenko Nataliya Volodymyrivna

Назва патенту російською

Анализатор алгоритмических преобразователей

Автори російською

Чумаченко Игорь Владимирович, Доценко Наталья Владимировна

МПК / Мітки

МПК: G06F 17/00

Мітки: алгоритмічних, аналізатор, перетворювачів

Код посилання

<a href="https://ua.patents.su/3-44172-analizator-algoritmichnikh-peretvoryuvachiv.html" target="_blank" rel="follow" title="База патентів України">Аналізатор алгоритмічних перетворювачів</a>

Подібні патенти