Завантажити PDF файл.

Формула / Реферат

Інформаційний процесор, що містить шину даних, два мультиплексори, шину результату, три керуючих входи, чотири операційних блоки, причому вихідна шина з'єднана з виходом другого мультиплексора, який відрізняється тим, що містить п'ятий та шостий операційні блоки, пристрій керування, входи настройки, три демультиплексори, причому шина даних з'єднана з інформаційними входами першого демультиплексора, перша група виходів першого демультиплексора з'єднана з входами першого операційного блока, друга група виходів першого демультиплексора з'єднана з входами другого операційного блока, виходи першого і другого операційних блоків з'єднані з інформаційними входами другого демультиплексора, першими групами входів першого та другого мультиплексорів, перша група виходів другого демультиплексора з'єднана з входами третього операційного блока, друга група виходів другого демультиплексора з'єднана з входами четвертого операційного блока, виходи третього та четвертого операційних блоків з'єднані з другою групою інформаційних входів першого мультиплексора та другою групою входів другого мультиплексора, виходи першого мультиплексора з'єднані з інформаційними входами третього демультиплексора, перша група виходів третього демультиплексора з'єднана з входами п'ятого операційного блока, друга група виходів третього демультиплексора з'єднана з входами шостого операційного блока, виходи п'ятого та шостого операційних блоків з'єднані з третьою групою входів другого мультиплексора, перший керуючий вхід з'єднаний з першим входом пристрою керування та керуючим входом першого демультиплексора, другий керуючий вхід з'єднаний з другим входом пристрою керування та керуючим входом другого демультиплексора, третій керуючий вхід з'єднаний з третім входом пристрою керування та керуючим входом третього демультиплексора, перший вхід настройки з'єднаний з четвертим входом пристрою керування, другий вхід настройки з'єднаний з п'ятим входом пристрою керування, третій вхід настройки з'єднаний з шостим входом пристрою керування, перший вихід пристрою керування з'єднаний з керуючим входом першого мультиплексора, другий і третій виходи пристрою керування з'єднані відповідно з першим та другим керуючими входами другого мультиплексора.

Текст

Інформаційний процесор, що містить шину даних, два мультиплексори, шину результату, три керуючих входи, чотири операційних блоки, причому вихідна шина з'єднана з виходом другого мультиплексора, який відрізняється тим, що містить п'ятий та шостий операційні блоки, пристрій керування, входи настройки, три демультиплексори, причому шина даних з'єднана з інформаційними входами першого демультиплексора, перша група виходів першого демультиплексора з'єднана з входами першого операційного блока, друга група виходів першого демультиплексора з'єднана з входами другого операційного блока, виходи першого і другого операційних блоків з'єднані з інформаційними входами другого демультиплексора, першими групами входів першого та другого мультиплексорів, перша група виходів другого демультиплексора з'єднана з входами третього операційного блока, друга група виходів другого демультиплексора з'єднана з входами четвертого операційного блока, виходи третього та четвертого опера ційних блоків з'єднані з другою групою інформаційних входів першого мультиплексора та другою групою входів другого мультиплексора, виходи першого мультиплексора з'єднані з інформаційними входами третього демультиплексора, перша група виходів третього демультиплексора з'єднана з входами п'ятого операційного блока, друга група виходів третього демультиплексора з'єднана з входами шостого операційного блока, виходи п'ятого та шостого операційних блоків з'єднані з третьою групою входів другого мультиплексора, перший керуючий вхід з'єднаний з першим входом пристрою керування та керуючим входом першого демультиплексора, другий керуючий вхід з'єднаний з другим входом пристрою керування та керуючим входом другого демультиплексора, третій керуючий вхід з'єднаний з третім входом пристрою керування та керуючим входом третього демультиплексора, перший вхід настройки з'єднаний з четвертим входом пристрою керування, другий вхід настройки з'єднаний з п'ятим входом пристрою керування, третій вхід настройки з'єднаний з шостим входом пристрою керування, перший вихід пристрою керування з'єднаний з керуючим входом першого мультиплексора, другий і третій виходи пристрою керування з'єднані ВІДПОВІДНО З першим та другим керуючими входами другого мультиплексора 00 со (О ю Винахід відноситься до обчислювальної техніки і призначений для реалізації типових алгоритмів обробки інформації, та апаратної реалізації макрокоманди реалізації типових алгоритмів обробки інформації Відомий пристрій для рішення логічних рівнянь (Ас СРСР №1411768, кл G06F15/20, опубл 23 07 88р), що містить лічильник, елемент І, перший і другий елементи НІ, тригер, операційний блок, блок порівняння, п груп по m елементів І, кожна, блок пам'яті, причому з другого по (п+1)-й інформаційні виходи лічильника підключені ВІДПОВІДНО до адресних входів з першого по n-й блоку пам'яті, вхід читання якого підключений до такто вого входу пристрою, і-й вихід блоку пам'яті підключений до і-му виходу результату рішення пристрою і до других входів m елементів і-й групи Недоліком відомого пристрою є обмежені функціональні МОЖЛИВОСТІ Відомий пристрій для логічної обробки інформації, що містить ВХІДНІ шини коефіцієнтів рівняння, вхідну шину правої частини рівняння, шина результату, двійковий лічильник, групи з першою по n-ну елементів І, операційний пристрій, блок порівняння, тригер, два елементи НІ, два індикатори, генератор імпульсів, два елементи І, суматори по модулю 2, виходи операційного пристрою, 59638 елементи РІВНОЗНАЧНІСТЬ (Ас СРСР №1262519, кл G06F15/20, 1985р) Недоліком відомого пристрою є обмежені функціональні можливості Найбільш близьким по технічній суті і результату, що досягається є пристрій обробки інформації (Патент України №38733А, G06F17/27 Пристрій обробки інформації / Чумаченко І В - заявка №2000095247, заявлено 12 09 2000, Опубл 15 05 2001, Бюл №4), що містить шину даних, два мультиплексора, шину результату, три керуючих входи, чотири операційних блока, причому вихідна шина з'єднана з виходом другого мультиплексора, Недоліком відомого пристрою є обмежені функціональні можливості В основу винаходу поставлено задачу створити інформаційний процесор шляхом введення нового складу елементів, та нової організації взаємозв'язків між ними, забезпечити ширші функціональні можливості при використанні винаходу, а саме спроможність реалізувати, в залежності від режиму роботи, заданий типовий алгоритм обробки інформації Поставлене завдання вирішується тим, що інформаційний процесор містить шину даних, два мультиплексора, шину результату, три керуючих входи, чотири операційних блока, причому вихідна шина з'єднана з виходом другого мультиплексора, згідно з винаходом має у своєму складі п'ятий та шостий операційний блоки, пристрій керування, входи настройки, три демультиплексора, причому шина даних з'єднана з інформаційними входами першого демультиплексора, перша група виходів першого демультиплексора з'єднана з входами першого операційного блока, друга група виходів першого демультиплексора з'єднана з входами другого операційного блока, виходи першого і другого операційних блоків з'єднані з інформаційними входами другого демультиплексора, першими групами входів першого та другого мультиплексорів, перша група виходів другого демультиплексора з'єднана з входами третього операційного блока, друга група виходів другого демультиплексора з'єднана з входами четвертого операційного блока, виходи третього та четвертого операційних блоків з'єднані з другою групою інформаційних входів першого мультиплексора та другою групою входів другого мультиплексора, виходи першого мультиплексора з'єднані з інформаційними входами третього демультиплексора, перша група виходів третього демультиплексора з'єднана з входами п'ятого операційного блока, друга група виходів третього демультиплексора з'єднана з входами шостого операційного блока, виходи п'ятого та шостого операційних блоків з'єднані з третьою групою входів другого мультиплексора, перший керуючий вхід з'єднаний з першим входом пристрою керування та керуючим входом першого демультиплексора, другий керуючий вхід з'єднаний з другим входом пристрою керування та керуючим входом другого демультиплексора, третій керуючий вхід з'єднаний з третім входом пристрою керування та керуючим входом третього демультиплексора, перший вхід настройки з'єднаний з четвертим входом пристрою керування, другий вхід настройки з'єднаний з п'ятим входом пристрою керування, третій вхід настройки з'єднаний з шостим входом пристрою керування, перший вихід пристрою керування з'єднаний з керуючим входом першого мультиплексора, другий і третій виходи пристрою керування з'єднані ВІДПОВІДНО З першим та другим керуючими входами другого мультиплексора Заявлений інформаційний процесор має новий склад елементів, та нову організацію взаємозв'язків між ними, тобто містить нову сукупність ознак, які забезпечують нові технічні властивості винаходу Технічний результат, як наслідок цих властивостей - розширені функціональні можливості На кресленні (див фіг) представлена функціональна схема інформаційного процесора Інформаційний процесор містить шину даних 1, шину результату 2, операційні блоки 3, 4, 5, 6, 7, 8 керуючі входи 9, 10, 11 мультиплексори 12, 13, демультиплексори 14, 15, 16, пристрій керування 17, входи настройки 18, 19, 20, причому шина даних 1 з'єднана з інформаційними входами першого демультиплексора 14, вихідна шина 2 з'єднана з виходом другого мультиплексора 13, перша група виходів першого демультиплексора 14 з'єднана з входами першого операційного блока 3, друга група виходів першого демультиплексора 14 з'єднана з входами другого операційного блока 4, виходи першого і другого операційних блоків 5 та 6 з'єднані з інформаційними входами другого демультиплексора 15, першими групами входів першого та другого мультиплексорів 12 та 13, перша група виходів другого демультиплексора 15 з'єднана з входами третього операційного блока 5, друга група виходів другого демультиплексора 15 з'єднана з входами четвертого операційного блока 6, виходи третього та четвертого операційних блоків 5 та 6 з'єднані з другою групою інформаційних входів першого мультиплексора 12 та другою групою входів другого мультиплексора 13, виходи першого мультиплексора 12 з'єднані з інформаційними входами третього демультиплексора 16, перша група виходів третього демультиплексора 16 з'єднана з входами п'ятого операційного блока 7, друга група виходів третього демультиплексора 8 з'єднана з входами шостого операційного блока 8, виходи п'ятого та шостого операційних блоків 7 та 8 з'єднані з третьою групою входів другого мультиплексора 13, перший керуючий вхід 9 з'єднаний з першим входом пристрою керування 17 та керуючим входом першого демультиплексора 14, другий керуючий вхід 10 з'єднаний з другим входом пристрою керування 17 та керуючим входом другого демультиплексора 15, третій керуючий вхід 11 з'єднаний з третім входом пристрою керування 17 та керуючим входом третього демультиплексора 16, перший вхід настройки 18 з'єднаний з четвертим входом пристрою керування 17, другий вхід настройки 19 з'єднаний з п'ятим входом пристрою керування 17, третій вхід настройки 20 з'єднаний з шостим входом пристрою керування 17, перший вихід пристрою керування 17 з'єднаний з керуючим входом першого мультиплексора 12, другий і третій виходи пристрою керування з'єднані ВІДПОВІДНО з першим та другим керуючими входами другого мультиплексора 13 Позначимо функції, що реалізуються операційними блоками 3, 4, 5, 6 ВІДПОВІДНО А, В, С, D, Е, 5 59638 F а значення логічних змінних на входах 9, 10, 11 функції потрібно на входи настройки 18, 19, 20 пристрою керування 17 подати ВІДПОВІДНИЙ ДВІЙКО ВІДПОВІДНО а, р, у В залежності від заданого режиму роботи пристрій реалізує типові відносно Тп класифікації алгоритми обробки інформації Для вибору типової ВИЙ код настройки (табл сигналу позначається "*" 1) Довільне значення Таблиця 1 № п/п Код настройки 18 19 20 1 0 0 0 2 0 0 1 3 0 1 0 4 0 1 1 5 1 0 0 9 * Керуючі сигнали (ВХІДНІ та мультиплексорів) 10 11 12 13 * * 1 10 * * 1 0 0 1 1 0 0 1 0 * * * * * 0 1 * * * * * * * * * * 1 * 1 * 0 * 1 * 01 10 00 10 01 10 00 10 01 Вид типової функції (AvB)a(CvD)p(EvF)y (AvB)a(C(EvF)yvD)p ((A(CvD)p(EvF)yvB)a (A(CvD)pvB(EvF)y)a (A(C(EvF)yvD)pvB)a Таким чином, інформаційний процесор реалізує типові алгоритми обробки інформації і може бути використаний для апаратної реалізації макрокоманди реалізації типових алгоритмів обробки інформації, що підвищить швидкодію дискретних пристроїв, тому що обробка виконується за один такт ФІГ. Комп'ютерна верстка Л Ціхановська Підписано до друку 06 10 2003 Тираж39 прим Міністерство освіти і науки України Державний департамент інтелектуальної власності, Львівська площа, 8, м Київ, МСП, 04655, Україна ТОВ "Міжнародний науковий комітет", вул Артема, 77, м Київ, 04050, Україна

Дивитися

Додаткова інформація

Назва патенту англійською

Information processor

Автори англійською

Chumachenko Ihor Volodymyrovych

Назва патенту російською

Процессор для обработки информации

Автори російською

Чумаченко Игорь Владимирович

МПК / Мітки

МПК: G06F 17/27

Мітки: інформаційний, процесор

Код посилання

<a href="https://ua.patents.su/3-59638-informacijjnijj-procesor.html" target="_blank" rel="follow" title="База патентів України">Інформаційний процесор</a>

Подібні патенти