Завантажити PDF файл.

Формула / Реферат

Ф о р м у л а и з о б р е т е н и я

Шифратор, содержащий блок мультиплексирования, генератор тактовых импульсов, выход которого подключен к тактовым входам первого регистра и счетчика, второй регистр, выходы которого являются информационными выходами шифратора, о т л и ч а ю щ и й с я тем, что, с целью повышения быстродействия, в шифратор введены третий регистр, формирователь импульсов, триггер, элементы ИЛИ, элемент И, элемент задержки и дешифратор, выходы которого подключены к адресным входам блока мультиплексирования, информационные входы которого являются одноименными входами шифратора, выходы блока мультиплексирования соединены с информационными входами первого регистра, выход младшего разряда которого подключен к первым входам первого и второго элементов ИЛИ, выходы остальных разрядов первого регистра соединены с соответствующими вторыми входами первого элемента ИЛИ, выход которого подключен к входу формирователя импульсов, прямой и инверсный выходы которого соединены соответственно с первым входом обнуления счетчика и установочным входом триггера, выход которого подключен к входу выбора режима первого регистра, второму входу второго элемента ИЛИ и первому входу элемента И, второй вход которого подключен к выходу генератора тактовых импульсов, вход которого является входом запуска шифратора, второй вход обнуления счетчика и вход обнуления триггера объединены и являются входом обнуления шифратора, выходы счетчика подключены к первым информационным входам второго регистра, информационным входам третьего регистра и входам дешифратора, выход элемента И соединен с тактовым входом третьего регистра, выходы которого подключены к вторым информационным входам второго регистра, выход второго элемента ИЛИ соединен с тактовым входом второго регистра и входом элемента задержки, выход которого является управляющим выходом шифратора.

Текст

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах обработки и передачи цифровой информации . Цель - повышение быстродействия шифратора. Шифратор содержит блок ! мультиплексирования, регистры 2 и 3, генератор 8 тактовых импульсов и счетчик 12. Благодаря введению регистра 4, элементов ИЛИ 5 и 6, элемента И 7, триггера 9, формирователя J0 импульсов, дешифратора 11 и элемента 13 задержки в шифраторе осуществляются погрутшный опрос размеров входного кода, запоминание номера группы с единицей и сдвиг этой группы для определения позиции единицы, что и ускоряет процесс шнфрации. 2 ил. 00 4 00 1 439748 Шифратор работает следующим обраИзобретение относится к автоматизом . ке и вычислительной технике и может В исходном состоянии триггер 9, быть использовано в системах обработс счетчик I2 сброшены сигналом по вхоки и передачи цифровой информации. ду 15. Младший разряд входного кода Цель изобретения - повышение быстсоединен с элементом 19.1 блока 1. родействия . Опрос групп блока 1 (группы состоят На фиг. 1 изображена функциональиз шестнадцати элементов) осущестная схема шифратора; на фиг. 2 Ю вляется сигналами с выхода дешифравременные диаграммы его работы. тора 11. В исходном состоянии первый Шифратор содержит блок I мультивыход дешифратора 11, который в свою плексирования , первый - третий реочередь открывает первую группу элегистры 2-4, первый и второй элеменментов I9.I-19.K блока 1. ты ИЛИ 5 и 6, 'элементы И 7, генера15 Рассмотрим работу шифратора, когтор 8 тактовых импульсов, триггер 9, да на входах 16 находится, например, формирователь 10 импульсов, дешифкод, который имеет единицу во втором ратор 11, счетчик 12 и элемент разряде второй группы, т.е. на входе 13 задержки. Шифратор имеет вход 14 16.18. Начинается работа шифратора запуска, вход 15 обнуления, информационные входы 16, информационные вы- 20 по сигналу на входе 14 (Фиг. 2а), по которому запускается генератор 8 такходы 17, управляющий выход 18. товых импульсов (ГТИг). По переднему Общее число п информационных вхофронту сигнала с выхода ГТИ 8 (фиг.26) дов 16 шифратора (и блока 1) сгрупв регистр 2 записывается содержимое пированы по К входов в группе. Блок 25 первых (младших) шестнадцати разрядов 1 мультиплексирования может быть вывходного кода в инверсном виде (в полнен, например, на элемента И-НЕ данном примере все единицы). Тот же 1 19 с открытым коллектором и группе сигнал, пройдя через элемент И 7, 20 резисторов. При этом первые вхо(триггер 9 сброшен, фиг. 2в), по полоды элементов 19 являются соответст- 30 жительному перепаду переписывает совующими информационными входами блодержимое счетчика 12, равное нулю, в ка 1, вторые входы каждых К элеменрегистр 4, который предназначен для тов 19 объединены и являются соотхранения содержимого старших разряветствующим адресным входом блока 1. дов выходного кода. По заднему фронНапример,из п = 256 каждые К = I 6 эле- 35 ту сигнала с выхода ГТИ 8 содержимое ментов 19 открываются одним сигналом. счетчика 12 увеличится на единицу, Выходы i-x элементов 19 каждой группы после чего дешифратор 11 начинает оп(і = 1,к) подключены к одному из рерос второй группы входов блока 1.По \зисторов группы 20 и являются і-м очередному переднему фронту сигнала с выходом блока 1. 40 выхода ГТИ 8 в регистр 2 записывается код (фиг. 2г) во всех разрядах котоК информационных входов второго рого, кроме второго, будут единицы, регистра 3 разбиты на две группы: в а в регистр 4 - содержимое счетчика " первую входят первые log^K входов, 12 (фиг. 2д), равное единице, Сигнал во вторую остальные. Например, при 45 логического нуля на выходе регистра К = 16 число первых информационных 2 вызывает положительный перепад сигвходов регистра 3 равно четырем. нала на выходе элемента ИЛИ 5, по которому формирователь 10 формирует импульс (фиг. 2е). Формирователь 10 импульсов может быть выполнен в виде одновибратора. Длительность t n формируемого им50 Сигнал с прямого выхода формиропульса лежит в пределах t £ Т r . Т, i 4 вателя 10 сбрасывает счетчик 12, а где Т и Т - соответственно период сигнал с инверсного выхода устанавлиповторения и длительность тактовых вает триггер 9 (фиг. 2в,д). Сигнал лоимпульсов с генератора 8. гического нуля с инверсного выхода 55 триггера 9 открывает элемент ИЛИ 6, переключает регистр 2 э режим сдвига Элемент 13 имеет время задержки, (фиг. 2а) и блокирует вход записи в равное времени переключения регистрегистр 4 (фиг. 2ж) По переднему ра 3. 4 439748 ми шифратора, о т л и ч а ю щ и й с я фронту сигнала с выхода ГТИ 8 содертем, что, с целью повышения быстродейжимое регистра 2 сдвигается в сторону ствия, в шифратор введены третий ремладших разрядов до появления на выгистр, формирователь импульсов, Тригходе младшего разряда регистра 2 по5 гер, элементы ИЛИ, элемент И, элеложительного перепада (фиг, 2з), который, пройдя через элемент И 7, замент задержки и дешифратор, выходы писывает в регистр 3 содержимое счеткоторого подключены к адресным входам чика 12 (т.е. младшую часть выходблока мультиплексирования, информа-* ного кода) и содержимое регистра 4 10 ционные входы которого являются одно(т.е. старшую часть выходного кода). именными входами шифратора, выходы На вход сдвига регистра 2 подается блока мультиплексирования соединесигнал логической " 1 " . Положительный ны с информационными входами первого перепад на выходе 1В (фиг. 2и) шифрегистра, выход младшего разряда коратора свидетельствует о наличии на 15 торого подключен к первым входам первыходах 17 значения входного кода в вого и второго элементов ИЛИ» выхошестнадцатиричной системе счисления, ды остальных разрядов первого региств данном примере это код 0000...0001 ра соединеы с соответствующими вто0010. рыми входами первого элемента ИЛИ, Таким образом, в процессе шифравыход которого подключен к входу фор20 ции входной код анализируется погрупмирователя импульсов, прямой и инпно, а не поразрядно, при этом заповерсный выходы которого соединены минается номер группы с единицей на соответственно с первым входом обнуления счетчика и установочным входом входе и производится сдвиг этой части входного кода для определения позиции 25 триггера, выход которого подключен единицы в группе, что позволяет сук входу выбора режима первого регистщественио увеличить быстродействие ра, второму входу второго элемента шифратора. • ИЛИ и первому входу элемента И, вто. рой вход которого подключен к выходу Если в известном устройстве исполь-30 ігенератора тактовых импульсов, вход зуется п = 256 входов, то в наихудшем которого является входом запуска шнфслучае для определения выходного кода ратора, второй вход обнуления счетнеобходимо 256 тактов ГТИ, в то время чика и вход обнуления триггера объ~ как в предлагаемом шифраторе при 256 единены и являются входом обнуления входах выходной код определяется мак- 35 шифратора, выходы счетчика подключесимум за 32 такта ГТИ, т.е. быстроны к первым информационным входам действие повышается в 8 раз. С увеливторого регистра, информационным вхочением числа входов быстродействие дам третьего регистра и входам дешифтакже будет увеличиваться. ратора, выход элемента И соединен с 40 тактовым входом третьего регистра, Ф о р м у л а и з о б р е т е н и я выходы которого подключены к вторым информационным входам второго регистШифратор, содержащий блок мультира, выход второго элемента ИЛИ соедиплексирования, генератор тактовых имнен с тактовым входом второго регистпульсов, выход которого подключен к тактовым входам первого регистра и 45 Р а и входом элемента задержки, выход счетчика, второй регистр» выходы котокоторого является управляющим выходом• рого являются информационными выходашифратора. 439748 Режим пара*А. зп. R&1 Режим /с::: • * • таї Ж и І Редактор Е. Папп Заказ 6089/56 Составитель О. Ревинский Техред М.Моргентал Тираж 929 Корректор Э. Лончакова Подписное ВІІИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж-35, Раушская н а б . , д. 4/5 Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, А

Дивитися

Додаткова інформація

Автори англійською

Smuk Rostyslav Teodorovych

Автори російською

Смук Ростислав Теодорович

МПК / Мітки

Мітки: шифратор

Код посилання

<a href="https://ua.patents.su/4-27172-shifrator.html" target="_blank" rel="follow" title="База патентів України">Шифратор</a>

Подібні патенти