Завантажити PDF файл.

Формула / Реферат

Вхідний пристрій схеми порівняння струмів, який містить два вхідні транзистори, шину додатного живлення, шину від'ємного живлення, шину нульового потенціалу, двадцять вісім транзисторів, перший та другий вихідні транзистори, один резистор, шину входу, шину виходу, причому емітери першого і другого транзисторів з'єднано з шиною нульового потенціалу, їх колектори з'єднано з колекторами тринадцятого і чотирнадцятого транзисторів відповідно, а їх бази з'єднано з базами першого і другого вхідних транзисторів відповідно, бази тринадцятого і чотирнадцятого транзисторів з'єднано з колекторами п'ятнадцятого і шістнадцятого транзисторів відповідно, їх емітери - з базами п'ятнадцятого і шістнадцятого транзисторів відповідно, а також з колекторами сімнадцятого і вісімнадцятого транзисторів відповідно, емітери п'ятнадцятого і шістнадцятого транзисторів з'єднано з емітерами третього і четвертого транзисторів відповідно, бази третього і четвертого транзисторів з'єднано з базами і колекторами п'ятого і шостого транзисторів відповідно, а також з базами сімнадцятого і вісімнадцятого транзисторів відповідно, а також з базами сьомого і восьмого транзисторів відповідно, колектор третього, емітер п'ятого, емітер сімнадцятого, емітер сьомого транзисторів з'єднані з шиною додатного живлення, колектор четвертого, емітер шостого, емітер вісімнадцятого, емітер восьмого транзисторів з'єднані з шиною від'ємного живлення, емітери першого і другого вхідних транзисторів з'єднані з першим виводом першого резистора, а також з емітером двадцять шостого та з базою і колектором двадцять сьомого транзисторів, а також з вхідною шиною, колектори першого і другого вхідних транзисторів з'єднані з колекторами сьомого і восьмого транзисторів відповідно, а також базами дев'ятого і десятого транзисторів відповідно, емітери дев'ятого і десятого транзисторів з'єднано з колекторами дев'ятнадцятого і двадцятого транзисторів відповідно, а також з базами двадцять третього і двадцять четвертого транзисторів відповідно, бази дев'ятнадцятого і двадцятого транзисторів з'єднано з базами та колекторами двадцять першого і двадцять другого транзисторів відповідно, а також з емітерами двадцять третього і двадцять четвертого транзисторів відповідно, емітери дев'ятнадцятого і двадцять першого транзисторів з'єднано з шиною додатного живлення, емітери двадцятого і двадцять другого з'єднано з шиною від'ємного живлення, колектори двадцять третього і двадцять четвертого транзисторів з'єднано з колекторами та базами одинадцятого і дванадцятого транзисторів відповідно, а також з колектором і базою двадцять п'ятого та з емітером двадцять восьмого транзисторів відповідно, а також з базами першого і другого вихідних транзисторів відповідно, емітер двадцять п'ятого транзистора з'єднано з колектором і базою двадцять шостого транзистора, емітер двадцять сьомого транзистора з'єднано з колектором і базою двадцять восьмого транзистора, емітери одинадцятого і дванадцятого транзисторів об'єднано, колектори першого і другого вихідних транзисторів з'єднано з шинами додатного і від'ємного живлення відповідно, емітери першого і другого вихідних транзисторів об'єднано та з'єднано з другим виводом першого резистора, а також з вихідною шиною, який відрізняється тим, що в нього введено вісім транзисторів та три джерела струму, причому перший і другий виводи першого джерела струму з'єднані з базами тринадцятого і чотирнадцятого транзисторів відповідно, та з колекторами п'ятнадцятого і шістнадцятого транзисторів відповідно, перший і другий виводи другого джерела струму з'єднано з базами першого, тридцять третього, першого вхідного та другого, тридцять четвертого, другого вхідного транзисторів відповідно, а також з емітерами двадцять дев'ятого і тридцятого транзисторів відповідно, бази двадцять дев'ятого і тридцятого транзисторів з'єднано з колекторами тринадцятого і першого та другого і чотирнадцятого транзисторів відповідно, їх колектори з'єднано з шинами додатного і від'ємного живлення відповідно, емітери тридцять третього і тридцять четвертого транзисторів об'єднано, колектори тридцять третього і тридцять четвертого з'єднано з базами і колекторами тридцять першого і тридцять другого транзисторів відповідно, а також з базами тридцять п'ятого і тридцять шостого транзисторів відповідно, емітери тридцять п'ятого і тридцять шостого з'єднано з колекторами сьомого і першого вхідного та восьмого і другого вхідного транзисторів відповідно, а також з базами дев'ятого і десятого транзисторів відповідно, емітери тридцять першого і тридцять п'ятого транзисторів з'єднано з шиною додатного живлення, емітери тридцять другого і тридцять шостого транзисторів з'єднано з шиною від'ємного живлення, перший і другий виводи третього джерела струму з'єднано з емітерами дев'ятого і десятого транзисторів відповідно, а також з колекторами дев'ятнадцятого і двадцятого транзисторів відповідно, а також з базами двадцять третього і двадцять четвертого транзисторів відповідно.

Текст

Вхідний пристрій схеми порівняння струмів, який містить два вхідні транзистори, шину додатного живлення, шину від'ємного живлення, шину нульового потенціалу, двадцять вісім транзисторів, перший та другий ви хідні транзистори, один резистор, шину входу, шин у ви ходу, причому емітери першого і другого транзисторів з'єднано з шиною нульового потенціалу, їх колектори з'єднано з колекторами тринадцятого і чотирнадцятого транзисторів відповідно, а їх бази з'єднано з базами першого і другого вхідних транзисторів відповідно, бази тринадцятого і чотирнадцятого транзисторів з'єднано з колекторами п'ятнадцятого і шістнадцятого транзисторів відповідно, їх емітери - з базами п'ятнадцятого і шістнадцятого транзисторів відповідно, а також з колекторами сімнадцятого і вісімнадцятого транзисторів відповідно, емітери п'ятнадцятого і шістнадцятого транзисторів з'єднано з емітерами третього і четвертого транзисторів відповідно, бази третього і четвертого транзисторів з'єднано з базами і колекторами п'ятого і шостого транзисторів відповідно, а також з базами сімнадцятого і вісімнадцятого транзисторів відповідно, а також з базами сьомого і восьмого транзисторів відповідно, колектор третього, емітер п'ятого, емітер сімнадцятого, емітер сьомого транзисторів з'єднані з шиною додатного живлення, колектор четвертого, емітер шостого, емітер вісімнадцятого, емітер восьмого транзисторів з'єднані з шиною від'ємного живлення, емітери першого і другого вхідних транзисторів з'єднані з першим виводом першого резистора, а також з емітером двадцять шостого та з базою і колектором двадцять сьомого транзисторів, а також з вхідною шиною, колектори першого і другого вхідних транзисторів з'єднані з колекторами сьомого і восьмого транзисторів відповідно, а також базами дев'ятого і деся 2 (19) 1 3 20246 4 тридцять четвертого транзисторів об'єднано, коледцять першого і тридцять п'ятого транзисторів ктори тридцять третього і тридцять четвертого з'єднано з шиною додатного живлення, емітери з'єднано з базами і колекторами тридцять першого тридцять другого і тридцять шостого транзисторів і тридцять другого транзисторів відповідно, а таз'єднано з шиною від'ємного живлення, перший і кож з базами тридцять п'ятого і тридцять шостого другий виводи третього джерела струму з'єднано з транзисторів відповідно, емітери тридцять п'ятого і емітерами дев'ятого і десятого транзисторів відпотридцять шостого з'єднано з колекторами сьомого відно, а також з колекторами дев'ятнадцятого і і першого вхідного та восьмого і другого вхідного двадцятого транзисторів відповідно, а також з батранзисторів відповідно, а також з базами дев'ятозами двадцять третього і двадцять четвертого го і десятого транзисторів відповідно, емітери тритранзисторів відповідно. Корисна модель відноситься до імпульсної техніки і може бути використана в аналоговоцифрових перетворювачах і цифрови х вимірювальних приладах. Відомо вхідний пристрій схеми порівняння струмів [А.с. №1529434 СССР, Н03К5/24, G05В1/01, 1987], який містить чотири, резистора, два вхідних транзистора, двадцять два транзистора, два вихідних транзистора, шину додатного живлення, шину від'ємного живлення, вхідну та вихідну шини, шин у н ульового потенціалу, два діоди, які ввімкнено зустрічно та паралельно. До вхідної шини підключені перші виводи першого резистора і двох зустрічно включених діодів а також емітер першого вхідного транзистора, емітер другого вхідного транзистора, база якого з'єднана з базою і колектором першого транзистора і з базою другого транзистора, емітер якого з'єднаний з колектором третього транзистора, а колектор - з першими виводами другого і третього резисторів, шиною нульового потенціалу, емітерами першого і четвертого транзисторів і з колектором п’ятого транзистора, емітер якого з’єднаний з колектором шостого транзистора, а база - з колектором і базою четвертого транзистора і базою першого вхідного транзистора, колектор якого з'єднаний з базою дванадцятого транзистора, колектор якого з'єднаний з колектором і базою восьмого транзистора і базами n перших вихідних транзисторів, колектори яких з'єднані з шиною додатного живлення, емітерами сьомого і шостого транзисторів, емітером дев'ятого транзистора, колектор і база якого з'єднані між собою, базою шостого транзистора і першим виводом четвертого резистора, другий вивід якого з'єднаний з колектором і базою десятого транзистора і базою третього транзистора, емітер якого з'єднаний з шиною від'ємного живлення, емітером десятого транзистора, колекторами n других ви хідних транзисторів і емітером одинадцятого транзистора, база якого з'єднана з колектором другого вхідного транзистора, а колектор - з колектором і базою дванадцятого транзистора і базами n других вихідних транзисторів, емітери яких з'єднані з другим виводом третього резистора, вихідною шиною, емітерами n перших ви хідних транзисторів і другими виводами першого резистора і двох ввімкнених зустрічно та паралельно діодів, емітери восьмого і дванадцятого транзисторів з'єднані між собою і другим виводом другого резистора, а база третього транзистора з базою тринадцятого транзистора, колектор якого з'єднаний з емітером чотирнадцятого транзистора, база якого з'єднана з базою п'ятнадцятого транзистора, з колектором і базою шістнадцятого транзистора, емітер якого з'єднаний з шиною додатного живлення, емітерами сімнадцятого і вісімнадцятого, колектором чотирнадцятого і емітером п'ятнадцятого транзисторів, колектор п'ятнадцятого транзистора з'єднаний з колектором першого вхідного транзистора, колектор сімнадцятого транзистора з'єднаний з колектором шостого транзистора, а база - з базою шостого і вісімнадцятого транзисторів, колектор вісімнадцятого транзистора з'єднаний з емітером дев'ятнадцятого транзистора, база якого з'єднана з базою двадцятого транзистора, колектором і базою двадцять першого транзистора, емітер якого з'єднаний з шиною від'ємного живлення, емітерами тринадцятого і двадцять другого транзисторів, з колектором дев'ятнадцятого транзистора і з емітером двадцятого транзистора, колектор якого з'єднаний з колектором другого вхідного транзистора, колектор двадцять другого транзистора з'єднаний з колектором третього транзистора, база двадцять другого транзистора - з базою третього транзистора. До недоліків слід віднести велику статичну адитивну похибку, яка обумовлена великим вхідним струмом зміщення нуля і великою вхідною напругою зміщення нуля, що призводить до зниження швидкодії. За прототип обрано вхідний пристрій схеми порівняння струмів [А.с. №13110 Н03К5/24, G05В1/01, 2006] який містить вхідну шину яка з'єднана з емітерами першого та другого вхідних транзисторів, їх бази - з колекторами та базами першого і другого транзисторів, та з колекторами тринадцятого і чотирнадцятого транзисторів, колектори першого і другого вхідних транзисторів з'єднані з колекторами сьомого і восьмого транзисторів і базами дев'ятого і десятого транзисторів, емітери першого і другого транзисторів з'єднані з шиною нульового потенціалу, бази тринадцятого і чотирнадцятого транзисторів з'єднані з колекторами п'ятнадцятого і шістнадцятого та з першим і другим виводами другого резистора відповідно, а емітери тринадцятого і чотирнадцятого транзисторів з'єднані з базами п'ятнадцятого і шістнадцятого та колекторами сімнадцятого та вісімнадцятого транзисторів від 5 20246 6 повідно, емітери п’ятнадцятого і шістнадцятого живлення, шину від'ємного живлення, шину нутранзисторів з’єднані з емітерами третього і четльового потенціалу, двадцять вісім транзисторів, вертого транзисторів відповідно, бази третього і перший та другий вихідні транзистори, один речетвертого транзисторів з'єднані з базами і колезистор, шину входу, шин у ви ходу, причому емітекторами п'ятого і шостого, базами сімнадцятого ри першого і другого транзисторів з'єднано з шита вісімнадцятого, базами сьомого і восьмого ною нульового потенціалу, їх колектори з'єднано транзисторів відповідно, колектори третього і з колекторами тринадцятого і чотирнадцятого четвертого, емітери п'ятого і шостого, емітери транзисторів відповідно, а їх бази з'єднано з басімнадцятого та вісімнадцятого, емітери сьомого і зами першого і другого вхідних транзисторів відвосьмого транзисторів з'єднані з шинами додатповідно, бази тринадцятого і чотирнадцятого ного і від'ємного живлення відповідно, колектори транзисторів з'єднано з колекторами п'ятнадцятодев'ятого та десятого транзисторів з'єднані з шиго і шістнадцятого транзисторів відповідно, їх ною нульового потенціалу, а їх емітери - з колекемітери - з базами п'ятнадцятого і шістнадцятого торами дев'ятнадцятого і двадцятого та базами транзисторів відповідно, а також з колекторами двадцять третього і двадцять четвертого транзисімнадцятого і вісімнадцятого транзисторів відпосторів відповідно, тоді як бази дев'ятнадцятого і відно, емітери п'ятнадцятого і шістнадцятого традвадцятого транзисторів з'єднані з базами і колензисторів з'єднано з емітерами третього і четверкторамидвадцять першого і двадцять другого та того транзисторів відповідно, бази третього і емітерами двадцять третього і двадцять четверчетвертого транзисторів з'єднано з базами і колетого транзисторів відповідно, емітери дев'ятнакторами п'ятого і шостого транзисторів відповіддцятого і двадцятого та двадцять першого і двано, а також з базами сімнадцятого і вісімнадцятодцять другого транзисторів з'єднані з шинами го транзисторів відповідно, а також з базами додатного і від'ємного живлення відповідно, косьомого і восьмого транзисторів відповідно, колелектори двадцять третього і двадцять четвертого ктор третього, емітер п'ятого, емітер сімнадцятотранзисторів з'єднано з колекторами і базами го, емітер сьомого транзисторів з'єднані з шиною одинадцятого і дванадцятого транзисторів, а тадодатного живлення, колектор четвертого, емітер кож з базами першого і другого вихідних транзисшостого, емітер вісімнадцятого, емітер восьмого торів відповідно, крім того колектор двадцять транзисторів з'єднані з шиною від'ємного живтретього транзистора підключений до колектора і лення, емітери першого і другого вхідних транзибази двадцять п'ятого транзистора, а колектор сторів з'єднані з першим виводом першого резисдвадцять четвертого з'єднаний з емітером дватора, а також з емітером двадцять шостого та з дцять восьмого транзистора, емітери одинадцябазою і колектором двадцять сьомого транзистотого і дванадцятого транзисторів об'єднані між рів, а також з вхідною шиною, колектори першого собою, колектори першого та другого ви хідних і другого вхідних транзисторів з'єднані з колектотранзисторів приєднані до шин додатного та вірами сьомого і восьмого транзисторів відповідно, д'ємного живлення відповідно, а їх емітери об'єда також базами дев'ятого і десятого транзисторів нані між собою та є виходом пристрою, чотири відповідно, емітери дев'ятого і десятого транзистранзистори, з двадцять п'ятого по двадцять воторів з'єднано з колекторами дев'ятнадцятого і сьмий, включені у діодному режимі, тобто з'єднадвадцятого транзисторів відповідно, а також з но їх бази та колектори, і ці транзистори з'єднані базами двадцять третього і двадцять четвертого послідовно: емітер двадцять п'ятого з'єднано з транзисторів відповідно, бази дев'ятнадцятого і базою і колектором двадцять шостого, емітер двадцятого транзисторів з'єднано з базами та двадцять шостого з'єднано з базою і колектором колекторами двадцять першого і двадцять другодвадцять сьомого, емітер двадцять сьомого з'єдго транзисторів відповідно, а також з емітерами нано з базою і колектором двадцять восьмого, а двадцять третього і двадцять четвертого транзиточка об'єднання емітера двадцять шостого трасторів відповідно, емітери дев'ятнадцятого і дванзистора та бази і колектора двадцять сьомого дцять першого транзисторів з'єднано з шиною транзистора з'єднана з шиною вхідного сигналу, додатного живлення, емітери двадцятого і двавихідна шина з'єднана з вхідною шиною через дцять другого з'єднано з шиною від'ємного живперший резистор та з шиною нульового потенцілення, колектори двадцять третього і двадцять алу через третій резистор. четвертого транзисторів з'єднано з колекторами Недоліком прототипу є виникнення значних та базами одинадцятого і дванадцятого транзисдинамічних похибок за умови збільшення рівня торів відповідно, а також з колектором і базою вхідного сигналу, що обмежує динамічний діападвадцять п'ятого та з емітером двадцять восьмозон вхідного сигналу. го транзисторів відповідно, а також з базами В основу корисної моделі поставлено задачу першого і другого вихідних транзисторів відповідстворення вхідного пристрою схеми порівняння но, емітер двадцять п'ятого транзистора з'єднано струмів, в якому за рахунок введення нових елез колектором і базою двадцять шостого транзисментів та зв'язків між ними зменшується похибка тора, емітер двадцять сьомого транзистора з'єдзсуву нуля за умови змінення напруги живлення, нано з колектором і базою двадцять восьмого це розширює галузь використання корисної мотранзистора, емітери одинадцятого і дванадцятоделі у різноманітних пристроях імпульсної та обго транзисторів об'єднано, колектори першого і числювальної техніки, автоматики тощо. другого ви хідних транзисторів з'єднано з шинами Поставлена задача досягається тим, що у додатного і від'ємного живлення відповідно, емівхідний пристрій схеми порівняння струмів, який тери першого і другого вихідних транзисторів містить два вхідні транзистори, шину додатного об'єднано та з'єднано з другим виводом першого 7 20246 8 резистора, а також з вихідною шиною, введено живлення 46, колектор четвертого 5, емітер шосвісім транзисторів та три джерела струму, причотого 7, емітер вісімнадцятого 13, колектор триму перший і другий виводи першого джерела дцятого 16, емітер восьмого 18 транзисторів з'єдструму з'єднані з базами тринадцятого і чотирнанані з шиною від'ємного живлення 48, емітер дцятого транзисторів відповідно, та з колекторапершого 10 транзистора з'єднаний з емітером ми п'ятнадцятого і шістнадцятого транзисторів другого 11 транзистора та шиною нульового повідповідно, перший і другий виводи другого джетенціалу 49, емітери двадцять дев'ятого 14 і трирела струму з'єднано з базами першого, тридцятого 16 транзисторів з'єднані з виводами друдцять третього, першого вхідного та другого, тригого джерела струму 15, а також з базами дцять четвертого, другого вхідного транзисторів першого 10, тридцять третього 20, першого вхідвідповідно, а також з емітерами двадцять дев'яного 24 та другого 11, тридцять четвертого 21, того і тридцятого транзисторів відповідно, бази другого вхідного 25 транзисторів відповідно, емідвадцять дев'ятого і тридцятого транзисторів тери тридцять третього 20 і тридцять четвертого з'єднано з колекторами тринадцятого і першого 21 об'єднані між собою, їх колектори з'єднані з та другого і чотирнадцятого транзисторів відповібазами і колекторами тридцять першого 19 і тридно, їх колектори з'єднано з шинами додатного і дцять другого 22 транзисторів відповідно, а також від'ємного живлення відповідно, емітери триз базами тридцять п'я того 23 і тридцять шостого дцять третього і тридцять четвертого транзисто26 транзисторів відповідно, колектори першого рів об'єднано, колектори тридцять третього і тривхідного 24 і другого вхідного 25 транзисторів дцять четвертого з'єднано з базами і з'єднані з колекторами сьомого 17 і тридцять п'яколекторами тридцять першого і тридцять друготого 23 та восьмого 18 і тридцять шостого 26 го транзисторів відповідно, а також з базами тритранзисторів відповідно, а також з базами дев'ядцять п'ятого і тридцять шостого транзисторів того 27 і десятого 29 транзисторів відповідно, відповідно, емітери тридцять п'ятого і тридцять емітери першого 24 і другого 25 вхідних транзисшостого з'єднано з колекторами сьомого і першоторів об'єднані між собою і з'єднані з емітером го вхідного та восьмого і другого вхідного транзидвадцять шостого 34 та базою і колектором двасторів відповідно, а також з базами дев'ятого і дцять сьомого 35 транзисторів, а також з вхідною десятого транзисторів відповідно, емітери тришиною 45 та з першим виводом першого резисдцять першого і тридцять п'ятого транзисторів тора 32, емітери тридцять першого 19, тридцять з'єднано з шиною додатного живлення, емітери п'ятого 23 і колектор дев'ятого 27 транзисторів тридцять другого і тридцять шостого транзисторів з'єднано з шиною додатного живлення 46, емітез'єднано з шиною від'ємного живлення, перший і ри тридцять другого 22, тридцять шостого 26 і другий виводи третього джерела струму з'єднано колектор десятого 29 транзисторів з'єднано з з емітерами дев'ятого і десятого транзисторів шиною від'ємного живлення 48, третє джерело відповідно, а також з колекторами дев'ятнадцятоструму 28 своїми виводами з'єднано з емітерами го і двадцятого транзисторів відповідно, а також з дев'ятого 27 і десятого 29 транзисторів відповідбазами двадцять третього і двадцять четвертого но, а також колекторами дев'ятнадцятого 30 і транзисторів відповідно. двадцятого 31 транзисторів відповідно, а також з На кресленні (див. Фіг.) представлено принбазами двадцять третього 38 і двадцять четверципову схему вхідного пристрою схеми порівнянтого 41 транзисторів відповідно, бази дев'ятнаня струмів. дцятого 30 і двадцятого 31 транзисторів з'єднано Пристрій містить перше джерело струму 3, з базами і колекторами двадцять першого 37 і яке своїми виводами з'єднане з колекторами двадцять другого 42 транзисторів відповідно, а п'ятнадцятого 2 і шістнадцятого 4 транзисторів також з емітерами двадцять третього 38 і двавідповідно та базами тринадцятого 9 і чотирнаддцять четвертого 41 транзисторів відповідно, цятого 12 транзисторів відповідно, бази п'ятнадколектор двадцять третього 38 транзистора з'єдцятого 2 і шістнадцятого 4 транзисторів з'єднані з нано з базами і колекторами двадцять п'ятого 33 і емітерами тринадцятого 9 і чотирнадцятого 12 одинадцятого 39 та з базою першого вихідного 43 транзисторів відповідно та з колекторами сімнадтранзисторів, емітер двадцять четвертого 41 трацятого 8 і вісімнадцятого 13 транзисторів відповінзистора з'єднано з емітером двадцять восьмого дно, емітери п'ятнадцятого 2 і шістнадцятого 4 36 та базою і колектором дванадцятого 40 трантранзисторів з'єднані з емітерами третього 1 і зисторів, а також з другим вихідним 44 транзисчетвертого 5 транзисторів відповідно, бази третором, емітери одинадцятого 39 і дванадцятого тього 1 і четвертого 5 транзисторів з'єднані з ко40 транзисторів об'єднані між собою, емітери лекторами і базами п'ятого 6 і шостого 7 транзисдвадцять п'ятого 33 і двадцять сьомого 35 транторів відповідно, а також з базами сімнадцятого 8 зисторів з'єднано з базами і колекторами двадцяі вісімнадцятого 13 транзисторів відповідно, а ть шостого 34 і двадцять восьмого 36 транзистотакож з базами сьомого 17 і восьмого 18 транзисрів відповідно, емітери дев'ятнадцятого 30 і торів відповідно, колектори тринадцятого 9 і чодвадцять першого 37 транзисторів та колектор тирнадцятого 12 транзисторів з'єднані з базами першого вихідного 43 транзистора з'єднано з шидвадцять дев'ятого 14 і тридцятого 16 транзистоною додатного живлення 46, емітери двадцятого рів відповідно, а також з колекторами першого 10 31 і двадцять другого 42 транзисторів та колектор і другого 11 транзисторів відповідно, колектор другого ви хідного 44 транзистора з'єднано з шитретього 1, емітер п'ятого 6, емітер сімнадцятого ною від'ємного живлення 48, емітери першого 43 і 8, колектор двадцять дев'ятого 14, емітер сьомодругого 44 вихідних транзисторів об'єднані між го 17 транзисторів з'єднані з шиною додатного 9 20246 10 собою і з'єднано з другим виводом першого резияке побудоване на тридцять другому 22 та тристора 32, а також з вихідною шиною 47. дцять шостому 26 транзисторах, компенсує колеПристрій працює таким чином. кторний струм другого вхідного 25 транзистора. Вхідний сигнал у вигляді струму поступає на Колекторний струм тридцять третього 20 транзивхідн у шину 45. Якщо вхідний струм втікає у схестора відбитий через струмове дзеркало, яке му, то другий вхідний 25 транзистор привідкривапобудоване на тридцять першому 19 і тридцять ється, а перший вхідний 24 призакривається. У п'ятому 23 транзисторах, компенсує колекторний цьому випадку десятий 29 транзистор призакриструм першого вхідного 24 транзистора. Відбивавається, а дев'ятий 27 транзистор привідкривачі струму на сьомому 17 та восьмому 18 транзисється, при цьому частина стр уму, яка поступає торах задають базові струми дев'ятого 27 та девід третього джерела струму 28 на вхід відбивача сятого 29 транзисторів відповідно. Вказана струму побудованого на двадцятому 31, двадцяконфігурація схем зміщення робочої точки забезть другому 42, двадцять четвертому 41 транзиспечує з одного боку завдання потрібного режиму торах збільшується, а частина стр уму, яка поступо постійному струму дев'ятого 27 та десятого 29 пає від третього джерела струму 28 на вхід транзисторів, а з іншого забезпечує передачу відбивача струму побудованого на дев'ятнадцяприростів вхідного стр уму ΔІвх на бази дев'ятого тому 30, двадцять першому 37, двадцять третьо27 та десятого 29 транзисторів. Введення дваму 38 транзисторах зменшується. При цьому кодцять дев'ятого 14 та тридцятого 16 транзисторів лекторний струм двадцять третього 38 забезпечує разом з другим джерелом струму 15 транзистора зменшується, а двадцять четвертого зменшення вихідного опору джерел напруг змі41 транзистора збільшується. При цьому потенщення побудованих на першому 10 та двадцять ціал точки об'єднання емітерів одинадцятого 39 дев'ятому 14, а також другому 11 та тридцятому та дванадцятого 40 транзисторів зменшується і 16 транзисторах відповідно. прямує у від'ємну зону напруги. Оскільки потенціЯкщо напруга на виході схеми зменшується і ал виходу схеми повторює потенціал одинадцявходить у від'ємну зону, то двадцять сьомий 35 і того 39 та дванадцятого 40 транзисторів, то і надвадцять восьмий 36 транзистори у діодному пруга на виході схеми також прямує у від'ємну вмиканні привідкриваються, а двадцять п'ятий 33 зону. Напруга на виході схеми стає від'ємною. та двадцять шостий 34 транзистори у діодному Якщо вхідний струм витікає зі схеми, то первмиканні призакриваються, при цьому струм, ший вхідний 24 транзистор привідкривається, а який подається на вхід схеми, компенсується другий вхідний 25 призакривається. У цьому виколекторним струмом двадцять четвертого 41 падку дев'ятий 27 транзистор призакривається, а транзистора. десятий 29 транзистор привідкривається, при Якщо напруга на виході зростає і потрапляє у цьому частина струму, яка поступає від третього додатну зону, то двадцять п'ятий 33 та двадцять джерела струму 28 на вхід відбивача струму пошостий 34 транзистори призакриваються і компебудованого на дев'ятнадцятому 30, двадцять нсують струм, який втікає із входу схеми. Ампліпершому 37, двадцять третьому 38 транзисторах туда зміщення напруги на ви ході схеми при мазбільшується, а частина струму, яка поступає від лих ΔІ вх визначається через формулу: третього джерела струму 28 на вхід відбивача ΔUвих=ΔІвх·R32 струму побудованого на двадцятому 31, двадцяде R32 - опір резистора зворотного зв'язку. ть другому 42, двадцять четвертому 41 транзисВ міру зростання Івх характер змінення Uвих торах зменшується. При цьому колекторний визначається диференційними опорами двадцять струм двадцять четвертого 41 транзистора змеп'ятого 33, двадцять шостого 34, двадцять сьомоншується, а двадцять третього 38 транзистора го 35, двадцять восьмого 36 транзисторів у діодзбільшується. При цьому потенціал точки об'єдному вмиканні. нання емітерів одинадцятого 39 та дванадцятого Мінімізація похибки зміщення нуля по входу 40 транзисторів збільшується і прямує у додатну підсилювача у вигляді або ΔІвх0 або ΔUвх0 досягазону напруги. Оскільки потенціал виходу схеми ється таким чином. За допомогою двоярусних повторює потенціал одинадцятого 39 та дванадсхем відбивачів струму, а саме побудованих на цятого 40 транзисторів, то і напруга на виході третьому 1, п'ятому 6, сімнадцятому 8, п'ятнадцясхеми також прямує у додатну зону. Напруга на тому 2, тринадцятому 9 транзисторах а також виході схеми стає додатною. четвертому 5, шостому 7, вісімнадцятому 13, Для забезпечення потрібної робочої точки шістнадцятому 4, чотирнадцятому 12 транзистовхідного каскаду схеми побудованого на першому рах, на перший 10 та другий 11 транзистори, які з 24 і другому 25 вхідних транзисторах у схему двадцять дев'ятим 14 та тридцятим 16 транзисвведено тридцять третій 20 і тридцять четвертий торами є давачами струму, подаються струми 21 транзистори, через колектори яких протікає відповідно І': наскрізний струм, що рівний колекторним тринаæ ö 1 1 ÷, дцятого 9 і чотирнадцятого 12 транзисторів. I' = Iк9 » Ізм ç + ç bp-n-p bn-p-n ÷ Ік20=Ік9 è ø Ік21=Ік12 , а також І": де Ік9, Ік12 - колекторні струми транзисторів 9 æ ö 1 1 та 12 відповідно, Ік20, Ік21 - колекторні струми тра÷, I" = Iк12 » Ізм ç + нзисторів 20 та 21 відповідно. ç bn - p - n bp - n - p ÷ è ø Колекторний струм тридцять четвертого 21 транзистора відбитий через струмове дзеркало, 11 20246 12 де Ік9, Ік12 - колекторні струми транзисторів 9 них транзисторах 24, 25 буде дорівнювати Іспота 12 відповідно, Ізм - струм зміщення першого кою≈І* зм . джерела струму 3. Оскільки струм спокою вхідних транзисторів Тобто Ік9≈Ік12. Позначимо 24, 25 дорівнює Ік9 і Ік12, то падіння напруг на базових р-n переходах Uбе 24=Uбе 10, a Uбе 25=Uбе 11 . æ ö 1 1 ÷ . Тоді струм Таким чином ΔUвх мінімізується, прямуючи до Iк 9 » Ік12 » І * зм ç + ç bn - p - n b p - n - p ÷ нуля. è ø спокою вхідного каскаду, побудованого на вхід Комп’ютерна в ерстка А. Рябко Підписне Тираж 26 прим. Міністерство осв іт и і науки України Держав ний департамент інтелектуальної в ласності, вул. Урицького, 45, м. Київ , МСП, 03680, Україна ДП “Український інститут промислов ої в ласності”, вул. Глазунова, 1, м. Київ – 42, 01601

Дивитися

Додаткова інформація

Назва патенту англійською

Input unit of a current comparator

Автори англійською

Azarov Oleksii Dmytrovych, Lukaschuk Oleksandr Oleksandrovych, Bohomolov Serhii Vitaliiovych, Harnaha Volodymyr Anatoliiovych, Reshetnik Oleksandr Oleksandrovych

Назва патенту російською

Входное устройство схемы сравнения токов

Автори російською

Азаров Алексей Дмитриевич, Лукащук Александр Александрович, Богомолов Сергей Витальевич, Гарнага Владимир Анатольевич, Решетник Александр Александрович

МПК / Мітки

МПК: G05B 1/00, H03K 5/00

Мітки: порівняння, схемі, струмів, пристрій, вхідний

Код посилання

<a href="https://ua.patents.su/6-20246-vkhidnijj-pristrijj-skhemi-porivnyannya-strumiv.html" target="_blank" rel="follow" title="База патентів України">Вхідний пристрій схеми порівняння струмів</a>

Подібні патенти