Багатоканальний перетворювач коду у інтервал часу
Номер патенту: 24133
Опубліковано: 30.10.1998
Автори: Корнієнко Григорій Іванович, Горша Леонід Юхимович, Гриценко Володимир Ілліч, Мудла Борис Гордійович, Підгірний Євген Іванович, Беляєв Анатолій Констянтинович
Текст
М О О А А Ь Ы ПРЕОБРАЗОВАН Г КНЛН Й ТЕЛЬ К Д В В Е Е Н Й ИНТЕРВАЛ» с о ОА О РМН О держащий генератор импульсов, вход которого соединен с шиной "Пуск", запоминающее устройство, первый, второй» третий и четвертый элементы И, о т л и ч а ю щ и й с я тем, что, с целью увеличения быстродействия преобразователя, в него введены триггер синхронизации, формирователь импульсов сдвига, сдвиговый регистр, первый и второй элементы ИЛИ, э л е мент НЕ, регистр временных интервалов и управляемый делитель частоты, вход которого подключен к выходу генератора импульсов и входу формирователя импульсов сдвига, выход которого подключен к первому входу первого элемента И, выход которого соединен с входом элемента Н и с Е первым входом сдвигового регистра, второй вход которого подключен к выходу управляемого делителя частоты и первому входу триггера синхронизации, второй вход которого соединен с первым входом первого элемента ИЛИ, а выход соединен с вторым входом первого элемента ИЛИ, выход которого подключен к второму входу первого элемента И, при этом выходы сдвигового регистра соответственно соединены с первыми входами второго и третьего элементов И, первым входом второго элемента И И и перпым входом первого Л элемента ИЛИ, второй вход которого подключен к управляющему входу р е гистра временных интервалов, выходы которого соединены с соответствующими выходными шинами, информационные входы - с соответствующими выходами запоминающего устройства, а устане* вочный вход - с входом запоминающего устройства и выходом четвертого элемента И, первьгй вход которого подключен к выходу элемента НЕ, а второй вход - к выходу второго элемента ИЛИ, второй и третий входы которого соответственно соединены с выходами второго и третьего элементов И, вторые входы которых объединены и соединены с шиной режчма работы. 1100728 Изобретение относится к импульссоединены с выходом блока сравнения, ной технике и может быть использоваа выходы соответственно подключены HOjи частности, для формирования врек счетным входам триггеров. Преобраменных интервалов пропускания электзователь формирует временные интерва рического тока через электрохимичесільї, симметричные во времени относикую бумагу при выводе дискретной интельно момента переключения рокинов формации устройствами с растровым прямого и обратного счета реверсивпринципом работы. ного счетчика. Такие устройства обычно имеют гребенку электродов, на которые подаются импульсы в соответствии с длительностью сформированных временных интервалов, в результате чего на бумаге остается след, отражающий фик15 сируемую информацию. Известен многоканальный преобразователь кода во временной интервал, содержащий генератор импульсов, счетчик импульсов, коммутатор, элемен20 ты И и ИЛИ, блоки сравнения и регистры чисел по числу каналов, а также регистры номера контролируемого канала, временных интервалов и контрольный. Значение счетчика, общего Д Л И всех каналов, сравнивается с содержимым регистра в каждом канале и при равенстве схема сравнения соответствующего канала вырабатывает импульс, изменяющий состояние соответст вуюцего триггера в регистре времен- 30 ных интервалов, чем и фиксируется величина интервала [її , Однако известный преобразователь характеризуют большие аппаратурные 35 затраты при его реализации. Наиболее близким к изобретению по технической сущности является многоканальный преобразователь кода во временной интервал, содержащий генератор импульсов, вход которого сое- 40 динен с шиной "Пуск", запоминающее устройство, блок сравнения, распределитель каналов, реверсивный счетчик, элементы И и триггеры по Ч И С Л У каналов, при этом выходы запоминаю- 45 щего устройства соединены с соответст вующими первыми входами блока сравнения, вторые входы которого соединены с соответствующими разрядными выходами реверсивного счетчика, 50 счетный вход которого соединен с (П+1)-м выходом распределителя каналов, вход которого соединен с выходом генератора импульсов, а п выходов, соответственно, подключены 55 к адресным входам запоминающего устройства и первым входам элементов И, вторые входы которых объединены и Недостатком данного устройства является низкое быстродействие, поскольку при разрядности счетчика N распределитель каналов должен 2"* раз осуществить полный опрос каналов. Цель изобретения - увеличение быстродействия преобразователя. Поставленная цель достигается тем, что в многоканальный преобразователь кода во временной интервал, содержащий генератор импульсов, вход которого соединен с шиной "Пуск", запоминающее устройство, первый, второй, третий н четвертый элементы И, дополнительно введены триггер синхронизации, формирователь импульсов сдвига, сдвиговый регистр, первый и второй элемент ИЛИ, элемент НЕ, регистр временных интервалов и управляемый делитель частоты, вход которого подключен к выходу генератора импульсов и входу формирователя импульсов сдвига, выход которого подключен к первому входу первого элемента И, выход которого соединен с ' входом элемента НЕ и с первым входом сдвигового регистра, второй вход которого подключен к выходу управляемого делителя частоты и первому входу триггера синхронизации, второй вход которого соединен с первым входом первого элемента ИЛИ, а выход соединен с вторым входом первого элемента ИЛИ, выход которого подключен JK второму входу первого элемента И, при этом выходы сдвигового регистра соответственно соединены с первыми входами второго и третьего элементов И, первым входом второго элемента ИЛИ и первым входом первого элемента ИЛИ, второй вход которого подключен к управляющему входу регистра временных интервалов, выходы которого соединены с соответствующими выходными шинами, информационные входы - с соответствукшшми выходами запоминающего устройства, а установочный вход - с входом запоминающего устройства и выходом четвертого эле 1100728 мента И, первый вход которого подключен к выходу элемента НЕ, а второй вход - к выходу второго элемента ИЛИ, второй и третий входы которого соответственно соединены с выходами второго н третьего элементов И, вторые входы которого объединены и соединены с шиной режима работы. Многоканальный преобразователь кода во временной интервал работает следующим о бра з ом. В исходном состоянии триггер синхронизации 3 находится в нулевом состоянии, регистры 7 и 1і обнулены. По сиі налу "Пуск", поступающему по шине 16, генератор t вырабатывает импульсы, которые поступают на управНа фиг. 1 представлена структурляемый делитель частоты 2 и формироная электрическая схема многоканальватель импульсов сдвига 4. Коэффициного преобразователя кода во временент деления в управляемом делителе 2 ной интервал; на фиг. 2 - диаграммы, определяется скоростью протягивания поясняющие его работу. бумаги. Код скорости поступает на 15 управляющие входы делителя 2, с выМногоканальный преобразователь хода которого сигналы (эпюра а , кода во временной интервал содержит фиг. 2) поступают на вход триггера генератор импульсов 1, выход которосинхронизации 3 и первый (информациго подключен к входу управляемого онный) вход D сдвигового регистделителя частоты 2, выход которого ра 7. Период следования этих сигна20 соединен с первьпм входом триггера лов соответствует времени продвижесинхронизации 3, формирователь иміния бумаги на одну строку. По передпульсов сдвига 4 , вход которого соенему фронту сигнала с управляемого динен с выходом генератора импульсов, делителя частоты 2 триггер синхрониа выход через первый элемент И 5 подключен к входу элемента НЕ 6 И пер 2 5 з а ^ и и 3 устанавливается в единичное состояние, импульс с выхода которого вому входу сдвигового регистра 7, (эпюра S" ,фиг.2) через элемент ИЛИ 11 к второму входу которого подключен поступает на один из входов элевыход управляемого делители частоты 2, мента И 5, разрешая тем самым а выходы регистра через второй и третий элементы И 8 и 9 и непосредствен-30 прохождение сигналов сдвига с выхода формирователя 4 на вход элемента НЕ 6 но соединены со входами элемени на сдвиговый регистр 7. По первому та ИЛИ 10. Один иэ выходов сдвигового импульсу сдвига в нулевой разряд ререгистра 7 подключен к одному из гистра 7 заносится единица, которая входов триггера синхронизации 3 и одному иэ входов второго элемен35 поступает на вход D . Период следования сигналов с выхода формироватета ИЛИ 11, другой вход которого подля 4 (эпюра & , фиг. 2) равен одному ключен к выходу триггера синхронизакванту преобразования, а длительции 3, а выход - к второму входу эленость их в 2 раза меньше длительносмента И 5. Выход второго элемента ИЛИ 10 подключен к одному из вхо- 40 ти сигналов с выхода управляемого делителя 2. дов четвертого элемента И 12, другой вход которого подключен к выходу элеПреобразователь может работать в мента НЕ 6, а выход - к установочнодвух режимах: вывод бинарной информу входу регистра временных интервамации (режим "ТОН") и вывод полутолов 13 и входу запоминающего устрой- 45 новой дискретной информации (режим ства (ЗУ) 14, выходы которого соот"ПОЛУТОН"). ветственно соединены с информационными входами регистра временных; интерПри появлении сигнала " 1 " в нулевалов, управляющий вход которого соевом разряде регистра 7 последний динен с выходом триггера синхрониза- 50 через элемент ИЛИ 10 поступает на цни 3, а выходы подключены к соответодин нз входов элемента И 12, на ствующим выходным шинам s при этом другой вход которого поступает сигвторые входы второго и третьего эленал с выхода элемента НЕ 6, Элементов И объединены и подключены к шине 15 режима работы,а шика "Пуск" 16 55 соединена с В У О Д О М генератора импульсов 1. Позициями 17-24 обозначены выходы сдвигового регистра 7. мент И 12 формирует импульс приема информации (эпюра % , фиг. 2 ) , который поступает на запоминающее устройство 14 и в регистр временных интервалов 13, разрешая запись младших 1100728 разрядов кодов яркости, поступающих из ЗУ 14. При появлении сигнала " 1 " на выходе 18 регистра 7 последний поступает на один из входов второго эпекента И8, на другой вход которого поступает " 1 " по шине режима работы 15 (соответствующая режиму "ПОЛУТОН"). Импульс с выхода элемента И8 через элемент ИЛИ 10 поступает на элемент И Ї2, который формирует импульс приема информации, по которому происходит запись в регистр временных интервалов 13 средних разрядов кодов каналов. Аналогично при появлении сигнала " 1 " на выходе 20 происходит запись в регистр 13 старших разрядов кодов. Таким образом младшие разряды кодов будут находиться в регистре 13 в течение одного такта сдвига, средние - два такта, старшие - четыре такта, что эквивалентно реализации взвешивания разрядов кода. При появлении сигнала " 1 " на выходе 24 (эпюра с , фчг. 2) регисту ра 7 последний, поступая на вход триггера синхронизации 3, устанавливает его в состояние " 0 " . Потенциал с выхода триггера устанавливает в состояние "О" все разряды регистра временных интервалов 13. С этого момента до прихода следующего импульса с выхода делителя частоты 2 происходит протяжка бумаги. Единичный потенциал с выхода z^ регистра 7 поступает также на элемент ИЛИ 11, разрешая тем самым еще один сдвиг на регистре 7, пис ~ц* чего 5 регистр толностыо обнуляется, Устройство приходит в исходное состояние и завершается формирование строки полутоновой информации. Вид формируемых в каналах сигналов времени 10 в этом режиме для всех комбинаций трехразрядного кода яркости показан на эпюрах в - JA, фиг. 2. При поступле1 нии сигнала "О * по шине ре&ода р-эботы 15 (что соответствует режиму "ТОН") информация в регистр 13 будет занесена только однажды по сигналу с выхода 17 сдвигового регистра 7 и храниться в регистре 13 все семь тактов, чем достигается фиксация "еди20 ниц" с максимальной яркостью (эпюра Н» Фиг. 2 ) . Технико-экономический эффект" при использовани многоканального преобра25 зователя кода во временной интервал заключается в том, что благодаря параллельной работе каналов он обладает более высоким быстродействием. Это позволяет формировать временные интервалы по 300 каналам одновременно* 30 При этом реализация преобразователя осуществляется путем довольно малых аппаратурных затрат, а благодаря жесткой синхронизации работы всех б-поков преобразователь обладает также высокой надежностью работы. і • Фаг.і і '%> 11OO72R п 1 _! 1 JULJUUJULJLJULJLn^^ пп _ПП_Л_ п опа п 001 11 — и _| 010 1 ОН 1 too 1 1 tot 1 _г _ л= 1 по 1 ftf м н —1 Фиг. Z Редактор М.Келемеш Составитель В.Войтов Техред А. Ач Корректор И.Муска Заказ 4596/43 Тираж 862 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 1ИО35, Москва, Ж-35, Раушская наб., д. А/5 Филиал ППП "Патент", г.Ужгород, ул.Проектная, 4
ДивитисяДодаткова інформація
Автори англійськоюHrytsenko Volodymyr Illich
Автори російськоюГриценко Владимир Ильич
МПК / Мітки
Мітки: багатоканальний, коду, перетворювач, інтервал, часу
Код посилання
<a href="https://ua.patents.su/6-24133-bagatokanalnijj-peretvoryuvach-kodu-u-interval-chasu.html" target="_blank" rel="follow" title="База патентів України">Багатоканальний перетворювач коду у інтервал часу</a>
Попередній патент: Пристрій позиційної селекції інформації
Наступний патент: Пристрій для індікації
Випадковий патент: Спосіб отримання лиття