Завантажити PDF файл.

Формула / Реферат

Багатоканальний таймер, що містить вхід старту, вхід тактових імпульсів, N + 1 логічних елементів І, лічильник керування, виходи якого з'єднані з пер­шою групою адресних входів оперативного запам'ятовуючого пристрою з довільною вибіркою, який відрізняється тим, що в нього введено дискретну лінію затримки, N ІК-тригерів, N+2-й та N+3-й логічні елементи І, шину керування і логічний елемент АБО, причому перший вхід логічного елемента АБО з'єднаний із входом старту, а вихід - із лічильним входом лічильника керуван­ня і входом початкового установлення дискретної лінії затримки, інформаційні входи якої підключені до першої групи інформаційних виходів оперативного запам'ятовуючого пристрою з довільною вибіркою, вихід дискретної лінії за­тримки підключений до перших входів логічних елементів І, другі входи яких підключені до відповідних виходів другої групи інформаційних виходів оперативного запам'ятовуючого пристрою з довільною вибіркою, друга група адрес­них входів якого підключена до шини керування, виходи перших N логічних елементів І підключені до І-входів відповідних ІК-тригерів, вихід N+1-го логічного елемента І підключений до К-входів ІК-тригерів, вихід N+2-го логічного елемента І підключений до скидного входу лічильника керування, вихід N+3-го логічного елемента І підключений до другого входу логічного елемента АБО, входи синхронізації ІК- тригерів підключені до входу тактових імпульсів і лічильного входу дискретної лінії затримки, виходи ІК-тригерів підключені до виходів таймера.

Текст

Багатоканальний таймер, що містить вхід старту, вхід тактових імпульсів, N+1 логічних елементів І, лічильник керування, виходи якого з'єднані з першою групою адресних входів оперативного запам'ятовуючого пристрою з довільною вибіркою, який відрізняється тим, що в нього введено дискретну лінію затримки, N ІК-тригерів, N+2-й та N+3й логічні елементи І, шину керування і логічний елемент АБО, причому перший вхід логічного елемента АБО з'єднаний із входом старту, а ви хід - із лічильним входом лічильника керування і входом початкового установлення дискретної лінії затримки, інформаційні входи якої підключені до 39381 льсів відносно тактових дорівнює сумі затримок перемикання двох логічних елементів І встановлювального лічильника. В основу винаходу поставлено задачу створення пристрою з розширеними функціональними можливостями і збільшеною швидкодією за рахунок введення у пристрій дискретної лінії затримки, N ІК-тригерів, двох логічних елементів І, логічного елемента АБО і нових зв'язків, отримано можливість програмувати не тільки послідовність видачі вихідних сигналів, але й їх тривалість. При цьому затримка на видачу вихідних сигналів по відношенню до тактових сигналів суттєво зменшена і дорівнює часу спрацьовування ІК-тригера, що підвищує швидкодію пристрою. Поставлена задача вирішується тим, що у пристрій, який містить вхід старту, вхід тактових імпульсів, N+1 логічних елементів І, лічильник керування, виходи якого з'єднані з першою групою адресних входів оперативного запам'ятовуючого пристрою з довільною вибіркою новим є те, що в нього введено дискретну лінію затримки, N ІК- тригерів, N+2-й та 3-й логічні елементи І, шину керування і логічний елемент АБО, причому перший вхід логічного елемента АБО з'єднаний із входом старту, а вихід - із лічильним входом лічильника керування і входом початкового установлення дискретної лінії затримки, інформаційні входи якої підключені до першої групи інформаційних виходів оперативного запам'ятовуючого пристрою з довільною вибіркою, вихід дискретної лінії затримки підключений до перших входів логічних елементів І, др угі входи яких підключені до відповідних ви ходів другої гр упи інформаційних ви ходів оперативного запам'ятовуючого пристрою з довільною вибіркою, друга група адресних входів якого підключена до шини керування, виходи перших N логічних елементів і підключені до І-входів відповідних ІК-тригерів, вихід N+1-го логічного елемента і підключений до К-входів ІК-тригерів, ви хід N+2-го логічного елемента І підключений до скидного входу лічильника керування, вихід N+3-го логічного елемента І підключений до другого входу логічного елемента АБО, входи синхронізації ІК-тригерів підключені до входу тактових імпульсів і лічильного входу дискретної лінії затримки, виходи ІКтригерів підключені до виходів таймера. Причинно-наслідковий зв'язок між сукупністю ознак винаходу і технічним результатом полягає в такому. Введення вищенаведених конструктивних елементів з відповідними зв'язками дає можливість розширити функціональні можливості пристрою шляхом програмування тривалості вихідних імпульсів і підвищити швидкодію шляхом зменшення затримки вихідних імпульсів відносно тактових. На фіг. 1 наведено схему пристрою; на фіг. 2 часові діаграми роботи пристрою для випадку N=3 (N - кількість виходів таймера). Багатоканальний таймер містить дискретну лінію затримки (ДЛЗ) 1, оперативний запам'ятовуючий пристрій з довільною вибіркою (ОЗП) 2, лічильник керування 3, логічні елементи І 4, ІК-тригери 5, логічний елемент АБО 6, вхід тактових імпульсів 7, вхід старту 8, шин у керування 9, виходи 10. ДЛЗ 1 формує на виході імпульс, затриманий відносно моменту початкового установлення. Час затримки визначається кодом на інформаційних входа х дискретної лінії затримки І в момент початкового установлення. Як ДЛЗ може бути використаний перерахунковий пристрій, наприклад, мікросхема К 589хЛ4. Тригери 5 є синхронними ІК-тригерами, які змінюють свій стан при надходженні на вхід синхронізації тактового імпульсу. Пристрій працює таким чином. У початковому стані лічильник керування 3 перебуває у стані "0". На інформаційні входи ДЛЗ 1 з виходів ОЗП 2 надходить код затримки. Цей код визначається кодом адреси, який надходить на входи ОЗП 2 від лічильника керування 3 і з шини керування 9. На вхід тактови х імпульсів 7 надходять тактові імпульси. Робочий цикл починається після приходу імпульсу на вхід старту 8. Імпульс старту проходить через логічний елемент АБО 6, здійснює початкове установлення ДЛЗ 1 відповідно до коду на її інформаційних входах. Після надходження імпульсу початкового установлення ДЛЗ 1 починає відлік запрограмованого часового інтервалу, цей же імпульс замінює стан лічильника керування 3, що призводить до зміни інформації на виході ОЗП 2. Таким чином змінюється стан інформаційних входів ДЛЗ 1, а також стан перших входів відповідних логічних елементів І 4. По закінченні відліку запрограмованого часового інтервалу на ви ході ДЛЗ 1 видається затриманий сигнал. Стосовно до роботи пристрою згідно з часовою діаграмою, наведеною на фіг. 2, імпульс з виходу дискретної лінії затримки і через логічний елемент І 4 (1) надходить на І-вхід тригера 5 (1), дозволяючи установлення у стан 1. Тактовий імпульс, який надходить на вхід синхронізації тригера 5 (1), установлює його у стан 1. Затримка перемикання тригера 5 (1) відносно тактових імпульсів буде дорівнювати тільки затримці перемикання тригера 5 (1). Крім того, імпульс з виходу ДЛЗ 1 через логічний елемент І 4 (N+3) та логічний елемент АБО 6 здійснює початкове установлення ДЛЗ 1 згідно з новим кодом на її інформаційних входа х і збільшує вміст лічильника керування 3 на одиницю. Після початкового установлення починається новий цикл роботи ДЛЗ 1, змінюється код адреси на вході ОЗП 2, а на виходах ОЗП 2 змінюється код затримки і керуючі сигнали, які надходять на логічні елементи І 4, забезпечуючи підключення до виходу ДЛЗ 1 І-входу тригера 5 (2), логічного елемента АБО 6 і К-входів тригерів 5. По закінченні чергового робочого циклу ДЛЗ 1 імпульс з її виходу надходить через логічний елемент І 4 (2) на І-вхід тригера 5 (2), дозволяючи установлення у стан 1, і через логічний елемент І 4 (N+1) - на К-входи тригерів 5, дозволяючи їх установлення у стан 0. За спадом тактового імпульсу тригер 5 (1) установлюється у стан 1, а інші тригери 5 (3) – 5 (N) залишаються у стані 0. Таким чином, на виході тригера 5 (1) закінчується формування імпульсу за тривалістю, а на 2 39381 виході тригера 5 (2) формується фронт імпульсу і починається формування тривалості імпульсу. Оскільки між спадом імпульсу на виході тригера 5 (2) і фронтом імпульсу на виході тригера 5 (3) повинен бути інтервал, то після зміни коду адреси на вході ОЗП 2 на його виходах установлюється код цього інтервалу, який надходить на ДЛЗ 1, і сигнал керування логічними елементами І 4, які забезпечують підключення до виходу дискретної лінії затримки І логічних елементів І 4 (N+1) i 4 (N+3). Імпульс з виходу дискретної лінії затримки 1 забезпечить перемикання тригера 5 (2) у стан 0 і початкове установлення дискретної лінії затримки 1. Таким чином, формується спад імпульсу на виході тригера 5 (2) і починається формування інтервалу між імпульсом на виході тригера 5 (2) і фронтом імпульсу на виході тригера 5 (3). Формування фронтів і спадів імпульсів на інших ви ходах відбувається аналогічно. Порядок проходження імпульсів на виходах пристрою залежить від сигналів, які надходять на логічні елементи І 4 з ОЗП 2. Величина часових інтервалів (тривалості імпульсів та інтервалів між спадом попереднього і фронтом наступного імпульсу) вихідни х імпульсів визначається кодом, який надходить на інформаційні входи ДЛЗ 1 з ОЗП 2. Коди часових інтервалів і коди керування елементами І 4 заносяться в ОЗП 2 перед початком роботи. У кінці робочого циклу від ОЗП 2 надходять сигнали керування, які блокують логічні елементи І 4 (1) – 4 (N), 4 (N+3) і знімають блокування логічних елементів І 4 (N+1), 4 (N+2). В результаті цього імпульс на виході дискретної лінії затримки 1 забезпечує початкове установлення лічильника 2 керування і установлення в 0 тригерів 5. Новий робочий цикл починається в момент, коли на вхід старту 8 надходить імпульс. Величина часових інтервалів і порядок проходження вихідних імпульсів багатоканального таймера у новому циклі будуть залежати від сигналів, які установляться на шині керування 9. 3 Фіг. 1 39381 4 5 Фіг. 2 ТІ – тактові імпульси; КЛ – керуючий лічильник; ІЗ – імпульс запуску; ДЛЗ – дискретна лінія затримки; ЗП - запам'ятовуючийй пристрій 39381 39381 __________________________________________________________ ДП "Український інститут промислової власності" (Укрпатент) Україна, 01133, Київ-133, бульв. Лесі Українки, 26 (044) 295-81-42, 295-61-97 __________________________________________________________ Підписано до друку ________ 2001 р. Формат 60х84 1/8. Обсяг ______ обл.-вид. арк. Тираж 50 прим. Зам._______ ____________________________________________________________ УкрІНТЕІ, 03680, Київ-39 МСП, вул. Горького, 180. (044) 268-25-22 ___________________________________________________________ 6

Дивитися

Додаткова інформація

Назва патенту англійською

Multichannel timer

Автори англійською

Pyko Heorhii Anatoliiovych

Назва патенту російською

Многоканальный таймер

Автори російською

Пико Георгий Анатольевич

МПК / Мітки

МПК: H03K 5/13, H03K 5/01

Мітки: багатоканальний, таймер

Код посилання

<a href="https://ua.patents.su/6-39381-bagatokanalnijj-tajjmer.html" target="_blank" rel="follow" title="База патентів України">Багатоканальний таймер</a>

Подібні патенти