Формувач періодичної послідовності двох імпульсних кодових серій з програмованими параметрами
Номер патенту: 93714
Опубліковано: 10.10.2014
Автори: Харченко Вячеслав Сергійович, Рубанов Василь Григорович, Коробкова Олена Миколаївна, Коробков Микола Григорович
Формула / Реферат
Формувач періодичної послідовності двох імпульсних кодових серій з програмованими параметрами, який містить два реверсивні двійкові лічильники, кожен з яких має вхід подачі імпульсів синхронізації, вхід налагодження на режим підсумовування/віднімання, вхід дозволу синхронного паралельного завантаження і входи подачі даних, вхід дозволу режиму рахування, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; перший і другий елементи АБО; ланцюжок, що складається з послідовно поєднаних резистора і конденсатора; синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І, при цьому спільна точка послідовно сполучених резистора і конденсатора поєднана з інформаційним входом D-тригера, з одним входом першого та другого двовходового елемента І; другий вхід першого елемента І створює вхід подачі імпульсів зупинки процесу генерації імпульсів; вихід першого двовходового елемента І з'єднано зі входом асинхронної установки D-тригера у нульовий стан; другий вхід другого елемента І з'єднано з виходом першого елемента АБО, один з входів якого з'єднано з виходом D-тригера; вихід другого елемента АБО з'єднано зі входом дозволу синхронного паралельного завантаження першого лічильника; вихід переповнювання першого лічильника, який утворює вихід формувача, з'єднано зі входом інвертора, вихід якого з'єднано зі входом дозволу режиму лічби першого лічильника; входи паралельного завантаження даних лічильників утворюють входи програмування формувача на задані часові параметри імпульсів на виході формувача; вихід другого елемента І з'єднано зі входами асинхронної установки лічильників у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, створюючи вхід формувача - вхід подачі безперервної періодичної послідовності імпульсів з виходу зовнішнього генератора; тактовий вхід D-тригера створює вхід подачі імпульсів запуску, який відрізняється тим, що введено: перший і другий елементи І-НІ; другий інвертор; елемент АБО-НІ; JK-тригер зі входом асинхронної установки у нульовий стан, при цьому, входи другого елемента АБО з'єднано з виходами другого, третього і четвертого розрядів першого лічильника; вихід переповнення першого лічильника з'єднано зі входом першого інвертора, вихід якого з'єднано зі входами першого і другого елементів І-НІ; вихід переповнення другого лічильника з'єднано з другим входом першого елемента І-НІ і входом другого інвертора; вихід першого елемента І-НІ з'єднано зі входом дозволу режиму лічби другого лічильника; вихід другого інвертора з'єднано з другим входом другого елемента І-НІ, вихід якого з'єднано з першим входом елемента АБО-НІ і входами J і К JK-тригера; другий вхід елемента АБО-НІ з'єднано з інверсним виходом JK-тригера; вихід елемента АБО-НІ з'єднано з четвертим входом другого елемента АБО; прямий вихід JK-тригера з'єднано з другим входом першого елемента АБО і входом дозволу паралельного завантаження другого лічильника; тактовий вхід JK-тригера з'єднано зі входом формувача; вхід асинхронної установки у нульовий стан JK-тригера з'єднано з виходом першого елемента АБО.
Текст
Реферат: Формувач періодичної послідовності двох імпульсних кодових серій з програмованими параметрами містить: два реверсивні двійкові лічильники, кожен з яких має вхід подачі імпульсів синхронізації, вхід налагодження на режим підсумовування/віднімання, вхід дозволу синхронного паралельного завантаження і входи подачі даних, вхід дозволу режиму рахування, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; перший і другий елементи АБО; ланцюжок, що складається з послідовно поєднаних резистора і конденсатора; синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І. Введено перший і другий елементи І-НІ; другий інвертор; елемент АБОНІ; JK-тригер зі входом асинхронної установки у нульовий стан. UA 93714 U (12) UA 93714 U UA 93714 U 5 10 15 20 25 30 35 40 45 50 55 60 Корисна модель належить до імпульсної техніки і призначена для формування періодичної послідовності двох імпульсних кодових серій з програмованими часовими параметрами і фіксованою паузою між серіями, яка дорівнює двом тактам, що містить два імпульсу, програмованої тривалості і програмованої тривалістю паузи між імпульсами. Відомі формувачі, що містять кварцовий задавальний генератор, який працює в безперервному режимі, пристрій синхронізації і вихідний пристрій, що забезпечує формування необхідних імпульсів, часові параметри яких визначаються часовими параметрами імпульсів, що подаються на вхід (Тактовий генератор. Авторське свідоцтво СРСР № 307502. - Бюлетень винаходів. № 20, 1971; Тактовий генератор. АС СРСР № 354544. - Бюлетень винаходів. № 30, 1972). Недолік відомих пристроїв - обмежені функціональні можливості, обумовлені налагоджуванням на фіксований режим параметрів імпульсів. Найбільш близьким за технічною суттю і результатом, що досягається, є формувач періодичної послідовності двох імпульсних кодових серій з програмованими параметрами (патент на корисну модель України № 53542 від 11.10.2010), який містить: два реверсивні двійкові лічильники, кожен з яких має вхід подачі імпульсів синхронізації, вхід налагодження на режим підсумовування/віднімання, вхід дозволу синхронного паралельного завантаження і входи подачі даних, вхід дозволу режиму рахування, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; перший і другий елементи АБО; ланцюжок, що складається з послідовно поєднаних резистора і конденсатора; синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І, при цьому спільна точка послідовно сполучених резистора і конденсатора поєднана з інформаційним входом D-тригера, з одним входом першого та другого двовходового елемента І; другий вхід першого елемента І створює вхід подачі імпульсів зупинки процесу генерації імпульсів; вихід першого двовходового елемента І з'єднано зі входом асинхронної установки D-тригера у нульовий стан; другий вхід другого елемента І з'єднано з виходом першого елемента АБО, один з входів якого з'єднано з виходом D-тригера; вихід другого елемента АБО з'єднано зі входом дозволу синхронного паралельного завантаження першого лічильника; вихід переповнювання першого лічильника, який утворює вихід формувача, з'єднано зі входом інвертора, вихід якого з'єднано зі входом дозволу режиму лічби першого лічильника; входи паралельного завантаження даних лічильників утворюють входи програмування формувача на задані часові параметри імпульсів на виході формувача; вихід другого елемента І з'єднано зі входами асинхронної установки лічильників у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, створюючи вхід формувача - вхід подачі безперервної періодичної послідовності імпульсів з виходу зовнішнього генератора; тактовий вхід D-тригера створює вхід подачі імпульсів запуску. Недолік відомого пристрою - обмежені функціональні можливості. В основу корисної моделі поставлено задачу удосконалення формувача періодичної послідовності двох імпульсних кодових серій з програмованими параметрами шляхом введення нового складу елементів і нової організації взаємних з'єднань між ними. Поставлена задача вирішується тим, що в формувач періодичної послідовності двох імпульсних кодових серій з програмованими параметрами, який містить: два реверсивні двійкові лічильники, кожен з яких має вхід подачі імпульсів синхронізації, вхід налагодження на режим підсумовування/віднімання, вхід дозволу синхронного паралельного завантаження і входи подачі даних, вхід дозволу режиму рахування, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; перший і другий елементи АБО; ланцюжок, що складається з послідовно поєднаних резистора і конденсатора; синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І, при цьому спільна точка послідовно сполучених резистора і конденсатора поєднана з інформаційним входом D-тригера, з одним входом першого та другого двовходового елемента І; другий вхід першого елемента І створює вхід подачі імпульсів зупинки процесу генерації імпульсів; вихід першого двовходового елемента І з'єднано зі входом асинхронної установки D-тригера у нульовий стан; другий вхід другого елемента І з'єднано з виходом першого елемента АБО, один з входів якого з'єднано з виходом D-тригера; вихід другого елемента АБО з'єднано зі входом дозволу синхронного паралельного завантаження першого лічильника; вихід переповнювання першого лічильника, який утворює вихід формувача, з'єднано зі входом інвертора, вихід якого з'єднано зі входом дозволу режиму лічби першого лічильника; входи паралельного завантаження даних лічильників утворюють входи програмування формувача на задані часові параметри імпульсів на виході формувача; вихід другого елемента І з'єднано зі входами асинхронної установки лічильників у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, 1 UA 93714 U 5 10 15 20 25 30 35 40 45 50 55 60 створюючи вхід формувача - вхід подачі безперервної періодичної послідовності імпульсів з виходу зовнішнього генератора; тактовий вхід D-тригера створює вхід подачі імпульсів запуску, відповідно до корисної моделі, введено: перший і другий елементи І-НІ; другий інвертор; елемент АБО-НІ; JK-тригер зі входом асинхронної установки у нульовий стан, при цьому, входи другого елемента АБО з'єднано з виходами другого, третього і четвертого розрядів першого лічильника; вихід переповнення першого лічильника з'єднано зі входом першого інвертора, вихід якого з'єднано зі входами першого і другого елементів І-НІ; вихід переповнення другого лічильника з'єднано з другим входом першого елемента I-НІ і входом другого інвертора; вихід першого елемента І-НІ з'єднано зі входом дозволу режиму лічби другого лічильника; вихід другого інвертора з'єднано з другим входом другого елемента І-НІ, вихід якого з'єднано з першим входом елемента АБО-НІ і входами J і К JK-тригера; другий вхід елемента АБО-НІ з'єднано з інверсним виходом JK-тригера; вихід елемента АБО-НІ з'єднано з четвертим входом другого елемента АБО; прямий вихід JK-тригера з'єднано з другим входом першого елемента АБО і входом дозволу паралельного завантаження другого лічильника; тактовий вхід JKтригера з'єднано зі входом формувача; вхід асинхронної установки у нульовий стан JK-тригера з'єднано з виходом першого елемента АБО. Заявлений формувач має новий склад елементів і нову організацію взаємозв'язків між ними, тобто містить нову сукупність ознак, які забезпечують нові технічні властивості. Технічний результат, як наслідок цих властивостей, розширення області використання і функціональних можливостей формувача. На фіг. 1 приведена схема формувача. Формувач містить: перший (1) і другий (2) реверсивні двійкові лічильники, кожен з яких має вхід налагодження на режим підсумовування/віднімання U, вхід подачі тактових імпульсів С, вхід дозволу синхронного паралельного завантаження L і входи подачі даних D0-D3, вхід Р0 дозволу/заборони режиму лічби, вхід асинхронної установки у нульовий стан R, вихід переповнювання Р4; JK-тригер (15) зі входом асинхронної установки у нульовий стан; перший (3) і другий (11) інвертори; перший (10) і другий (4) елементи АБО; перший (12) і другий (13) елементи І-НІ; елемент АБО-НІ (14); ланцюжок з послідовно сполучених резистора (5) і конденсатора (6), підключеного до джерела живлення +Е; синхронний D-тригер (7) зі входом R асинхронної установки у нульовий стан; перший (8) і другий (9) елементи І. Загальна точка послідовно сполучених резистора 5 і конденсатора 6 з'єднана з інформаційним входом D-тригера 7, з одним входом елементів 8, 9. Другий вхід елемента І 8 створює вхід подачі імпульсів (Stop) зупинки процесу генерації імпульсів. Вихід елемента 8 з'єднано зі входом асинхронної установки D-тригера 7 у нульовий стан. Другий вхід елемента 9 з'єднано з виходом елемента 10. Вихід елемента 9 з'єднано зі входами R асинхронної установки у нульовий стан JK-тригера і лічильників. Один зі входів елемента 10 поєднаний з виходом Dтригера 7, другий - з прямим виходом JK-тригера і входом L дозволу режиму завантаження лічильника 2. Входи елемента АБО 4 з'єднано з виходами другого (Q1), третього (Q2) і четвертого (Q3) розрядів лічильника 1 і виходом елемента 14. Вихід переповнювання лічильника 1, який утворює вихід F формувача, з'єднано зі входом інвертора 3, вихід якого з'єднано зі входом Р0 дозволу режиму лічби лічильника 1 і першими входами елементів 12, 13. Вихід переповнення лічильника 2 з'єднано зі входом інвертора 11 і другим входом елемента 12, вихід якого з'єднано зі входом Р0 дозволу режиму лічби лічильника 2. Вихід інвертора 11 з'єднано з другим входом елемента І-HI 13, вихід якого з'єднано з першим входом елемента АБО-НІ і входами J і К JK-тригера. Другий вхід елемента АБО-НІ з'єднано з інверсним виходом JK-тригера. Вихід елемента АБО-НІ з'єднано з четвертим входом елемента АБО 4. Прямий вихід JK-тригера з'єднано з другим входом елемента АБО 10 і входом дозволу синхронного паралельного завантаження лічильника 2. Входи паралельного завантаження D0-D3 лічильника 1 утворюють входи b0-b3 налагодження формувача на задану тривалість імпульсів в серії. Входи паралельного завантаження D0-D3 лічильника 2 утворюють входи d0-d3 налагодження формувача на задану тривалість паузи між імпульсами в серії. Тактової входи JK-тригера і лічильників сполучені між собою, утворюючи вхід С формувача - вхід подачі безперервної періодичної послідовності імпульсів з виходу зовнішнього генератора. Тактовий вхід С тригера 7 утворює вхід подачі імпульсів запуску (Start) формування вихідних імпульсів. Другий вхід елемента 8 утворює вхід подачі імпульсів зупинки (Stop) процесу генерації імпульсів. Заявлений формувач має новий склад елементів і нову організацію взаємозв'язків між ними, тобто містить нову сукупність ознак, які забезпечують нові технічні властивості. Технічний результат, як наслідок цих властивостей, розширення області використання і функціональних можливостей формувача. 2 UA 93714 U 5 10 15 20 25 30 35 40 45 50 55 Працює формувач в наступній послідовності. Наявність ланцюжка, що складається із поєднаних послідовно резистора 5 і конденсатора 6, підключеного до шини живлячої напруги +Е, при включенні джерела живлення протягом деякого проміжку часу формує рівень логічного нуля на вході R асинхронної установки у нульовий стан тригера 7 і входах елементів 8 та 9, забезпечуючи формування рівня логічного нуля на входах R асинхронної установки у нульовий стан відповідно D-тригера, JK-тригера і лічильників. Після закінчення перехідного процесу, пов'язаного з включенням джерела живлення тригери і лічильники переходять у нульовий стан, формуючи рівень логічного нуля відповідно на виходах Q тригерів і на виходах переповнювання Р4 лічильників, що веде до формування рівня 0 на виході елемента 10, з'єднаного зі входом елемента І 9, що забезпечує підтвердження (блокування) рівня 0 на його виході і по закінченню перехідного процесу, пов'язаного із зарядом конденсатора 6, що забезпечує рівень 0 на входах асинхронної установки у нульовий стан JKтригера і лічильників. Оскільки режим асинхронної установки у нульовий стан має пріоритет по відношенню до всіх останніх режимів, то до тих пор поки на вході елемента 9 (а отже і на його виході) зберігатиметься рівень логічного нуля, нульовий стан JK-тригера і лічильників залишатиметься незмінним. Під час вступу імпульсу запуску (Start) на тактовий вхід С тригера 7 по його фронту тригер переходить в одиничний стан (Q=1), формуючи рівень логічної одиниці на вході і виході елемента АБО 10, а отже на вході і виході елемента І 9, що забезпечує рівень логічної одиниці на входах R JK-тригера і лічильників, знімаючи блокування нульового стану. Нульове значення сигналу з виходу елемента 13, яке поступає на входи J і К JK-тригера, готує його до переходу в одиничний стан. Нульове значення сигналу з прямого виходу JK-тригера, яке поступає на вхід дозволу паралельного завантаження L лічильника 2, готує його до прийому інформації зі входів d0-d3, а нульове значення сигналу з виходу елемента АБО 4, яке поступає на вхід дозволу паралельного завантаження L лічильника 1, готує його до прийому інформації зі входів b0-b3. Під час першого (після закінчення перехідного процесу, пов'язаного із зняттям блокування) тактового імпульсу С по його фронту відбувається перехід JK-тригера в одиничний стан і паралельне завантаження лічильників значеннями сигналів, що подаються на відповідні входи D0-D3, тобто лічильник 1 переходить у стан В = b3b2b1b0, формуючі одиничне значення на виході формувача і нульове значення на вході Р0 лічильника 1, що веде до переходу його у режим лічби, а лічильник 2 переходить у стан D=d3d2d1d0, формуючі нульове значення на виході елемента 14 і одиничне значення на виходах елементів 4, 12, 13, тобто на входах L лічильників і на входах J і К JK-тригера, що забезпечує режим зберігання лічильника 2 і JK-тригера. І тоді під час вступу другого тактового імпульсу лічильник 1 переходіть у стан В-1, стан лічильника 2, рівний d3d2d1d0, і одиничний стан JK-тригера залишаться незмінними. Під час вступу подальших тактових імпульсів процеси аналогічні, до тих пор, поки зміст лічильника 1 не стане рівним 0, що забезпечує рівень логічного 0 на виході формувача і рівень логічної одиниці на виході інвертора 3 (на вході Р0 лічильника 1), рівень логічного 0 на виході елемента 12 (на вході Р0 лічильника 2), у результаті чого лічильник 1 переходіть у режим зберігання, а лічильник 2-у режим лічби. Одиничний стан JK-тригера залишиться незмінними. І тоді під час вступу наступного тактового імпульсу лічильник 2 переходіть у стан D-1, нульовий стан лічильника 1 і одиничний стан JK-тригера залишаться незмінними. Під час вступу подальших тактових імпульсів процеси аналогічні, до тих пор, поки зміст лічильника 2 не стане рівним 0001, що забезпечує рівень логічного 0 на виході елемента АБО 4 (на вході Р0 лічильника 1), у результаті чого лічильник 1 переходіть у режим завантаження. З приходом чергового тактового імпульсу лічильник 2 переходить у нульовий стан, лічильник 1 знову переходить у стан В = b3b2b1b0, формуючі одиничне значення на виході формувача і на виходах елементів 4, 12, 13, тобто на входах J і К тригера, і нульове значення на вході Р0 лічильника 1, що забезпечує режим лічби режим лічильника 1 і режим зберігання лічильника 2 і JK -тригера. Під час вступу наступного і подальших тактових імпульсів зміст лічильника 1 буде зменшуватись, а нульовий стан лічильника 2 і одиничний стан JK-тригера залишаться незмінним, до тих пір, поки зміст лічильника 1 не стане рівним 0, що веде до формування рівня логічного нуля на входах J і К JK-тригера, і тоді з приходом наступного тактового імпульсу JKтригер переходить у нульовий стан. Нульовий стан лічильників залишиться незмінним, тобто формувач повертається в вихідний стан. Надалі усі процеси повторюються. Зупинка процесу формування послідовності імпульсів на виході формувача здійснюється подачею імпульсу, відповідного рівню логічного нуля, на вхід зупинки (Stop), що формує активний рівень сигналу на вході R асинхронної установки D-тригера 7, що призводить до переходу його у нульовий стан (Q=0). 3 UA 93714 U 5 10 15 20 25 30 Якщо у момент вступу тактового імпульсу JK-тригер знаходиться у нульовому стані, то при переході D-тригера 7 у нульовий стан на вході елемента АБО 10 і його виході буде сформований рівень логічного 0, обумовлюючи рівень логічного нуля на вході та виході елемента І 9, що призведе до блокування нульового стану лічильників, а отже, до припинення процесу генерації. Якщо у момент вступу тактового імпульсу JK-тригер знаходитиметься в одиничному стані, то на вході елемента І 9 також формується одиничне значення. Оскільки на другому вході цього елемента також рівень логічної одиниці, визначений напругою на конденсаторі 6, який зарядився при включенні джерела живлення, то на виході елемента І 9, а отже, і на входах R JK-тригера і лічильників буде рівень логічної одиниці. Звідси витікає, що після вступу імпульсу Stop припинення генерації не станеться, обумовлюючи тим самим запобігання спотворенню останнього імпульсу у вихідній послідовності. І тільки зі вступом подальших імпульсів, коли відбуватиметься перехід JK-тригера у нульовий стан, на виході елемента АБО 10 буде сформований рівень логічного 0, обумовлюючи рівень 0 на вході та виході елемента І 9, що приведе до блокування нульового стану JK-тригера і лічильників, а отже, до припинення процесу генерації. Зі вступом наступного імпульсу запуску усі процеси повторюються. Таким чином, після закінчення перехідного процесу, пов'язаного із зняттям блокування, під час вступу на вхід С формувача періодичної послідовності імпульсів з періодом Т на виході формувача генерується періодична послідовність кодових серій, що містять два імпульси рівної програмованої тривалості і програмованої тривалості паузи між ними. Тривалість імпульсів в серії визначається значенням В: tи = ВТ. Тривалість паузи між імпульсами в серії визначається значенням D: tп = DT. Тривалість паузи між серіями дорівнює 2Т. На фіг. 2 приведений граф переходів формувача, що складається з трьох кілець (верхнє кільце - граф переходів JK-тригера, середнє кільце - граф переходів лічильника 2, нижнє кільце - граф переходів лічильника 1) із загальною вершиною, відповідною нульовому стану JKтригера і лічильників, а на фіг. 3 - епюри, що ілюструють роботу для варіанту налагодження В = 4, D=7. Тривалість імпульсів в серії tи = ВТ = 4Т, тривалість паузи між імпульсами в серії tп = DT=7Т, тривалість паузи між серіями дорівнює 2Т. На відміну від відомого пристрою формування періодичної послідовності двох імпульсних кодових серій з програмованими часовими параметрами і фіксованою паузою між серіями, яка дорівнює двом тактам, розширює функціональної можливості формувача. ФОРМУЛА КОРИСНОЇ МОДЕЛІ 35 40 45 50 55 60 Формувач періодичної послідовності двох імпульсних кодових серій з програмованими параметрами, який містить два реверсивні двійкові лічильники, кожен з яких має вхід подачі імпульсів синхронізації, вхід налагодження на режим підсумовування/віднімання, вхід дозволу синхронного паралельного завантаження і входи подачі даних, вхід дозволу режиму рахування, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; перший і другий елементи АБО; ланцюжок, що складається з послідовно поєднаних резистора і конденсатора; синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І, при цьому спільна точка послідовно сполучених резистора і конденсатора поєднана з інформаційним входом D-тригера, з одним входом першого та другого двовходового елемента І; другий вхід першого елемента І створює вхід подачі імпульсів зупинки процесу генерації імпульсів; вихід першого двовходового елемента І з'єднано зі входом асинхронної установки D-тригера у нульовий стан; другий вхід другого елемента І з'єднано з виходом першого елемента АБО, один з входів якого з'єднано з виходом D-тригера; вихід другого елемента АБО з'єднано зі входом дозволу синхронного паралельного завантаження першого лічильника; вихід переповнювання першого лічильника, який утворює вихід формувача, з'єднано зі входом інвертора, вихід якого з'єднано зі входом дозволу режиму лічби першого лічильника; входи паралельного завантаження даних лічильників утворюють входи програмування формувача на задані часові параметри імпульсів на виході формувача; вихід другого елемента І з'єднано зі входами асинхронної установки лічильників у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, створюючи вхід формувача вхід подачі безперервної періодичної послідовності імпульсів з виходу зовнішнього генератора; тактовий вхід D-тригера створює вхід подачі імпульсів запуску, який відрізняється тим, що введено: перший і другий елементи І-НІ; другий інвертор; елемент АБО-НІ; JK-тригер зі входом асинхронної установки у нульовий стан, при цьому, входи другого елемента АБО з'єднано з виходами другого, третього і четвертого розрядів першого лічильника; вихід переповнення першого лічильника з'єднано зі входом першого інвертора, вихід якого з'єднано зі входами 4 UA 93714 U 5 10 першого і другого елементів І-НІ; вихід переповнення другого лічильника з'єднано з другим входом першого елемента І-НІ і входом другого інвертора; вихід першого елемента І-НІ з'єднано зі входом дозволу режиму лічби другого лічильника; вихід другого інвертора з'єднано з другим входом другого елемента І-НІ, вихід якого з'єднано з першим входом елемента АБО-НІ і входами J і К JK-тригера; другий вхід елемента АБО-НІ з'єднано з інверсним виходом JKтригера; вихід елемента АБО-НІ з'єднано з четвертим входом другого елемента АБО; прямий вихід JK-тригера з'єднано з другим входом першого елемента АБО і входом дозволу паралельного завантаження другого лічильника; тактовий вхід JK-тригера з'єднано зі входом формувача; вхід асинхронної установки у нульовий стан JK-тригера з'єднано з виходом першого елемента АБО. 5 UA 93714 U Комп’ютерна верстка Л. Бурлак Державна служба інтелектуальної власності України, вул. Урицького, 45, м. Київ, МСП, 03680, Україна ДП “Український інститут промислової власності”, вул. Глазунова, 1, м. Київ – 42, 01601 6
ДивитисяДодаткова інформація
Автори англійськоюKorobkov Mykola Hryhorovych, Korobkova Olena Mykolaivna, Rubanov Vasyl Hryhorovych, Kharchenko Viacheslav Serhiiovych
Автори російськоюКоробков Николай Григорьевич, Коробкова Елена Николаевна, Рубанов Василий Григорьевич, Харченко Вячеслав Сергеевич
МПК / Мітки
МПК: H03K 3/78
Мітки: послідовності, імпульсних, серій, параметрами, періодичної, кодових, формувач, програмованими, двох
Код посилання
<a href="https://ua.patents.su/8-93714-formuvach-periodichno-poslidovnosti-dvokh-impulsnikh-kodovikh-serijj-z-programovanimi-parametrami.html" target="_blank" rel="follow" title="База патентів України">Формувач періодичної послідовності двох імпульсних кодових серій з програмованими параметрами</a>
Попередній патент: Автобус міський
Наступний патент: Формувач періодичної послідовності двоімпульсних кодових серій з програмованими параметрами
Випадковий патент: Пристрій для гелій-неонової лазеротерапії