Формувач одиночного імпульсу з розподілом по трьох каналах і затримкою, яка визначається його тривалістю

Завантажити PDF файл.

Формула / Реферат

Формувач одиночного імпульсу з розподілом по трьох каналах і затримкою, яка визначається його тривалістю, що містить два реверсивні двійкові лічильники, налагоджені на режим віднімання, кожен з яких має вхід подачі імпульсів синхронізації, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; перший і другий елементи АБО; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора; стартостопний пристрій, якій містить синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І; при цьому загальна точка послідовно сполучених резистора і конденсатора з'єднана з інформаційним входом D-тригера, з одним входом першого та другого двовходових елементів І; вихід першого двовходового елемента І сполучений зі входом асинхронної установки D-тригера в нульовий стан; другий вхід другого елемента І сполучений з виходом другого елемента АБО, один з входів якого поєднаний з виходом переповнювання першого лічильника, входом інвертора, вихід якого поєднаний зі входом дозволу лічби першого лічильника, другий вхід другого елемента АБО сполучений з виходом переповнювання другого лічильника та першим входом першого елемента АБО, третій вхід другого елемента АБО сполучений з виходом D-тригера; вихід другого елемента І з'єднаний зі входами асинхронної установки лічильників у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, утворюючи вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора, який відрізняється тим, що в нього введено третій, четвертий і п'ятий елементи АБО; третій і четвертий елементи І; підсумовувальний лічильник, який має вхід подачі тактових імпульсів, вхід дозволу режиму рахування, вхід асинхронної установки у нульовий стан, при цьому його вхід дозволу режиму рахування, який утворює вхід подачі управляючих імпульсів, визначаючих тривалість і затримку імпульсів, з'єднано з тактовим входом D-тригера, з другим входом першого елемента АБО, з першим входом третього елемента АБО, вихід якого з'єднано зі входом дозволу синхронного паралельного завантаження другого лічильника, і з першим входом елемента АБО, вихід якого з'єднано зі входом дозволу режиму лічби другого лічильника; другий вхід третього елемента АБО з'єднано з виходом переповнення другого лічильника і першим входом четвертого елемента І; другий вхід четвертого елемента АБО з'єднано з виходом переповнення першого лічильника; перший вхід третього елемента І з'єднано з другим входом четвертого елемента І, другим входом першого елемента І та виходом інвертора; другий вхід третього елемента І з'єднано з виходом другого елемента І; вихід якого з'єднано зі входом асинхронної установки у нульовий стан підсумовувального лічильника; виходи підсумовувального лічильника з'єднано з відповідними входами завантажування даних першого та другого лічильників і входами п'ятого елемента АБО, вихід якого утворює вихід першого каналу формувача; тактовий вхід третього лічильника з'єднано зі входом формувача; тактовий вхід підсумовувального лічильника з'єднано зі входом формувача; вихід переповнення першого лічильника утворює вихід другого каналу формувача, вихід четвертого елемента І утворює вихід третього каналу.

Текст

Формувач одиночного імпульсу з розподілом по трьох каналах і затримкою, яка визначається його тривалістю, що містить два реверсивні двійкові лічильники, налагоджені на режим віднімання, кожен з яких має вхід подачі імпульсів синхронізації, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; перший і другий елементи АБО; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора; стартостопний пристрій, якій містить синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І; при цьому загальна точка послідовно сполучених резистора і конденсатора з'єднана з інформаційним входом D-тригера, з одним входом першого та другого двовходових елементів І; вихід першого двовходового елемента І сполучений зі входом асинхронної установки Dтригера в нульовий стан; другий вхід другого елемента І сполучений з виходом другого елемента АБО, один з входів якого поєднаний з виходом переповнювання першого лічильника, входом інвертора, вихід якого поєднаний зі входом дозволу лічби першого лічильника, другий вхід другого елемента АБО сполучений з виходом переповнювання другого лічильника та першим входом першого елемента АБО, третій вхід другого елемента АБО сполучений з виходом D-тригера; вихід другого елемента І з'єднаний зі входами асинхронної 2 (19) 1 3 65282 4 \ Корисна модель належить до імпульсної техніки і призначена для формування одиночного імпульсу з розподілом по трьом каналам і затримкою, яка визначається його тривалістю. Відомі формувачі, що містять кварцовий задаючий генератор, який працює в безперервному режимі, пристрій синхронізації і вихідний пристрій, що забезпечує формування необхідних імпульсів, часові параметри яких визначаються часовими параметрами імпульсів, що подаються на вхід (Тактовий генератор. Авторське свідоцтво СРСР № 307502. - Бюлетень винаходів. № 20,1971; Тактовий генератор. Авторське свідоцтво СРСР № 354544. - Бюлетень винаходів. № 30,1972). Недолік відомих пристроїв - обмежені функціональні можливості, обумовлені налагоджуванням на фіксований режим часових параметрів вихідних імпульсів. Найбільш близьким за технічною суттю і результатом, що досягається, є формувач одиночного імпульсу з розподілом по трьом каналам і затримкою, яка визначається його тривалістю (патент України на корисну модель № 53542, бюл. № 19,2010), що містить два реверсивні двійкові лічильники, налагоджених на режим віднімання, кожен з яких має вхід подачі імпульсів синхронізації, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; перший і другий елементи АБО; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора; стартостопний пристрій, якій містить синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І; при цьому загальна точка послідовно сполучених резистора і конденсатора з'єднана з інформаційним входом D-тригера, з одним входом першого та другого двовходового елемента І; вихід першого двовходового елемента І сполучений зі входом асинхронної установки Dтригера в нульовий стан; другий вхід другого елемента І, який сполучений з виходом другого елемента АБО, один з входів якого поєднаний з виходом переповнювання першого лічильника, входом інвертора, вихід якого поєднаний зі входом дозволу лічби першого лічильника, другий вхід другого елемента АБО сполучений з виходом переповнювання другого лічильника та першим входом першого елемента АБО, третій вхід другого елемента АБО сполучений з виходом D-тригера; вихід другого елемента І з'єднаний зі входами асинхронної установки лічильників у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, утворюючи вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора. Недолік відомого пристрою - обмежені функціональні можливості. У основу корисної моделі поставлено завдання забезпечення розширення функціональних можливостей формувача одиночного імпульсу з розподілом його по трьом каналам і затримкою, яка визначається його тривалістю, шляхом введення нового складу елементів і нової організації взаємних з'єднань між ними. Поставлене завдання вирішується тим, що в формувач одиночного імпульсу з розподілом його по трьом каналам і затримкою, яка визначається його тривалістю, що містить який містить два реверсивні двійкові лічильники, налагоджених на режим віднімання, кожен з яких має вхід подачі імпульсів синхронізації, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; перший і другий елементи АБО; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора; стартостопний пристрій, якій містить синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І; при цьому загальна точка послідовно сполучених резистора і конденсатора з'єднана з інформаційним входом Dтригера, з одним входом першого та другого двовходового елемента І; вихід першого двовходового елемента І сполучений зі входом асинхронної установки D-тригера в нульовий стан; другий вхід другого елемента І, який сполучений з виходом другого елемента АБО, один з входів якого поєднаний з виходом переповнювання першого лічильника, входом інвертора, вихід якого поєднаний зі входом дозволу лічби першого лічильника, другий вхід другого елемента АБО сполучений з виходом переповнювання другого лічильника та першим входом першого елемента АБО, третій вхід другого елемента АБО сполучений з виходом Dтригера; вихід другого елемента І з'єднаний зі входами асинхронної установки лічильників у нульовий стан; тактові входи першого та другого лічильників сполучені між собою, утворюючи вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора, відповідно до корисної моделі введено третій, четвертий і п'ятий елементи АБО; третій і четвертий елементи І; підсумовувальний лічильник, який має вхід подачі тактових імпульсів, вхід дозволу режиму рахування, вхід асинхронної установки у нульовий стан, при цьому, його вхід дозволу режиму рахування, який утворює вхід подачі управляючих імпульсів, визначаючих тривалість і затримку імпульсів, з'єднано з тактовим входом D-тригера, з другим входом першого елемента АБО, з першим входом третього елемента АБО, вихід якого з'єднано зі входом дозволу синхронного паралельного завантаження другого лічильника, і з першим входом четвертого елемента АБО, вихід якого з'єднано зі входом дозволу режиму лічби другого лічильника; другий вхід третього елемента АБО з'єднано з виходом переповнення другого лічильника і першим входом четвертого елемента І; другий вхід четвертого елемента АБО з'єднано з виходом переповнення першого лічильника; перший вхід третього елемента І з'єднано з другим входом четвертого елемента І, другим входом першого елемента І та виходом інвертора; другий вхід третього елемента І з'єднано з виходом другого елемента I, вихід якого з'єднано зі входом асинхронної уста 5 новки у нульовий стан підсумовувального лічильника; виходи підсумовувального лічильника з'єднано з відповідними входами завантажування даних першого та другого лічильників і входами п'ятого елемента АБО, вихід якого утворює вихід першого каналу формувача; тактовий вхід третього лічильника з'єднано зі входом формувача; тактової вхід підсумовувального лічильника з'єднано зі входом формувача; вихід переповнення першого лічильника утворює вихід другого каналу, вихід четвертого елемента І утворює вихід третього каналу. Заявлений формувач має новий склад елементів і нову організацію взаємозв'язків між ними, тобто містить нову сукупність ознак, які забезпечують нові технічні властивості. Технічний результат, як наслідок цих властивостей - Розширення області використання і функціональних можливостей формувача. На фіг. 1 приведена схема формувача. Формувач містить два реверсивні двійкові лічильники 1,2, налагоджених на режим віднімання, кожен з яких має: вхід подачі тактових імпульсів С, вхід дозволу синхронного паралельного завантаження L і входи подачі завантажуваних даних D0D3, вхід дозволу режиму лічби Ро вхід асинхронної установки в нульовий стан R, вихід переповнювання Р4; підсумувальний лічильник 11, який має: вхід подачі тактових імпульсів С, вхід дозволу режиму лічби Ро вхід асинхронної установки в нульовий стан R; інвертор 3; три елемент АБО 4,10,13; чотири елемента І 8,9, 14,16; ланцюжок, що складається з послідовно з'єднаних резистора 5 і конденсатора 6; стартостопний пристрій, якій містить синхронний D- тригер 7 зі входом асинхронної установки в нульовий стан R, при цьому загальна точка послідовно сполучених резистора 5 і конденсатора 6 сполучена з інформаційним входом D-тригера 7, з одним входом елемента 8 і з одним входом елемента 9; вихід елемента 8 сполучений з входом асинхронної установки D-тригера 7 в нульовий стан; другий вхід елемента 9, який сполучений з виходом елемента 10, один з входів якого поєднаний з виходом переповнювання Р4 лічильника 1, входом інвертора 3, вихід якого поєднаний з входом дозволу рахування Р0 лічильника 1, другим входом елемента 8, першими входами елементів 14,16; другий вхід елемента 16 з'єднано з виходом переповнення лічильника 2; вихід елемента 9 з'єднаний зі входами R асинхронної установки лічильників 1,2 у нульовий стан і другим входом елемента 14; перший і другий входи елемента АБО 10 з'єднаний з виходами переповнення лічильників 1,2, а третій - з виходом Dтригера 7; вхід дозволу режиму рахування Р0 лічильника 2 з'єднано з виходом елемента 13, один зі входів якого з'єднано з виходом переповнення лічильника 1, а другий - зі входами елементів 4,12, тактовим входом D-тригера 7, входом дозволу режиму рахування Р0 лічильника 11 і входом подачі управляючих імпульсів J; вихід елемента 12 з'єднано зі входом дозволу паралельного завантаження лічильника 2; входи D3D2D1D0 паралельного завантаження лічильників 1,2 з'єднано з відповідними виходами Q3Q2Q1Q0 лічильника 11; входи D3D2D1D0 паралельного завантаження лічи 65282 6 льника 1 і входами елемента 15, вихід якого утворює вихід першого каналу формувача F1; вихід переповнення лічильника 1 утворює вихід другого каналу формувача F2; вихід елемента 16 утворює вихід третього каналу формувача F3; тактові входи С лічильників 1,2, 11 сполучені між собою, утворюючи вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора. Формувач призначений для формування для формування одиночного імпульсу з розподілом по трьом каналам і затримкою, яка визначається його тривалістю. Працює формувач в наступній послідовності. Наявність ланцюжка, що складається із поєднаних послідовно резистора 5 і конденсатора 6, підключеного до шини живлячої напруги +Е, при включенні джерела живлення протягом деякого проміжку часу формує рівень логічного нуля на входах елементів 8 та 9, забезпечуючи формування рівня логічного нуля на їхніх виходах, приєднаних до входів R асинхронної установки в нульовий стан відповідно D- тригера 7 і лічильників 1,2. Після закінчення перехідного процесу, пов'язаного з включенням джерела живлення D-тригер 7 і обоє лічильники переходять в нульовий стан, формуючи рівень логічного нуля відповідно на виході Q тригера 7 і на виходах переповнювання Р4 лічильників 1,2, що веде до формування рівня логічного нуля на виході елемента АБО 10, вихід якого з'єднаний зі ходом елемента І 9, що забезпечує підтвердження (блокування) рівня логічного нуля на його виході, і по закінченню перехідного процесу, пов'язаного із зарядом конденсатора 6, що забезпечує рівень логічного нуля на входах R асинхронної установки лічильників 1,2, 11 в нульовий стан. Оскільки режим асинхронної установки лічильників в нульовий стан має пріоритет по відношенню до всіх останніх режимів, то до тих пор поки на вході елемента 9 (а отже і на його виході) зберігатиметься рівень логічного нуля, нульовий стан лічильників залишатиметься незмінним. Управляючий імпульс (J=1), який поступає: на вхід дозволу режиму рахування Р0 лічильника 11, дозволяє режим рахування; на вхід елементів АБО 4,12,13, забороняє режим лічби лічильника 2 і паралельного завантаження лічильників 1,2, та на тактовий вхід С тригера 7, у результаті чого по його фронту D-тригер 7 переходить в одиничний стан, формуючи рівень логічної 1 на виході елементу 10, а отже на вході і виході елементу І 9, що забезпечує рівень логічної 1 на входах R. лічильників 1,2, 11, знімаючи блокування нульового стану лічильників 1,2, 11. Під час вступу першого (після поступления управляющего импульса) і всіх подальших тактових імпульсів, вміст лічильника 11 буде зростати на одиницю, а стан лічильників 1,2 буде залишатися незмінним (рівним 0), поки значення J=1. Як тільки значення управляючого імпульсу стане рівним 0, відбутися заборона режиму рахування лічильника 11 і дозвіл режиму паралельного завантаження лічильників 1,2, і тоді під час вступу наступного тактового імпульсу С по його фронту відбувається паралельне завантаження лічильни 7 ків 1,2 значеннями сигналів, що подаються на відповідні входи D0-D3 з виходів Q0-Q3 лічильника 11, тобто лічильники 1,2 переходять у стан Q0-Q3. Одиничне значення сигналу з виходу переповнювання Р4 лічильника 1 поступає на вхід елемента 13, забороняє режим лічби лічильника 2, і на вхід інвертора 3 формуючи на його виході рівень логічного нуля, який поступає на вхід дозволу режиму лічби лічильника 1 і на входи елементів 18,14,16, що забезпечує перехід тригера 7 і лічильника 11 у нульовий стан. У результаті цього переходу лічильник 1 переходить в режим лічби, а лічильники 2,11 - в режим зберігання. Під час вступу подальших тактових імпульсів, зміст лічильника 1 зменшуватиметься на одиницю, а стан лічильника 2 залишатися незмінним (рівним Q0-Q3), до тих пор, поки зміст лічильника 1 не стане рівним 0. В результаті цього переходу лічильник 1 перейде в режим зберігання, а лічильник 2 в режим віднімання. Під час вступу подальших тактових імпульсів, зміст лічильника 1 буде зали 65282 8 шатися незмінним (рівним 0), а стан лічильника 2 буде зменшуватиметься на одиницю до тих пор, поки зміст лічильника 2 не стане рівним 0, тобто формувач повернеться у вихідний стан. На фіг. 2 приведений граф переходів формувача, що складається з трьох кілець (верхнє кільце - граф переходів лічильника 11, нижнє кільце граф переходів лічильника 1, середнє кільце граф переходів лічильника 2) із загальною вершиною, відповідною нульовому стану лічильників, а на фіг. 3 - епюри, що ілюструють роботу для варіанту надходження управляючого імпульсу J тривалістю, яка покриває шість періодів (Т) вхідної періодичної послідовності тактових імпульсів, визначаючого часові параметри вихідної послідовності імпульсів - tи = 6Т, tз1=6Т, tз2=12Т. На відміну від відомого пристрою, формування одиночного імпульсу з розподілом його по трьом каналам і затримкою, яка визначається його тривалістю, розширює область використання і функціональні можливості формувача. 9 Комп’ютерна верстка І. Скворцова 65282 Підписне 10 Тираж 23 прим. Державна служба інтелектуальної власності України, вул. Урицького, 45, м. Київ, МСП, 03680, Україна ДП “Український інститут промислової власності”, вул. Глазунова, 1, м. Київ – 42, 01601

Дивитися

Додаткова інформація

Назва патенту англійською

Single pulse shaper with distribution across three channels and a delay determined by pulse length

Автори англійською

Korobkov Mykola Hryhorovych, Korobkova Olena Mykolaivna, Rubanov Vasyl Hryhorovych, Kharchenko Viacheslav Serhiiovych

Назва патенту російською

Формирователь одиночного импульса с распределением по трем каналам и задержкой, которая определяется его длительностью

Автори російською

Коробков Николай Григорьевич, Коробкова Елена Николаевна, Рубанов Василий Григорьевич, Харченко Вячеслав Сергеевич

МПК / Мітки

МПК: H03K 3/78

Мітки: одиночного, трьох, імпульсу, розподілом, затримкою, яка, формувач, визначається, тривалістю, каналах

Код посилання

<a href="https://ua.patents.su/5-65282-formuvach-odinochnogo-impulsu-z-rozpodilom-po-trokh-kanalakh-i-zatrimkoyu-yaka-viznachaehtsya-jjogo-trivalistyu.html" target="_blank" rel="follow" title="База патентів України">Формувач одиночного імпульсу з розподілом по трьох каналах і затримкою, яка визначається його тривалістю</a>

Подібні патенти