Завантажити PDF файл.

Формула / Реферат

1. Устройство телеконтроля линейных трак­тов цифровых систем передачи, содержащее на каждой оконечной станции первый и второй эле­менты памяти, источник информационного сигна­ла    и    генератор    псевдослучайной последовательности, выходы которых подключены к информационным входам первого коммутатора, выход которого подключен к первому входу управ­ляемого преобразователя кода, выход которого со­единен с линейным трактом, обнаружитель нарушений биполярности и анализатор псевдослу­чайной последовательности, входы которых объе­динены и соединены с линейным трактом, при этом выход анализатора псевдослучайной последова­тельности подключен к первому входу второго коммутатора, второй вход и выход которого соединены соответственно с выходом обнаружителя на­рушений биполярности и со счетным входом счетчика, выходы которого соединены с первым и вторым входами блока управления, служебные входы первого и второго коммутаторов подключе­ны к соответствующим выходам блока управле­ния, причем на тактовый вход счетчика и анализатора псевдослучайной последовательности поданы тактовые импульсы, на каждой промежу­точной станции - регенератор прямого направле­ния, выходы которого через искусственную линию подключены к входам регенератора обратного на­правления, элемент памяти, выход которого через ключ подключен к коммутирующему входу искус­ственной линии и к другому входу регенератора обратного направления, отличающееся тем, что, с целью повышения достоверности контроля путем обеспечения контроля исходящего направления без перерыва связи, на каждой оконечной станции введены дешифратор фиксированной комбинации, делитель с переменным коэффициентом деления и анализатор нарушений биполярности, при этом выход первого коммутатора через последовательно соединенные дешифратор фиксированной комби­нации и делитель с переменным коэффициентом деления, установочные входы которого соединены с соответствующими выходами блока управления, подключен к второму входу управляемого преоб­разователя кода, установочный вход которого сое­динен с соответствующим входом блока управления,причем первый, второй и третий вхо­ды анализатора нарушений биполярности подклю­чены соответственно к выходу обнаружителя нарушений биполярности, а первый, второй, тре­тий, четвертый и пятый выходы анализатора нарушений биполярности соединены соответственно через первый и второй элементы памяти с третьим и четвертым входами блока управления и с пятым входом блока управления непосредственно, соот­ветствующие выходы которого соединены с установочными входами анализатора нарушений биполярности и счетчика, а на каждой промежуточной станции введены линейный анализатор на­рушений биполярности и обнаружитель крушений биполярности, входы которого соеди­нены с выходами регенератора прямого направле­ния и с первым и вторым входами линейного анализатора нарушений биполярности, третий вход и выходы которого соединены соответственно с хронирующим выходом регенератора прямого на­правления и с входами элемента памяти, а четвер­тый вход линейного анализатора нарушений биполярности соединен с выходом обнаружителя нарушений биполярности, причем регенераторы прямого и обратного направления соединены с ли­нейным трактом.

2. Устройство по п. 1, отличающееся тем, что ана­лизатор нарушений биполярности состоит из де­шифратора, блока совпадения и двух решающих блоков, первый и второй входы которых объедине­ны и соединены соответственно с выходами дешиф­ратора и блока совпадения, при этом выход дешифратора соединен с первым входом блока сов­падения на тактирующий вход дешифратора под­аны тактовые импульсы, причем второй вход блока совпадения, первый и второй входы дешифратора являются соответственно первым, вторым и треть­им входами анализатора нарушений биполярно­сти, соответствующие входы обоих решающих блоков являются установочными входами анали­затора   нарушений   биполярности,   а соответствующие входы решающих блоков явля­ются первым, вторым, третьим и четвертым выхо­дами анализатора нарушений биполярности, пятым выходом которого является третий выход первого решающего блока.

3. Устройство по п. 2, отличающееся тем, что ре­шающий блок состоит из счетчика, блока совпаде­ния, блока неравнозначности и накопителя, причем первые и вторые входы блока совпадения и блока неравнозначности объединены и соединены соответственно с выходом и первым входом счетчи­ка, а выходы блока совпадения и блока неравноз­начности соединены с соответствующими входами накопителя, первый и второй и установочные вхо­ды счетчика являются первым и вторым и устано­вочными входами решающего блока, а выходы накопителя, блока неравнозначности и блока сов­падения являются соответственно первым, вторым и третьим выходами решающего блока.

Текст

СОЮЗ СОВЕТСКИХ СОЦИАЛИСТИЧЕСКИХ РЕСПУБЛИК .SU,,,, 1040612 3(5» Н 04 В A 3/46 ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3 3 9 8 1 9 6 / 1 8 - 0 9 (22) 19.02,82 ( 4 6 ) 0 7 . 0 9 . 8 3 . Бюл. № 33 . ( 7 2 ) И.Ф.Забелин, А.Г.Мозель, А.И.Милин, В.М.Робинков и А. С. Продан (53) 6 2 1 . 3 9 5 . 6 6 4 ( 0 8 8 . 8 ) (56) 1. Авторское свидетепьсгво СССР № 6 7 7 1 1 3 , к п. Н 0 4 В 3/46, 1 9 7 9 . 2. Техническое описание первичной цифровой системы передачи ИКМ-ЗОС, АРФІ, 2 2 3 . 0 0 0 ТО,1981 (протогип). (54) ( 5 7 ) 1. УСТРОЙСТВО ТЕЛЕКОНТРОЛЯ ЛИНЕЙНЫХ ТРАКТОВ ЦИФРОВЫХ СИСТЕМ ПЕРЕДАЧИ, содержащее на каждой оконечной станции первый и второй элементы памяти, источник информационного сигнапа и генератор псевдослучайной последоватепьности, выходы которых подключены к информационным входам первого коммутатора, выход которого подключен к первому входу управляемого преобразователя кода, вы \оц которого соединен с линейным трактом, обнаружитель нарушений бипопярности и анализатор псевдослучайной последовательности, входы когорьо объединены и соединены с линейным эрактом, при этом выход анализатора псевцосаучайной последовательности подключен к первому входу второго коммутатора, второй вход и выход которого соединены соответственно с выходом обнаружителя нарушений биполярносги и со счетным входом счетчика, выходы которого соединены с первым и вторым входами блока управления, служебные входы первого и второго коммутаторов подключены к соответствующим выходам блока управления, причем на тактовый вход счетчика и анализатора псевдослу чайной последовательности поданы тактовые импульсы, на каждой промежуточной станции - регенератор прямого направления, выходы которого через искусственную пинию подключены к входам регенератора обратного направления, элемент памяти, выход которого через ключ подключен к коммутирующему входу искусственной пинии и к другому входу регенератора обратного направления, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля путем обеспечения контроля исходящего направления без перерыва связи, на каждой оконечной станини введены дешифратор фиксированной комбинации, делитель с переменным коэффициентом деления и анализатор нарушении бипопярности, при этом вычод первого коммутатора через последовательно соединенные дешифратор фиксированнои комбинации и делитель с переменным коэффициентом деления, установочные входы которого соединены с соответствующими выходами блока управления, подключен к второму входу управляемого преобра-зоватепя кода, установочный вход которого соединен с соответствующим вводом блока управления, причем первый, второй и третий входы анализатора нарушений бипопярности подключены соответственно к выходу и входам обнаружитепя нарушений биполярносги, а первый, второй, третий. четвертый и пятый выходы анализатора нарушений бипопярности соединены соответственно через первый и второй элементы памяти с третьим и четвертым входами блока управления и с пятым входом блока управления непосредственно, соответствующие выходы которого соединены с установочными входами анализатора нарушений биполярности и счетчика, Э) 1040612 а на каждой промежуточной станции ввеответственно первым, вторым и третьим дены линейный анализатор нарушений входами анализатора нарушений бипопярбщюпярносги и обнаружитель нарушений, ности, соответствующие входы обоих ребшюпярносги, входы которого соединены шающих блоков являются установочными с выходами регенератора прямого направвходами анапизатора нарушений билодярления и с первым и вторым входами ности, а соответствующие выходы решалинейного анализатора нарушений бипопярющих блоков являются первым, вторым, ности, третий вход и выходы которого третьим и четвертым выходами анализатор соединены соответственно с хронирующим ра нарушений биполярности, пятым выховыходом регенератора прямого направледом которого является третий выход перния и с входами элемента памяти, а четвого решающего блока. вертый вход линейного анализатора нарушений бипопярносги соединен с выходом 3 . Устройство по п. 2, о т л и ч а обнаружителя нарушений биполярности, ю щ е е с я тем, чго решающий блок причем регенераторы прямого и обратного состоит из счетчика, блока совпадения, направления соединены с линейным тракблока неравнозначности и накопителя, том. причем первые и вторые входы блока 2. Устройство по п. 1, о т л и ч а совпадения и бпока неравнозначности ю щ е е с я тем, что анализатор наруобъединены и соединены соответственно шений бипопярносги состоит из дешифрас выходом и первым входом счетчика, а тора, блока совпадения и двух решающих выходы бпока совпадения и блока неравблоков, первый и второй входы которых нозначности соединены с соответствуюобъединены и соединены соответственно , щими входами накопителя, первый и втос выходами дешифратора и блока совпарой и установочные входы счетчика являдения, при этом выход дешифратора соеются первым и вторым и установочными динен с первым входом блока совпадевходами-решающего блока, а выходы накония, на тактирующий вход дешифратора пителя, блока неравнозначности и бпока поданы тактовые импульсы, причем втосовпадения являются соответственно перрой вход блока совпадения, первый и вым, вторым и третьим выходами решавторой входы дешифратора являются со- • ющего блока. I Изобретение относится к технике свяляемого преобразователя кода, выход кози и может использоваться при построеторого соединен с линейным трактом, обнии цифровых систем передачи информации. наружитель нарушений биполярности и • Известно устройство телеконтропя, соанализатор псевдослучайной последоватепьдержащее линейное и станционное обору5 ности, входы которых объединены и соедование, соединенные через линейный динены с питейным трактом, а выход анатракт [ і ] . пизатора псевдослучайной последовательности подключен к первому входу второго Недостатком известного устройства коммутатора, второй вход и выход котоявляется большой объем оборудования ли10 рого соединены соответственно с выходом нейной части, необходимый дпя обеспеобнаружителя нарушений бипопярности и чения высокой помехозащищенности. со счетным входом счетчика, выходы коНаиболее близким к предлагаемому торого соединены с первым и вторым вхотехническим решением является устройдами бпока управления, а служебные вхоство телеконтроля линейных трактов циф15 ды первого и второго коммутаторов подровых систем передачи, содержащее на ключены к соответствующим выходам бпокаждой оконечной станции источник инка управления, причем на тактовый вход формационного сигнала и генератор псевсчетчика и анапизатора псевдослучайной дослучайной последовательности, выходы Поспелова теп ьност и поданы тактовые имкоторых подключены к информационным wj пупьсы, а т каждой промежуточной станвходам плрвого коммутатора, вьгкод коции - регенератор прямого направления, торого подключен к первому входу управ-. 1040612 выходы которого через искусственную пинию подключены к входам регенератора обратного направления, элемент памяти, выход которого через ключ подключен к коммутирующему входу искусственной пи- 5 нии и к другому входу регенератора обратного направпения [2І . Однако это устройство имеет низкую достоверность контроля. Цель изобретения - повышение досто- to верности контроля путем обеспечения конт роля исходящего направпения без перерыва связи. Поставленная цель достигается тем, что в устройстве тепеконтроля линейных 15 трактов цифровых систем передачи, содержащим на каждой оконечной станции первый и второй элементы памяти, источник информационного сигнала и генератор псевдослучайной последовательности, вы- 20 ходы которых подключены к информационным входам первого коммутатора,выход которого подключен к первому входу управляемого преобразователя кода,выход которого соединен с линейным трактом, обнаружи- 25 тель нарушений бипопярности и анализатор псевдослучайной последовательности, входы которых объединены и соединены с линейным трактом, при этом выход анализатора псевдослучайной последователь- 3 { . кости подключен к первому входу второго коммутатора, второй вход и выход которого соединены соответственно с выходом обнаружителя нарушений биполчрности и со счетным входом счетчика, выходы которого соединены с первым и 35 вторым входами бпока управления, а служебные входы первого и второго коммутаторов подключены к соответствующим выходам бпока управления, причем на тактовый вход счетчика и анализатора 40 псевдослучайной последовательности поданы тактовые импульсы, на каждой промежуточной станции - регенератор прямого направления, выходы которого через искусственную линию подключены 45 к входам регенератора обратного направления, элемент памяти, выход которого через кпюч подключен к коммутирующему [входу искусственной линии и к другому входу регенератора обратного направпения, на каждой оконечной станции введе- 50 ны дешифратор фиксированной комбинации, де пите ль с переменным коэффициентом деления и анализатор нарушений биполярности, при этом выход первого коммутатора через последовательно соединенные 55 дешифратор фиксированной комбинации и делитель с переменным коэсЬФициентом де пения, установочные входы которого соединены с соответствующими выходамибпо- ' ка управления, подключен к второму вхс— Д управляемого преобразователя кода, У установочный вход которого соединен с соответствующим входом блока управления, причем первый, второй и третий входы анализатора нарушений биполярное— ти подключены соответственно к выходу и входам обнаружителя нарушений биполярности, а первый, второй, третий, четвертый и пятый выходы анализатора нарушений биполярности соединены соответственно через первый и второй элементы памяти с третьим и четвертым . входами блока управления и с пятым вхс— о дом блока управления непосредственно, соответствующие выходы которого соединены с установочными входами анализатора нарушений бипопярности и счетчика, а на каждой промежуточной станции введены линейный анализатор нарушений билолярности и обнаружитель нарушений биполярности, входы которого соединены с выходами регенератора прямого направпения и с первым и вторым входами линейного анализатора нарушений бипопярности, третий вход и выходы которого соединены соответственно с хронирующим выходом регенератора прямого направпения и с входами элемента памяти., а четвертый вход линейного анализатора нарушений бипопярности соединен с выходом обнаружителя нарушений бипопярности, причем регенераторы прямого и обратного направпения соединены с линейным трактом. При этом анализатор нарушений би— попярнос'іл сосюит \із дешифратора, бпока совпадения и двух решающих блоков, первый и второй входы которых объединены и соединены соответственно с выходами дешифратора и блока совпадения, при этом выход дешифратора соединен с первым входом бпока совпадения, на тактирующий вход дешифратора поданы тактовые импульсы, причем второй вход бпока совпадения, первый и второй входы деши4>ратора явпяются соответственно первым, вторым и третьим входами анализатора нарушений бипопярносги, соответствующие входы обоих решающих, бпоков явпяются установочными входами анализатора нарушений билолярности, а соответствующие выходы решающих бпоков явпяются первым, вторым, третьим и четвертым выходами анализатора нарушений бипопярности, пятым выходом которого является 1040612 грєл-кй вы ход первого решающего блока. Причем решающий блок состоит из счетчика, блока совладения, блока неравнозначности и накопителя, причем первые 5 И вторые входы блока совпадения и блока неравнозначности объединены и соединены соответственно с выходом І первым входом счетчика, а выходы блока совпадения и б^лока неравнозначности соединены с со-'О ответсгвующими входами накопителя, первый и второй и установочные входы счетчика являются первым и вторым и установочными входами решающего блока, а выходы накопителя, блока неравнозначное-15 ти и блока совладения являются соответственно первым, вторым и третьим выходами решающего опока. В условиях прохождения рабочего сигнала оборудование тепеконтроля на каждой оконечной станции (фиг.1) анапизируег качество принимаемого цифрового потока по нарушениям биполярности и с обнаружителя 16 нарушения биполярносги через второй коммутатор 1 8 , скоммутированный блоком 4 управления для прохождения, на счетчик 19 выходного сигнала обнаружителя 1 6 нарушений бипопярности. При ухудшении достоверности передачи, оцениваемой на промежуточной станции (фиг.2) до аварийного или предупредительного состояния, на соответствующем выходе счетчика 19 появляется сигнал. В блоке 4 управления имеется коммутация, позволяющая пропускать выходной сигнал счетчика 19 на соответствующий вход первого коммутатора, На фиг. 1 представлена структурная 20 в результате чего с источника 1 инфорэлектрическая схема оконечной станции_ мационного сигнала (рабочий сигнал) попредлагаемого устройства; на фиг. 2 — ступает через дешифратор 6 фиксирото же, промежуточной станции. ванной комбинации, депигепь 7 и управУстройство телеконгроля пинейных ляемый преобразователь кода 5 в линейтрактов цифровых систем передачи соцер- 25 !{ый тракт. Дешифратор 6 фиксированной жит на оконечной станции (фиг. 1) искомбинации выделяет символ рабочего точник 1 информационного сигнала, персигнала, которому предшествует к-битцая вый коммутатор 2, генератор 3 псевдокомбинация заданного вида, встречающаслучайной последовательности, блок 4 яся в случайном сигнале с большой вероуправления, управляемый преобразователь ^0 ятностью. Депнтель 7 выделяет каж5 кода, дешифратор 6 фиксированной комдый е-й символ из поступающих на его •инации, делитель 7 с переменным коэфвход, где определяется состоянием устафициентом деления, анализатор 8 наруновочных входов, которые в режиме нешений биполярности, состоящий из деобслуживаемой станции управляются вышифратора 9, блока 1 0 совпадения и двух ходными сигналами счетчика 1 9 через 35 решающих блоков 1 1 Д и 1 1 . 2 , кажбпок управления. Сигнал с выхода делидый из которых состоит из счетчика 1 2 , теля 7, воздействуя на вход управляемоблока 1 3 совпадения, бтюка 1 4 неравного преобразователя 5 кода, нарушает значности и накопителя 1 5 , обнаружибиполяриость символов по соответствуютель 1 6 Еіарушений биполярности, анащему закону. лизатор 1 7 псевдослучайной последовательности, второй коммутатор 1 8 , счетРабочий сигнал с нарушенной бипопярчик 1 9 , первый и-второй элементы 2 0 ностыо линейных символов поступает на И 2 1 памяти соответственно, а иа вход сташши, где нарушения биполяриосги каждой промежуточной станции (фиг, 2) выделяются обнаружителем 16 нарушерегенератор 2 2 прямого направления, ре- 45 ний биполярносги, позиции символа, когенератор 2 3 обратного направления, торому предшествует фиксированная комискусственную линию 2 4 , элемент 2 5 бинация выделяются дешифратором фиксипамяти, кшоч 2 6 , обнаружитель 2 7 нарованной комбинации, а на выходе блока рушений бипопярности, линейный анализа10 совпадения анализатора 8 выделяюттор 2 8 нарушений бипопярности, состоя- 50 ся позиции символов, которым предшестщий из дешифратора 2 9 , блока 3 0 соввует фиксированная комбинация, и биполадения и решающего блока 3 1 , который лярность которых нарушена. В решающих состоит Тіз счетчика 3 2 , бтюка 3 3 совблоках 1 1 . 1 и 1 1 . 2 происходит проверка падения, блока 3 4 неравнозначности и закона нарушения бипопярности в пере5 5 накопителя 3 5 . ' даваемом сигнале на соответствие закону, определяемому структурой счетчика 1 2 и состоянием их установочных входов. Дпя Устройство работает следующим обтого, чтобы запланированные нарушения разом. 1040612 8 бнполярцости не подсчитывались счетчи-. и через ключ 26 коммутирует выход реком 1 9 и сохранялся непрерывный контгенератора 22 прямого направления через роль досгверцосі'И входящего потока, инискусственную пинию 2 4 на вход регенеформация, поступающая на счетные входы ратора 2 3 обратного направления, запинакопителя 1 5 , через бпок управления рая при этом информационный вход позапрещает счет импульсов. следнего. В .^режиме проверки промежуточных В режиме шлейфования блок управпестанций по шлейфу с оконечной станции ния коммутирует на выход второго комсигналом с блока 4 управления, поданным мутатора ошибки с выхода анализатора на вход первого коммутатора 2, подклю- to 1 7 псевдослучайной последовательности. чается генератор 3 псевдослучайной поТаким образом производится проверка следовательности и установочные входы на рекуррентность сигнала, прошедшего делителя 7 и одного из счетчиков 12 шлейфуемый участок. * ~ анализатора 8 нарушений бипопярности Таким образом,предпагаемое устройство 15 позволяет автоматически контролировать приводятся в состояние, соответствующее установочным входам счетчика 1 2 с оконечной станции качество исходяшлейфуемого регенератора, линейный щего потока без перерыва связи, что поанализатор 2 8 нарушений биполяриости вышает эксплуатационные характеристики шлейфуемого регенератора работает анатеяеконтроля и позвопяет уменьшить врелогично описанному на оконечной станции 20 мя восстановления связи. Фиг ВНИИПИ Заказ 6 9 4 8 / 5 8 Тираж 6 7 7 Подписное Филиап ППП ""Патент", г. Ужгород, ул. Проектная, 4

Дивитися

Додаткова інформація

Назва патенту англійською

Telecontrol device for baseband transmission paths of digital communication system

Автори англійською

Mozel Oleksandr Hryhorovych, Prodan Oleksandr Serhiiovych, Robinkov Valerii Mykhailovych, Zabelin Ihor Feodosiiovych, Milin Oleksandr Illich

Назва патенту російською

Устройство телеконтроля линейных трактов цифровых систем передачи

Автори російською

Мозель Александр Григорьевич, Продан Александр Сергеевич, Робинков Валерий Михайлович, Забелин Игорь Феодосьевич, Милин Александр Ильич

МПК / Мітки

МПК: H04B 3/46

Мітки: систем, пристрій, цифрових, передачі, трактів, лінійних, телеконтролю

Код посилання

<a href="https://ua.patents.su/6-4385-pristrijj-telekontrolyu-linijjnikh-traktiv-cifrovikh-sistem-peredachi.html" target="_blank" rel="follow" title="База патентів України">Пристрій телеконтролю лінійних трактів цифрових систем передачі</a>

Подібні патенти