G06F 15/16 — поєднання двох або більше обчислювальних машин, кожна з яких забезпечена щонайменше арифметичним пристроєм, програмним пристроєм і регістром, наприклад для одночасної обробки декількох програм

Сторінка 2

Пристрій для перетворення інформації

Завантаження...

Номер патенту: 20924

Опубліковано: 07.10.1997

Автори: Деркач Богдан Теодорович, Стрямець Сергій Петрович, Кисіль Богдан Васильович, Кожан Володимир Петрович

МПК: G06F 15/16, G06F 17/00

Мітки: перетворення, інформації, пристрій

Формула / Реферат:

1. Устройство для преобразования информации, содержащее матрицу запоминающих ячеек (МЗЯ), состоящую из запоминающих ячеек (ЗЯ), входных и выходных ключей, причем группа входов данных подключена к группам входов входных и выходных ключей, выходы которых подключены к группе выходов МЗЯ, две группы входов-выходов входных ключей подключены к первым и вторым входам выходам данных запоминающих ячеек, третьи и четвертые входы-выходы данных которых...

Пристрій міжмашинного зв’язку

Завантаження...

Номер патенту: 7410

Опубліковано: 29.09.1995

Автори: Цветков Володимир Васильович, Клюканов Михайло Федорович, Піддубняк Андрій Леонтієвич, Чугай Валентин Іванович, Гомза Сергій Степанович

МПК: G06F 15/16

Мітки: міжмашинного, пристрій, зв'язку

Формула / Реферат:

1. Устройство межмашинной связи, содержа­щее матричный коммутатор и блок управления, выходы управления коммутацией которого под­ключены к соответствующим входам управления матричного коммутатора, вход-выход устройства для подключения і-й ЭВМ (і = 1,..., n) соединен с і-м информационным выходом-входом матричного ком­мутатора, отличающееся тем, что, с целью сокра­щения количества линий связи, в него введены К блоков обработки сообщений...

Пристрій для з’єднання процесорів через спільну пам’ять у багатопроцесорній системі

Завантаження...

Номер патенту: 1839

Опубліковано: 20.12.1994

Автори: Деніщенко Ігор Якович, Головін Віктор Іванович, Череп'яная Валентина Івановна, Єрзаков Євген Михайлович

МПК: G06F 15/16, G06F 15/167

Мітки: багатопроцесорній, системі, пам'ять, з'єднання, пристрій, процесорів, спільну

Формула / Реферат:

1. Устройство для сопряжения процессоров через общую память в многопроцессорной системе, содержащее с первого по третий мультиплексоры, демультиплексор, 2К + 1 регистров, где К — число подключаемых процессоров, два элемента за­держки, блок формирования заявок и блок управ­ления памятью, отличающееся тем, что, с целью повышения быстродействия, в него введены 2K + 1 блоков ввода-вывода, четвертый и пятый мультиплексоры, 2K + 1 счетчиков адреса...

Контролер станції локальної мережі

Завантаження...

Номер патенту: 2066

Опубліковано: 20.12.1994

Автори: Савчин Дмитро Васильович, Щербатюк Віктор Маркович, Гавшин Ігор Дмитрович

МПК: G06F 15/16

Мітки: контролер, локальної, станції, мережі

Формула / Реферат:

Контроллер станции локальной сети, содер­жащий блок приема, блок передачи, процессор, блок памяти, блок постоянной памяти и блок соп­ряжения с абонентом, адресно-информационно-управляющий вход-выход процессора соединен с адресно-информационно-управляющим входом-выходом блока сопряжения с абонентом, адресно-информационно-управляющим входом-выходом блока постоянной памяти и адресно-инфор­мационно-управляющими входами-выходами блока приема и...

Пристрій для обробки дискретної інформації

Завантаження...

Номер патенту: 1664

Опубліковано: 25.10.1994

Автори: Єрзаков Євген Михайлович, Деніщенко Ігор Якович, Головін Віктор Іванович

МПК: G06F 15/16

Мітки: пристрій, обробки, інформації, дискретної

Формула / Реферат:

1. Устройство обработки дискретной инфор­мации, содержащее три процессора и N ма­жоритарных элементов, отличающееся тем, что, с целью повышения надежности связи с абонентом, оно содержит четыре магистральных усилителя, элемент НЕ, блок контроля и блок синхронизации, причем информационные входы-выходы четырех магистральных усилителей подключены соответ­ственно к информационным входам-выходам трех процессоров и устройства, информационные входы...

Пристрій для з’єднання процесорів через спільну пам’ять у багатопроцесорній системі

Завантаження...

Номер патенту: 1662

Опубліковано: 25.10.1994

Автор: Єрзаков Євген Михайлович

МПК: G05B 21/00, G06F 15/16, H03K 17/00 ...

Мітки: системі, з'єднання, пристрій, спільну, багатопроцесорній, пам'ять, процесорів

Формула / Реферат:

Устройство для сопряжения процессоров че­рез общую память в многопроцессорной системе, содержащее N блоков ввода-вывода, N регистров, блок памяти, первый и второй блоки управления памятью, первый и второй счетчики, шифратор, блок синхронизации и блок формирования заявок, информационные входы-выходы блоков ввода-вы­вода являются входами-выходами обмена устрой­ства, выходы квитирования записи всех блоков ввода-вывода подключены соответственно к...

Пристрій для з’єднання процесорів через спільну пам’ять у багатопроцесорній системі

Завантаження...

Номер патенту: 1619

Опубліковано: 25.10.1994

Автори: Деніщенко Ігор Якович, Єрзаков Євген Михайлович, Головін Віктор Іванович, Кравченко Тетяна Іванівна

МПК: G06F 15/167, G06F 15/16

Мітки: пам'ять, системі, пристрій, спільну, процесорів, багатопроцесорній, з'єднання

Формула / Реферат:

1. Устройство для сопряжения процессоров через общую память в многопроцессорной системо по авт. св.  1231508, отличающееся тем, что, с целью расширения функциональных возможно­стей за счет динамического переопределения приоритетов процессоров при обработке одномер­ных и многомерных структур данных, в него до­полнительно введен блок управления режимом, причем выходы первого мультиплексора соедине­ны с группой информационных входов блока...

Пристрій для з’єднання процесорів через спільну пам’ять у багатопроцесорній системі

Завантаження...

Номер патенту: 1685

Опубліковано: 25.10.1994

Автори: Єрзаков Ігор Михайлович, Єрзакова Тетяна Григорівна, Єрзаков Євген Михайлович

МПК: G06F 15/16

Мітки: багатопроцесорній, з'єднання, процесорів, пам'ять, спільну, системі, пристрій

Формула / Реферат:

Устройство для сопряжения процессоров че­рез общую память в много-процессорной системе, содержащее с первого по третий мультиплексоры, 2к—1 регистров, где к — число подключаемых процессоров, два элемента задержки, блок формирования заявок, блок управления памятью, 2 к + 1 блоков ввода-вывода, первый и второй дешифраторы, входы-выходы сообщений блоков ввода-вывода являются входами-выходами шин обмена устройства, выходы сообщений блоков...