Багатоканальний цифроаналоговий перетворювач
Формула / Реферат
1. Многоканальный цифроаналоговый преобразователь, содержащий формирователь сигналов управления, генератор импульсов, блок приема, вход которого является входной информационной шиной, а информационный и управляющий выходы соединены соответственно с информационным и первым управляющим входами блока управления, т элементов памяти, выходы которых соединены с входами соответствующих канальных преобразователей на источниках тока, выходы которых являются соответствующими выходными шинами, отличающийся тем, что, с целью повышения надежности результатов преобразования, в него введены дополнительный элемент памяти, первый и второй коммутаторы, первый и второй счетчики импульсов, демультиплексор, формирователь импульсов, триггер, первый и второй элементы ИЛИ, первый и второй элементы И, а элементы памяти выполнены каждый в виде секционированного регистра сдвига, выходы которого являются соответствующими выходами соответствующего элемента памяти, информационный вход первой секции объединен с информационными входами остальных секций и подключен к выходу дополнительного элемента памяти, а управляющие входы — к соответствующим выходам демультиплексора, тактовый вход которого соединен с выходом первого элемента И, первый и второй входы которого подключены к выходам соответственно триггера и второго коммутатора, первый и второй информационные входы которого соединены соответственно с первым и вторым выходами генератора импульсов, а вход управления объединен с входом формирователя импульсов, с управляющим входом первого коммутатора и первым управляющим входом дополнительного элемента памяти и подключен к выходу блока управления, группа информационных выходов которого соединена с соответствующими первыми информационными входами первого коммутатора, выходы которого — с соответствующими адресными входами дополнительного элемента памяти, информационный вход которого подключен к информационному выходу блока приема, а второй управляющий вход соединен с выходом второго элемента ИЛИ, первый и второй входы которого — соответственно с первым и вторым выходами второго счетчика импульсов, тактовый вход которого соединен с третьим выходом генератора импульсов, вход разрешения счета — с выходом второго коммутатора, а вход управления объединен с тактовым входом первого счетчика импульсов и подключен к второму выходу второго счетчика импульсов, основные выходы первого счетчика импульсов подключены к соответствующим адресным входам демультиплексора и к соответствующим первым и вторым адресным входам первого коммутатора, вторые информационные входы которого соединены с соответствующими выходами группы выходов формирователя сигналов управления и с выходом второго элемента И, первый вход которого является входной шиной "Тестирование", а второй вход соединен с первым выходом формирователя сигналов управления, второй выход которого соединен с входом обнуления триггера и первым входом первого элемента ИЛИ, а вход объединен с входом установки в единичное состояние триггера, с вторым управляющим входом блока управления и подключен к дополнительному выходу первого счетчика импульсов, вход установки в нулевое состояние которого подключен к выходу первого элемента ИЛИ, второй вход которого объединен с тактовым входом триггера и подключен к выходу формирователя импульсов, вход генератора импульсов объединен с первым управляющим входом блока управления, третий управляющий вход которого подключен к первому выходу генератора импульсов.
2. Преобразователь по п. 1, отличающийся тем, что блок управления выполнен в виде счетчика, первого и второго триггеров, элемента И и регистра сдвига, выходы которого являются группой информационных выходов блока, а информационный вход — информационным входом блока, первый вход второго триггера является первым управляющим входом блока, а второй вход объединен с первым входом первого триггера и является вторым управляющим входом блока, второй вход первого триггера соединен с выходом счетчика, тактовый вход которого объединен с первым входом элемента И и является третьим управляющим входом блока, второй вход элемента И объединен с управляющим входом счетчика и подключен к выходу второго триггера, третий вход элемента И соединен с инвертирующим выходом первого триггера, неинвертирующий выход которого является выходом блока, выход элемента И соединен с входом записи регистра сдвига.
3. Преобразователь по п. 1, отличающийся тем, что формирователь сигналов управления выполнен в виде первого и второго счетчиков, элемента задержки и мультиплексора, информационные входы которого соединены с соответствующими выходами первого счетчика, тактовый вход которого является входом формирователя сигналов управления, выход мультиплексора соединен с входом элемента задержки и является вторым выходом формирователя сигналов управления, выход элемента задержки соединен с тактовым входом второго счетчика, основные выходы которого соединены с соответствующими входами управления мультиплексора и являются группой выходов формирователя сигналов управления, дополнительный выход второго счетчика — первым выходом формирователя сигналов управления.
Текст
Изобретение относится к автоматике и мож.ет быть использовано в телеметрических системах для распределения и преобразования в аналоговые сигналы принимаемой цифровой информации. Цель изобретения - повышение надежности результатов преобразования. Многоканальный ЦАП содержит п элементов памяти и п канальных преобразователей, блок управления, формирователь сигналоа управле ния, генератор импульсов, а также коммутаторы, счетчики импульсов, триггеры и логические элементы. В общей части коды значений параметров преобразуются в широтно-модулированные периодические импульсные последовательности так, что отношение суммарной длительности всех импульсов к периоду повторения импульсных последовательностей отображает соответствующее кодовое значение. Благодаря тому что на канальные источники тока из общего регистра одновременно выводятся одинаковые по весу кода разряды для всех каналов, существенно упрощается аппаратура индивидуальных канальных преобразователей. При этом за счет поочередной записи в регистр прямых и инверсных последовательностей в режиме тестирования без использования внешних узлов и дополнительных приборов проверяется работоспособность устройства. Представлены конкретные реализации основных блоков устройства. 2 з.п. ф-лы, 2 ил. Изобретение относится к автоматике и телемеханике, в частности к таким системам телемеханики, в которых телеметрическая информация, принимаемая из линий связи в виде кодов, должна воспроизводиться аналоговыми приборами, Известно многоканальное устройство для ретрансляции сигналов, содержащее! блок приема, подключенный входом'к линии связи, а выходом - к канальным преобразователям, содержащим индивидуальные преобразователи кодов в широтмо-модулировэиные сигналы, которые затем-преобразуются в токовые сигналы, средние значения которых соответствуют принятым кодовым сигналам. За счет промежуточного преобразования кода в широтно-модулированные сигналы достигается упрощение аппаратуры. Однако в известном устройстве не обеспечивается тестирование основных узлов и, следовательно, недостаточны надежность и достоверность приема информации. Известно также устройство для приема и воспроизведения телеизмерений, содержащее блоки приема, управления, памяти и ю 1709527 индивидуальные канальные преобразователи. Повышение надежности и достоверности принимаемой информации в устройстве достигается благодаря тому, что данные передаются Дважды - прямым и инверсным кодами, причем широтно-модулированные сигналы, отображающие принятые коды, подаются в канальные преобразователи в режиме тестирования поочередно. При работоспособности основных узлов устройства показания выходных приборов должны соответствовать половине максимальных значений. Таким образом, тестирование проводится без использования внешних по отношению к устройству блоков и дополнительных приборов. Указанное устройство характеризуется недостаточной надежностью из-за наличия в канальных преобразователях индивидуальных многоразрядных элементов памяти. Наиболее близким по технической сущности к предлагаемому является многоканальный цифроаналоговый преобразователь, содержащий канальный преобразователь на индивидуальных коммутируемых источниках тока, выходы которого являются выходами устройства, блок управления, содержащий первый регистр сдвига, подключенный информационным входом к соответствующему выходу блока приема, и блок приема, вход которого является первым входом устройства и соединен с линией связи, а выходы управления и информационный соединены с соответствующими входами блока управления, формирователь сигналов управления, выполненный на первом и втором счетчиках, мультиплексоре. В известном устройстве решена задача автоматического преобразования кодов значений параметров в наборы весовых временных интервалов с использованием общего формирователя широтно-модулированных импульсов, а также тестирование основных узлов, что обеспечивает упрощение общих узлов устройства. Однако в канальных преобразователях этого устройства применяются индивидуальные элементы памяти - регистры сдвига с последгзвзтелькы^ вводом и последовательным выводом кодов, число разрядов 8 которых равно числу разрядов в принимаемых кодак ,, отображающих значения параметроаГ'При увеличении числа каналов преобразования объем аппаратуры индивидуальной части становится неприемлемо большим, что снижает надежность устройства в целом. Цель изобретения - повышение надежности устройства за счет оптимального рас пределения функций между общей и индивидуальной частями многоканального цифроэналогового преобразователя. На фиг.1 показана структурная схема 5 устройства. Устройство содержит блок 1 приема, вход которого является первым входом устройства и соединен с линией связи. Выходы информационный и управления блока 1 10 подключены к блоку 2 управления. Устройство включает также канальные преобразователи 8 (16 - для приведенного примера реализации устройства), выполненные на индивидуальных для каждого канала комму15 тируемых источниках тока 8-1... 8-16, выходы которых являются выходами "К прибору 1"... "К прибору 16" устройства, формирователь 9 сигналов управления, первый 14 и второй 15 счетчики, элемент 16 памяти, пер20 вый 17 и второй 18 коммутаторы, секционированный регистр 19 сдвига, состоящий в приведенном примере реализации устройства из секций 19-1...19-4, демультиплексор 20 с выходами 1...4 для приведенного 25 примера реализации устройства, триггер •21, генератор 22 тактовых импульсов, первый 23 и второй 24 элементы И, причем вход элемента И 24 является входом "Тестирование" устройства, а также первый 25 и второй 30 26 элементы ИЛИ, формирователь 27 имблок 2 управления включает счетчик 4, первый 5 и второй 6 триггеры, элемент И 7 и регистр 3 сдвига. Формирователь 9 сигналов управления содержит первый 10 и второй 11 счетчики, мультущлесор 12 и элемент 13 задержки. Окружности у входов и выходов элементов являются знаком инверсии соответствующих входных или выходных сигналов. Многоканальный цифроаналоговый преобразователь работает следующим образом. На вход блока 1 приема из линии связи поступает последовательный код, содержащий информационную и адресную части. Информационная часть представляет переданный дважды - прямым и инверсным кодами п~разрядиый двоичный код значения телеметрического параметра, номер которого определяется кодом адресной части. Блок 1 выделяет начало посылки, совпадающее с началом приема адресной части. Блок 1 формирует при этом сигнал на втором, управляющем выходе. Этим сигналом корректируется фаза генератора тактовых импульсов так, что фронты сигналов на первом выходе генератора 22 совпадают с серединами временных интервалов принимаемых оазрядов кода. Одновременноустанавлива 1709527 ется в " 1 " триггер 6 блока 2 управления, ЛС2; элемент памяти - на микросхеме К561 деблокируется счетчик 4 и элемент И 7. РУ2 с последовательным вводом и последовательным выводом до 256 бит информаЭлемент И 7 пропускает на вход регистции. ра 3 сдвига тактовые сигналы с первого выхода генератора 22, обеспечивая ввод в 5 Информационная емкость элемента 16 регистр адресной части принимаемого ко• памяти должна быть равной произведению да. числа каналов на число информационных разрядов п для каждого канала. В приведенРегистры 3 и 19 могут быть реализованом примере реализации устройства исны, например, на микросхемах К561 и ИР2, обеспечивающих режим последовательного 10 пользуется двукратная передача (прямым и инверсным кодами) восьмиразрядного кода ввода и параллельного вывода информации. значения параметра, т.е. п = 16, ПовтореСинхронно с вводом данных в регистр 3 ние передачи позволяет повысить пометактовые импульсы генератора 22 вводятся хозащищенность устройства (реализация в счетчик 4. Счетчик 4 и другие счетчики устройства 15 помехозащищенного декодера не расмогут быть реализованы, например, на миксматривается в предложенном устройстросхемах К561 ИЕ10, на входы которых подве), а также эффективно диагностировать аются соответственно тактовые импульсы, работоспособность основных узлов устройсигналы управления и сброса в "0". Если з ства. Таким образом, требуемая емкость устройстве на какой-либо счетчик рабочий 20 элемента памяти для рассматриваемого сигнал управления подан постоянно или примера реализации устройства должна сигнал сброса в "0" не используется, указанбыть равна 16x16 = 256 бит. ные сигналы для упрощения чертежа не поДля управления элементом 16 используказываются. ется генератор 22, коммутатор 18, счетчики На выходе счетчика 4 образуется сигнал 25 14 и 15,и элемент ИЛИ 26. Коммутатор уста" 1 " при завершении ввода кода номера кановлен на пропуск на выход сигналов с пернала в регистр 3. В приведенном примере вого выхода генератора 22. В начале каждой реализации устройства число каналов припаузы между сигналами генератора 22 на нято, равным 16, поэтому регистр 3 должен выходе коммутатора 18 образуется сигнал быть четырехразрядным, а счетчик 4 - трех- 30 "0" и счетчик 15 деблокируется, так как на разрядным. По сигналу " 1 "от старшего разего третьем входе исчезает сигнал " 1 " и старяда счетчика 4 устанавливается в " 1 " новится чувствительным к тактовым сигнатриггер 5 и блокирует подачу в регистр 3 лам на его первом входе. Частота этих тактовых импульсов, обеспечивая сохранесигналов, сформированных на третьем выние в нем принятого кода номера канала. 35 ходе генератора 22, значительно выше часС указанного момента начинается этап тоты сигналов на первом выходе и ввода кода значения параметра выбранного ограничивается сверху быстродействием канала в элемент 16 памяти. Исходные услоиспользуемых элементов. Первый введенвия для этапа записи формируются следуюный в счетчик 15 тактовый импульс формищим образом. По фронту сигнала от 40 рует сигнал " 1 " на первом выходе и выходе триггера 5 образуется импульс формироваэлемента ИЛИ 26. Этот сигнал, поступая на телем 27, который через элемент ИЛИ 25 четвертый вход элемента 16, блокирует его устанавливает в "0" счетчик 14, а в " 1 " чувствительность к адресным и информатриггер 21. Коммутатор 18 сигналом " 1 " от ционному сигналам. В результате по адресу, триггера 5 устанавливается на пропуск сиг- 45 заданному комбинацией сигналов группы А, налов с его первого входа, т.е. с первого в элемент 16 записывается информационвыхода генератора 22, на котором частота ный сигнал, выдаваемый к описанному мосигналов соответствует частоте коммутации менту времени блоком 1. С задержкой, сигналов в линии связи. Коммутатор 17 сигравной периоду сигналу на первом входе налом " 1 " от триггера 5 устанавливается на 50 счетчика 15, образуется сигнал " 1 " на втопропуск на выход сигналов входной группы, ром выходе счетчика 15. При этом сигнал "1" условно обозначенной группой А, содержана выходе элемента ИЛИ 26 не исчезает щей четырехразрядный код регистра 3 и че(т.е. по-прежнему блокируется элемент 16), тырехразрядный код счетчика 14. Элемент но формируется сигнал перевода счетчика 16 памяти сигналом "1" по третьему входу 55 14 в следующую позицию, а счетчик 15 сигот триггера 5 устанавливается в режим поналом на его втором выходе блокируется и следовательного поразрядного приема дансохраняет установленное состояние до моных. мента формирования сигнала " 1 " из выходе коммутатора 18, т.е. до начала цикла записи Коммутаторы 17 и 18 могут быть реалив элемент 16 очередного информационного зованы, например, на микросхемах К561 8 • сигнала. Описываемый режим работы устройства сохраняется на время записи всех информационных разрядов, число которых равно 1 б в приведенной реализации устройства. Установка сигнала " Г на выходе "5" 5 счетчика 14 является для данной реализации устройства свидетельством завершения записи эсек информационных разрядов. Указанным сигналом от счетчика 14 триггеры 5 и б возвращаются в "О", чем и 10 завершается режим записи вновь поступивших данных в элемент 16 памяти, который при этом переводится в режим считывания без воздействия на ранее записанные данные. 15 Адрес ячейки элемента 16 памяти, из которой считывается информация, определяется сигналами группы Б, поданными на выходы коммутаюра 17, так как на управляющий вход коммутатора 17 подан сигнал "О" 20 от триггера 5. Группа Б адресных сигналов режима считывания состоит в приведенном примере реализации устройства ыг трех составляющих: четырех кодовых сигналов от счетчика 14, трех кодовых сигналов от счет- 25 чика 11 и одного сигнала от элемента 1А 24, причем сигналы от счетчика 14 заменяют использовавшиеся в режиме записи сигналы от регистра 3; сигналы от счетчика 11 и элемента И 24 - сигналы от счетчика 14. 30 Таким образом, в режиме считывания данных сигналы от счетчика 14 задают номер параметра, сигналы от счетчика 1 1 номер считываемого разряда кода значения соответствующеголараметра, причем з 35 момент перехода к считыванию очередного разряда по сигналу от мультиплексора 12, прошедшему через элемент ИЛИ 25, счетчик 14 устанавливается в "О", а триггер 2 1 - в " 1 " . S результате в темпе, опре- 40 деляемом частотой появления сигналов на втором выходе счетчика 15, счетчик 14 переключается в следующее кодовое состояние, а на фронте очередного сигнала на выходе коммутатора 18 с помощью элемен- 45 та И 23 образуются сигналы управления демультиплексором 20, Сигналами от демультиплексора 20 выбирается одно из секций petificrps 19, в которую заносятся сигналы, считываемые из элемента 16. В 50 интервалах времени, когда коды на выходах счетчика 11 не изменяются, а- состояние счетчика 14 последовательно изменяется от нулевого до максимального (до шестнадцати в приведенном примере реализации уст55 ройства), в режиме счмтыения данным от элемента 16 в регистр 19 последовательно записываются значения одного и того же разряда всех параметров. Для исключения искажений отображекодовых значений параметров необходимо, чтобы время записи новых значений было значительно меньше времени удержания этого значения в регистре 19. Для этого частота записи, задаваемая сигналами от счетчика 15, выбирается выше частоты управленая счетчиком 10, задаваемой сигналами от счетчика 14, кроме того, регистр 19 разделяется на несколько секций с независимым кводом'информации в каждую секцию. В приведенном варианте выполнения устройства число секций регистра равно 4, но принципиально возможно использование другого числа секций с соответствующей коррекцией структуры демультиплексора 20, который в приведенном варианте устройства формирует сигналы на одном из четырех выходов (по числу секций регистра 19) в соответствии с сигналами на выходах "3" и "4" счетчика 14. После завершения записи в регистр 19 значений одного итого же разряда кода всех параметров по сигналу от счетчика 14 (в приведенном варианте устройства - с выхода "5") триггер 21 возвращается в состояние "0", блокируя дальнейшее воздействие на регистр 19 сигналов от элемента И 23. Так как счетчмкм 15 и 14 продолжают работать, кзждым сигналом с выхода "5" счетчмка 14 счетчик 10 формирователя 9 последовательно переводится в очередное кодовое состояние. Рассмотрим работу формирователя 9 сигналов управления, в состав которого входит счетчик 10. Как уже отмечалось, номер кодового разряда, записываемого в регистр 19, задается счетчиком 11, которым управляет мультиплексор 12. Мультиплексор 12 пропускает на выход сигнал с входа, адрес которого задан кодом на его входах управления, т.е. кодом СОСЇОЯНИЯ счетчика 11. На информационные входы мультиплексора подаются сигналы с выхода счетчика 10, чиспо разрядов которого (а, следовательно, и число входов мультиплексора) равно п/2, т.е. числу разрядов кода, преобразуемых для каждого параметре в аналоговый сигнал Число входов управления (а, следовательно, и число разрядов в счетчике 11) равно двоичному логарифму числа преобразуемых разрядов. Соединения между выходами счетчика 10 и входами мультиплексора 12 сделаны так, что при нулевой комбинации сигналов на выходе счетчика 11 на выход мультиплексора 12 проходит сигнал с выхода Н 8 Н счетчика "ЇО, т.е, при поступлении на вход 10 счетчика числа импульсов, равного половине его емкости. Так, в рас 1709527 сматриваемом варианте при п/2=8 это число равно 128. Таким образом, переключение счетчика 11с нулевой комбинации в первую произойдет после поступления на вход счетчика 10 128 импульсов, следовательно, нулевая комбинация выходных сигналов счетчика 11 удерживается а течение половины периода заполнения счетчика 10. Следующее переключение счетчика 11 произойдет при очередном появлении сигнала " 1 " на выходе мультиплексора 12, т.е. при поступлении на вход счетчика 10 1/2 числа импульсов, вызвавших переключение в первую позицию (64 - в рассматриваемом примере реализации устройства), и образовании " 1 " на его выходе. Аналогично происходят все остальные переключения состояний счетчика 11 каждое очередное переключение происходит вдвое быстрее предыдущего. Для предотвращений влияния переходных процессов при переключениях счетчика 10 w мультиплексора 12 на работу устройства между выходом мультиплексора 12 и входом счетчика 11 установлен элемент 13 задержки. Время задержки может задаваться, например, интегрирующей RC-цепочкой и должно выбираться с учетом длительности переходных процессов. Мультиплексор 12 и демультиплексор 20 могут быть реализованы, например, на микросхемах К561 КП2. Как следует из описанного, интервалы времени между переключениями счетчика 11 соответствуют времени удержания в регистре 19 кодовых значений параметров, поэтому вес разряда преобразуемого кода на выходе регистра 18 отображается временем его "экспозиции", т.е. соответствующей долей периода заполнения счетчика 10. Старшему разряду кода соответствует 1/2 периода заполнения, смежному с ним - 1/4 периода и т.д. В результате на выходе разрядов регистра образуется импульсная последовательность весовых временных интервалов так, что суммарная доля импульсных сигналов (по отношению к периоду заполнения счетчика 10) является отображением кода значения соответствующего параметра. С помощью индивидуального для каждого канала коммутируемого источника тока 8-1. .,8-16, рассчитанного на создание тока полного отклонения стрелки выходного прибора, последовательный код на выходах регистра 19 преобразуется в ток, среднее значение которого соответствует принятому коду значения параметра. Период повторения сигналов на выходах регистра 19, определяемый частотой сигналов на входе счетчика 10, должен быть малым, чтобы исключить 5 10 15 20 25 30 35 40 45 50 55 колебания стрелки выходного прибора (не показанного). Как отмечалось, повышение достоверности принимаемой информации обеспечивается двукратной передачей значений параметров, причем при повторной передаче коды значений параметров инвертируются. Такой метод передачи позволяет не только обнаружить искажения кодов помехами в линии связи (метод обнаружения не рассматривается а данном устройстзе). но и эффективно тестировать основные узлы устройства и выходные приборы без применения вспомогательных узлов и приборов. Рассмотрим работы устройства е режиме тестирования, который реализуется при поступлении сигнала И 1 " на вход "Тестирование" от внешнего источника (не показанного). По этому сигналу открывается ключ, выполненный на элементе И 24, в результате чего на выходе этого элемента периодически (синхронно со значением сигнала на выходе "4" счетчика 11) появляются сигналы "1" и "0". По сигналу и 0", какив рассмотреином режиме, в регистр 19 заносятся коды из ячеек элемента 16, в которые в режиме записи были занесены прямые коды параметров, по сигналу " 1 " - в регистр заносятся коды, принятые при повторной передаче значений параметров, т.е. инверсные по отношению к тем, которые были приняты ранее. Следовательно, последовательные коды, образуемые на выходах регистра 19, в двух смежных циклах содержат прямые и инверсные значения параметров, что обеспечивает получение, в среднем, значений, равных половине максимальных. Таким образом, при подаче сигнала тестирований при работоспособном состоянии узлов устройства все выходные приборы должны отображать половину от максимального значения. Следовательно в режиме тестирования выходные сигналы образуются теми же узлами и элементами, которые используются г основном режиме, чем достигается динамический контроль работоспособности основных узлов, включая выходные приборы. Рассмотрим принцип работы и пример реализации генератора 22. Частоты сигналов на выходах генератора 22 определяются следующими соображениями. В связи с тем, что на выходах цифроаналогового преобрззователя образуется не "гладкий" сигнал, а набор широтно-модулированных импульсов, период повторения указанного набора СП должен быть достаточно малым для того, чтобы избежать заметных глазу колебаний показаний приборов. Выбранный период Т при использовании для представления зна 11 12 подается сигнал от генератора 28, на выход мений параметров восьмиразрядных ко2 - от элемента 29, а на выход 1 - от коммудов разделяется на 2 временных квантатора 33, на который подаются сигналы с тов {256 - в приведенном варианте). Для выходов отдельных счетных схем, формирупредложенного варианта устройства необходимо также учесть, что в пределах одного 5 ющих возможные частоты передачи (приема) информации по линии связи. Сигналом, временного кванта происходит перезапись поданным на вход генератора 22, обнуляютнового значения в секции регистра 19, в ся все счетные схемы и этим устанавливаетрезультате чего величина выходного сигнася начальная фаза сигнала генератора, ла недостоверна во время перезаписи. Поэтому время перезаписи должно составлять 10 синхронизированная относительно информационных сигналов, принимаемых из лилишьдолюКі времениТ(Кі< 1). В пределах нии связи. времени КіТ счетчиком 15 и элементом ИЛИ 26 производятся разделенные во времени Благодаря описанному построению операции по считыванию и изменению адмногоканального цифроаналогового преобреса для элемента 16, Поэтому период сиг- 15 разователя в нем сохранены все положинала управления, формируемый" на третьем тельные свойства прототипа и аналогов: выходе генератора 22, должен быть использование общих узлов для формирования весовых временных интервалов и для динамического тестирования основных узПринимая, для примера, частоту повторения набора сигналов F=-1/T» 64, Ki = 1/8, 20 лов, и достигается повышение надежности благодаря упрощению каждого канала за а Кг = 1 /4, получаем требуемую частоту сигсчет исключению индивидуальных многоналов на третьем выходе генератора 22, разрядных элементов памяти и использоваравную: ния вместо них общего секционированного F3=256x1(Kix1)K2xF. регистра сдвига. Преимущества предложен25 ного устройства возрастают по мере увелиДля приведенного примера реализации усчения числа каналов, так кзк введенные в тройства F3 примерно равна 600 кГц,С учеобщую часть дополнительные элементы том значения Кг частота сигналов на втором практически не зависят от числа каналов. выходе генератора F2 должна быть примерФормула изобретения но равной 150 кГц, 1. Многоканальный цифроаналоговый Частота сигнаяоз на первом выходе гепреобразователь, содержащий формированератора 22 (Fi) должна соответствовать тель сигналов управления, -генератор имскорости передачи (приема) информации по пульсов, блок приема, вход которого линии связи. Обычно, в универсальных по является входной информационной шиной, применению системах телемаханунш часто- 35 а информационный и управляющий выходы та передачи (в зависимое™ от используесоединены соответственно с информационмых каналов связи) выбирается из рйда: ЫЗ, ным и первым управляющим входами блока 100, 200, 300, 600, 1200, 2400, 4800, 9600 ... управления , m элементов памяти, выходы Г2. С учетом сказанного, генератор 22 реакоторых соединены с входами соответствулизуется, например, на базе задающего ющих канальных преобразователей на искварцевого резонатора частотой не ниже Рз точниках тока, выходы которых являются и кратной ей. Сигнал от задающего генерасоответствующими выходными шинами, тора с помощью цепочки счетных схем прео т л и ч а ю щ и й с я тем, что, с целью образуется а частоту F? и набор частот повышения надежности результатов преобуказанного ряда: На выход Ft генератора разования, в него введены дополнительный подается через коммутатор сигнал требуеэлемент памяти, первый и второй коммутамой частоты' передачи (приема) информации торы, первый и второй счетчики импульсов, по линии связи. Начальная фаза сигнала Fi демультмплексор, формирователь импульустанавливается путем подачи сигнала управления с второго выхода бпока 1 на вход 50 сов, триггер, первый и второй элементы ИЛИ, первый и второй элементы И, а эле"Сброс" счетных схем, образующих набор менты памяти выполнены каждый в виде сигналов для Fi. секционированного регистра сдвига, выхоВ качестве примера на фиг.2 даиа реады которого являются соответствующими лизация генератора 22. В него включен завыходами соответствующего элемента падающий генератор 28 на базе кварцевого 55 мяти, информационный вход первой секции резонатора (например, с резонансной часобъединен с информэационными входами тотой 575 кГц) и цепочка шэ. счетных схем, остальных секций и подключен к выходу доуменьшающих частоту входных сигналов на полнительного элемента памяти, а управля4 (элемент 29), на 3 (элемент 32), на 2 (элеющие входы - к соответствующим выходам менты 31), на 15 (элемент 30). На выхол 3 13 1709527 демультиплексора, тактовый вход которого соединен с выходом первого элемента И, первый и второй входы которого подключены к выходам соответственно триггера и второго коммутатора, первый и второй ин- 5 формационные входы которого соединены соответственно с первым и вторым выходами генератора импульсов, а вход управления объединен с входом формирователя импульсов, с управляющим входом первого 10 коммутатора и первым управляющим входом дополнительного элемента памяти и подключен к выходу блока управления, группа информационных выходов которого соединена с соответствующими первыми 15 информационными входами первого коммутатора, выходы которого - с соответствующими адресными входами дополнительного элемента памяти, информационный вход которого подключен 20 к информационному выходу блока приема, а второй управляющий вход соединен с выходом второго элемента ИЛИ, первый и второй входы которого - соответственно с первым и вторым выходами второго счетчика импульсов, тактовый вход которого сое- 25 динен с третьим выходом генератора импульсов, пход разрешения счета - с выходом второго коммутатора, а вход управления объединен с тактовым входом первого счетчика импульсов и подключен к второму 30 выходу второго смотчика импульсов, основные выходы первого счетчика импульсов подключены if cooi ветствующик адресным входам демультиплексора и к соответствующем первым и вторым адресным входам 35 первого коммутатора, вторые информационные входы которого соединены с соответствующими выходами группы выходов формирователя сигналов управления и с выходом второго элемента М, первый вход 40 которого является входной шиной "Тестирование", а второй вход соединен с первым выходом формирователя сигналов управления, второй выход которого соединен с входом обнуления триггера и первым входом 45 первого элемента ИЛИ, а вход объединен с входом установки в единичное состояние триггера, с вторым управляющим входом блока управления и подключен к дополнительному выходу первого счетчика импуль- 50 сов, вход установки в нулевое состояние 14 которого подключен к выходу первого элемента ИЛИ, второй вход которого объединен с тактовым входом триггера и подключен к выходу формирователя импульсов, вход генератора импульсов объединен с первым управляющим входом блока управления, третий управляющий вход которого подключен к первому выходу генератора импупьсоа. 2. Преобразователь по п.1, от л и ч а ющ и й с я тем,чтоблокупрэвления выполнен в виде счетчика, первого и второго триггеров, элемента И и регистра сдвига, выходы которого являются группой информационных выходов блока, а информационный вход - информационным входом блока, первый вход второго триггера является первым^управляющим входом блока, а второй вход объединен с первым входом первого триггера и является вторым управляющим входом блока, второй вход первого триггера соединен с выходом счетчика, тактовый вход которого объединен с первым входом элемента И и является третьим управляющим входом блока, второй вход элемента И объединен с управляющим входом счетчика и подключен к выходу второго триггера, третий вход элемента И соединен с инвертирующим выходом первого триггера, неинвертирующий выход которого является выходом блока, выход элемента И соединен с входом записи регистра сдвига. 3. Преобразователь по п.1, от л и ч а ющ и й с я тем, что формирователь сигналов управления выполнен в виде первого и второго счетчиков, элемента задержки и мультиплексора, информационные входы которого соединены с соответствующими выходами первого счетчика, тактовый вход которого является входом формирователя сигналов управления, выход мультиплексора соединен с входом элемента задержки и является вторым выходом формирователя сигналов управления, выход элемента задержки соединен с тактовым входом второго счетчика, основные выходы которого соединены с соответствующими входами управления мультиплексора и являются группой выходов формирователя сигналов управления, дополнительный выход второго счетчика - первым выходом формирователя сигналов управления. 1709527 К прибори Линия связи Н прибору к " Тастироданиеш Фаг./ 1709527 шг Редактор М. Бандура Составитель В. Солодова Техред М.Моргентал Корректор М. Шароши Заказ 437 Iираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035. Москва, Ж-35, Раушская наб„ 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина. 101
ДивитисяДодаткова інформація
Назва патенту англійськоюMultichannel digital converter
Автори англійськоюPortnov Mykhailo Lvovych
Назва патенту російськоюМногоканальный цифровой преобразователь
Автори російськоюПортнов Михаил Львович
МПК / Мітки
МПК: H03M 1/66
Мітки: цифроаналоговий, перетворювач, багатоканальний
Код посилання
<a href="https://ua.patents.su/10-1846-bagatokanalnijj-cifroanalogovijj-peretvoryuvach.html" target="_blank" rel="follow" title="База патентів України">Багатоканальний цифроаналоговий перетворювач</a>
Попередній патент: Пристрій для формування команд телеуправління
Наступний патент: Контрольований пункт системи телемеханіки
Випадковий патент: Спосіб лікування гнійно-запальних захворювань м'яких тканин